基于74160計數(shù)器的電子時鐘設(shè)計_第1頁
基于74160計數(shù)器的電子時鐘設(shè)計_第2頁
基于74160計數(shù)器的電子時鐘設(shè)計_第3頁
基于74160計數(shù)器的電子時鐘設(shè)計_第4頁
基于74160計數(shù)器的電子時鐘設(shè)計_第5頁
已閱讀5頁,還剩13頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

基于74160計數(shù)器的電子時鐘

設(shè)計報告學(xué)院:專業(yè):電子信息科學(xué)與技術(shù)姓名:學(xué)號:設(shè)計目的在了解數(shù)字鐘的原理的前提下,運用剛剛學(xué)過的數(shù)字電路知識設(shè)計并制作數(shù)字鐘,而且通過數(shù)字鐘的制作進一步了解各種在制作中用到的中小規(guī)模集成電路的作用及其使用方法。由于數(shù)字電子鐘包括組合邏輯電路和時序電路,通過它可以進一步學(xué)習(xí)與掌握各種組合邏輯電路與時序電路的原理與使用方法,從而實現(xiàn)理論與實踐相結(jié)合,并學(xué)會使用MAX+plusII軟件的使用以及用DXP軟件畫原理圖和制PCB版,增強實驗設(shè)計能力和動手操作能力。通過本次試驗對電子線路知識的整合和電子線路設(shè)計能力的訓(xùn)練,并為后繼課程的學(xué)習(xí)和畢業(yè)設(shè)計打下一定的基礎(chǔ)。設(shè)計任務(wù)及要求實驗任務(wù)設(shè)計一種簡易數(shù)字鐘,該數(shù)字鐘具有基本功能,包括準確計時,以數(shù)字形式顯示時、分,以二極管顯示秒的時間和校時功能。實驗要求(1)時的計時要求為12和24進制兩種方式,分和秒的計時要求為60進制。(2)準確計時,以數(shù)字形式顯示時間,分小時,分鐘和秒分別用兩個七段顯示來顯示。(3)可以校正時間,兩個校時按鍵,分別校正小時和分鐘。

設(shè)計方案數(shù)字時鐘電路是一個典型的數(shù)字電路系統(tǒng),其由時,分,秒計數(shù)器以及校時和顯示電路組成。本次設(shè)計利用集成十進制遞增計數(shù)器(74160)和帶譯碼器的七段顯示數(shù)碼管組成的數(shù)字鐘電路。具體設(shè)計流程可分為:用MAX+plusII完EPM7128SLC84-6內(nèi)部功能的設(shè)計;顯示電路的設(shè)計,和開關(guān)的設(shè)計;用DXP完成時鐘電路硬制板的制作。整體思想如圖:譯碼器分個位計數(shù)器

譯碼器分個位計數(shù)器內(nèi)部電路設(shè)計1、時鐘起振電路該電路給數(shù)字鐘提供一個頻率穩(wěn)定準確的方波信號,可保證數(shù)字鐘的走時準確及穩(wěn)定。不管是指針式的電子鐘還是數(shù)字顯示的電子鐘都須使用晶體振蕩器電路。如圖:JZ-1JZ-2<「;」vccJZ-1JZ-2<「;」vcc(起振電路)、利用兩片74160組成60進制遞增計數(shù)器(秒鐘、分鐘部分)利用兩片十進制遞增計數(shù)器74160組成的同步60進制遞增計數(shù)器如圖:舉且三二^^,5畝區(qū)於心討一|>sh-B繆儂二七―舉且三二^^,5畝區(qū)於心討一|>sh-B繆儂二七―手且二七三、E,/ik^cnr~,:比山INnou-1 >s-kA二”「…b—c舞m—i >s-kB料件"…尸f's^-kD笆?"…L"S'U珀(秒鐘部分電路)其中個位計數(shù)為十進制形式。個位與十位計數(shù)器之間采用同步級連方式,將個位計數(shù)器的進位輸出控制端RCO接至十位計數(shù)器容許端ENP,ENT,完成個位對十位計數(shù)器的進位控制。選擇十位計數(shù)器QC與QA和個位計數(shù)器QD和QA做反饋端,經(jīng)與非門輸出控制LDN置數(shù)端,接成六進制計數(shù)形式。當(dāng)計數(shù)器狀態(tài)為59時,重新置數(shù)00000000,并輸出一進位(SJW)。其仿真波形為:分鐘部分電路與秒鐘部分相似,當(dāng)計數(shù)器狀態(tài)為59時,重新置數(shù)00000000,并輸出一進位(MJW)。

1^-s-JW0□ 1 1 L■^-CLK0?■■■■■■■■■■■■■■■■■■■■■■■m-l-D0 LLT_LLT LLT1m-l-C0 ^_rt_n_m-l-B0 m-l-A0 Bnimnam -e^m-JW0口nm-h-D0m-h-C0 i_l Lm-h-B0JLjLm-h-A0 1 1_1_1_i i_i_i iName: ^Value:r600.0ns3.6us 4.2us 4.8i…苜w…[==>^^——其仿真波形為:回<in山N%。…苜w…[==>^^——其仿真波形為:回<in山N%。x-llo山INno。(分鐘部分電路)沖,徐A0加二[F—<mlh后*巴二產(chǎn)-5一然三gw1t,/卜二。'件皿-I?m-kO務(wù)*曠]?(記?"I "B2m'n>kA'-1.8us 2.4us 3.Ous由兩片74160組成的能實現(xiàn)12和24進制轉(zhuǎn)換的同步遞增計數(shù)器如圖:(小時部分電路)圖中個位與十位計數(shù)器均為十進制計數(shù)形式,采用同步級連方式。選擇十位計數(shù)器的輸出端QB和個位計數(shù)器的輸出端QC作為反饋,可實現(xiàn)24進制遞增計數(shù)。若選擇十位計數(shù)器的輸出端QA與個位計數(shù)器的輸出端QB作為反饋,則可實現(xiàn)12進制遞增計數(shù)。因為需要實現(xiàn)12進制與24進制的轉(zhuǎn)換,這里做了一個JK觸發(fā)器,如圖: :己沃 ?櫻: 3 "(JK觸發(fā)器)當(dāng)J,K都接高電平時,CLK通過下降沿有效,使Q端的輸出在高,低電平之間轉(zhuǎn)換,通過圖中的門電路實現(xiàn)當(dāng)Q為高電平時是12進制,Q為低電平時是24進制。4、EPM7128SLC84-6內(nèi)部整體電路將以上各電路分別集成秒控制塊(S-CT),分控制塊(M-CT)和小時控制塊(H-CT),并力口上晶體振蕩電路,各控制端和各個輸出端,連接成時鐘內(nèi)部控制電路,如圖:二:先造之二〉口照:二:先造之二〉口照:二:力圖:二:西堂:二U二:力談:二*1題:圖中,按鍵M-CT可將秒脈沖直接引入分計數(shù)器,實現(xiàn)分鐘校時;按鍵H-CT可將秒脈沖直接引入小時計數(shù)器,實現(xiàn)時鐘校時;24-12CT可將下降沿引入小時計數(shù)器,實現(xiàn)12小時制與24小時制的轉(zhuǎn)換。圖中24個輸出端可接8個譯碼器,最后在顯示器上實現(xiàn)小時,分鐘與秒鐘的顯示。整體電路仿真波形為:

4、EPM7128SLC84-6內(nèi)部引腳分布在MAX+plusII中對其各引腳功能的分布如圖:.匚,?:■—匚0匚金匚金匚金匚一.A匚0匚金匚13TZI:匚HW匚*匚,?:■H?匚M匚金匚金匚A匚口2Rs口2RsIH=:口13口口口口■?:口口口工□?="=<□**?A-c■*R-ZJ叮其外圍電路引腳的實際連接如圖:FartUIEFMT128SLCE4-6|22aLuc'-l2-a2VridrymLNl521Full?FartUIEFMT128SLCE4-6|22aLuc'-l2-a2VridrymLNl521Full?一nr一蘭七一PINIvsmi—FLNl一k,!N=>鼻匕(tlNtAQgJnunMmwHtAEEJclJM(AWHtAnEJclJMmwHtAEEJclJM(AWHtAnEJclJMmwHtAEEJclJM(AWHtAnEJclJMLWNWicUMnl—ALWQiLWKLi二 外圍電路的設(shè)計1外接晶振電路晶體振蕩器是構(gòu)成數(shù)字式時鐘的核心,它保證了時鐘的走時準確及穩(wěn)定。用外接1MHZ的無源晶振來為內(nèi)部提供1MHZ時鐘信號,晶振旁邊加兩個小電容來時震蕩頻率更穩(wěn)定。電路如圖:

2控制器件利用三個按鍵開關(guān)分別控制分鐘校時,時鐘校時和12進制與24進制的轉(zhuǎn)換,在DXP中利用網(wǎng)絡(luò)連線與EPM7128SLC84-6相應(yīng)引腳連接。如圖:電路的工作原理:在此電路中,開關(guān)SMCT和SHCT分別作為分鐘和小時的校時按鍵,當(dāng)按下開關(guān)便給分鐘(小時)一個高電平脈沖,

相當(dāng)于給一個脈沖進位,使其計時增加一。S12-24按鍵用來進行12進制與24進制顯示的轉(zhuǎn)換,因為用的用JK觸發(fā)器實現(xiàn)些功能,而JK觸發(fā)器工作是下降沿有效,所以當(dāng)按下開關(guān)相當(dāng)于給一個低電平脈沖,使JK的輸出端Q的電平發(fā)生變化,實現(xiàn)相應(yīng)功能。顯示譯碼器采用七段顯示譯碼器SN7448N:根據(jù)邏輯功能知道,顯示譯碼器主要完成將四位二進制輸入控制數(shù)碼管顯示(0~9);可以完成對數(shù)字的顯示。其實際連接如圖:UHHVCC4VCC產(chǎn)VCC3BI/RBOrbTLTVCCVCC4VCC產(chǎn)VCC3BI/RBOrbTLTVCC16VCCH-H-A7H-H-BH-H-C2;H-H-D6^AO

AlA2A3GND8GND13hh812hhb11hhc10hhd9hhe15hhf14hhgSN7448N(顯示譯碼器)

顯示器:在此電路圖中所用的顯示器是共陰極形式,陰極必須接地。與顯示譯碼器的實際連接如圖:DHH1vcc6VCC1vcc6VCChhb9hhc8hhd5h,h.e4hhf2h,h.g3GND~7DpyAmber-CA(顯示器)整體電路EPM7128SLC84-6為可編程邏輯器件,其內(nèi)部大部分是由單獨的邏輯門組成,可以對邏輯門進行搭建來完成相應(yīng)功能。應(yīng)用軟件MAXplusII可以完成對內(nèi)部功能的搭建,來完成所需功能。再利用網(wǎng)絡(luò)布

線將按

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論