《計算機組成原理》第四版(白中英主編)課后習(xí)題答案科學(xué)出版社_第1頁
《計算機組成原理》第四版(白中英主編)課后習(xí)題答案科學(xué)出版社_第2頁
已閱讀5頁,還剩27頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、CPU,它( 略CPU,它( 略 )1 模擬計算機的特點是數(shù)值由連續(xù)量來表示,運算過程也是連續(xù)的。數(shù)字計算機的主要特點是按位運算,并且不連續(xù)地跳動計算。模擬計算機用電壓表示數(shù)據(jù),采用電壓組合和測量值的計算方式,盤上連線的控制方式,而數(shù)字計算機用數(shù)字 0和 1表示數(shù)據(jù),采用數(shù)字計數(shù)的計算方式,程序控制的控制方式。數(shù)字計算機與模擬計算機相比,精度高,數(shù)據(jù)存儲量大,邏輯判斷能力強。2 數(shù)字計算機可分為專用計算機和通用計算機,是根據(jù)計算機的效率、速度、價格、運行的經(jīng)濟性和適應(yīng)性來劃分的。3 科學(xué)計算、自動控制、測量和測試、信息處理、教育和衛(wèi)生、家用電器、人工智能。4 主要設(shè)計思想是:存儲程序通用電子計

2、算機方案,主要組成部分有:運算器、邏輯控制裝置、存儲器、輸入和輸出設(shè)備5 存儲器所有存儲單元的總數(shù)稱為存儲器的存儲容量。每個存儲單元都有編號,稱為單元地址。如果某字代表要處理的數(shù)據(jù),稱為數(shù)據(jù)字。如果某字為一條指令,稱為指令字。6 每一個基本操作稱為一條指令,而解算某一問題的一串指令序列,稱為程序。7 取指周期中從內(nèi)存讀出的信息流是指令流, 而在執(zhí)行器周期中從內(nèi)存讀出的信息流是指令流。8 半導(dǎo)體存儲器稱為內(nèi)存,存儲容量更大的磁盤存儲器和光盤存儲器稱為外存,內(nèi)存和外存共同用來保存二進制數(shù)據(jù)。運算器和控制器合在一起稱為中央處理器,簡稱用來控制計算機及進行算術(shù)邏輯運算。適配器是外圍設(shè)備與主機聯(lián)系的橋梁

3、,它的作用相當于一個轉(zhuǎn)換器,使主機和外圍設(shè)備并行協(xié)調(diào)地工作。9 計算機的系統(tǒng)軟件包括系統(tǒng)程序和應(yīng)用程序。系統(tǒng)程序用來簡化程序設(shè)計,簡化使用方法,提高計算機的使用效率,發(fā)揮和擴大計算機的功能用用途;應(yīng)用程序是用戶利用計算機來解決某些問題而編制的程序。10 在早期的計算機中, 人們是直接用機器語言來編寫程序的, 這種程序稱為手編程序或目的程序; 后來,為了編寫程序方便和提高使用效率, 人們使用匯編語言來編寫程序,稱為匯編程序;為了進一步實現(xiàn)程序自動化和便于程序交流,使不熟悉具體計算機的人也能很方便地使用計算機, 人們又創(chuàng)造了算法語言, 用算法語言編寫的程序稱為源程序,源程序通過編譯系統(tǒng)產(chǎn)生編譯程序

4、,也可通過解釋系統(tǒng)進行解釋執(zhí)行;隨著計算機技術(shù)的日益發(fā)展,人們又創(chuàng)造出操作系統(tǒng);隨著計算機在信息處理、情報檢索及各種管理系統(tǒng)中應(yīng)用的發(fā)展,要求大量處理某些數(shù)據(jù),建立和檢索大量的表格,于是產(chǎn)生了數(shù)據(jù)庫管理系統(tǒng)。11從第一至五級分別為微程序設(shè)計級、一般機器級、操作系統(tǒng)級、匯編語言級、高級語言級。采用這種用一系列的級來組成計算機的概念和技術(shù),對了解計算機如何組成提供了一種好的結(jié)構(gòu)和體制。而且用這種分級的觀點來設(shè)計計算機,對保證產(chǎn)生一個良好的系統(tǒng)結(jié)構(gòu)也是很有幫助的。12 因為任何操作可以由軟件來實現(xiàn),也可以由硬件來實現(xiàn);任何指令的執(zhí)行可以由硬件完成,也可以由軟件來完成。實現(xiàn)這種轉(zhuǎn)化的媒介是軟件與硬件的

5、邏輯等價性。1335640.43(8)356435補356435642323128231282312835640.43(8)356435補3564356423231282312823128231280.100011110001101011101010111001001110100.134(8)000101110001011100010111100101110.0010111001(1)3564 原64 反 移(2)128 原 補 反 移(3)-127-127= -7F =-1111111-127原 =11111111-127補 =10000001-127反 =10000000-127移 =00

6、000001(4)-1原 = 10000000-1補 = 10000000-1反 = 11111111-1移 = 00000000(5)-1 =-00000001-1原 = 10000001-1補 = 11111111-1反 = 11111110-1移 = 01111111= 0, 則 x 0, 也滿足 x -0.5= 1, 則 x -0.5, 需a1= = 0, 則 x 0, 也滿足 x -0.5= 1, 則 x -0.5, 需a1= 1= 1,a1= 1,a2a6有一個不為 0a6任意即可*a1* a0 1=11,a2a6不全為 0或至少有一個為10 位,用移碼表示,尾數(shù)E1E9最大的數(shù)的

7、二進制表示21個22最小的二進制數(shù)21 個22a1 a2a61(但不是“其余取22位,用補碼表示,基為Ms99*a6110000000”)2M2011200111111M0(1 2( 1)a621)101000000解法一、(1) 若 a0此時 a1a6可任意(2) 若 a0即 a0解法二、-0.5 = -0.1(2)=-0.100000 =1,100000(1) 若 x =0, 則 a0=0, a1x 補 = x = a0.a1a2a6(2) 若 x -0.5只需-x 0 x補 = -x, 0.5補 = 01000000即-x 補 ARM-DRR/W =RDR-IRR2-ARR1-DRDR-

8、M3.LDAPC-ARM-DRDR-IRR3-ARM-DRR/W=RDR-R4.T2QC1D3QTSEDf 5MHzC1*T2 QC1D3QTSEDT3QRCLD脈沖C51TC2T1QRLCD脈沖C4T4QETSDRCL。T2QETSLRCT5QC2時鐘源C2QC2時鐘源QRLCT3QRLCQTEST2QC1D3QTSEDf 5MHzC1*T2 QC1D3QTSEDT3QRCLD脈沖C51TC2T1QRLCD脈沖C4T4QETSDRCL。T2QETSLRCT5QC2時鐘源C2QC2時鐘源QRLCT3QRLCQTEST1TESQC3C3RCLRCLTSERC4RRCLQTSED+5V2QCLRS

9、5.節(jié)拍脈沖 T1,T2,T3的寬度實際上等于時鐘脈沖的周期或是它的倍數(shù)。 此處 T1=T2= 200ns,T3=400ns,所以主脈沖源的頻率應(yīng)為為了消除節(jié)拍脈沖上的毛刺, 環(huán)形脈沖發(fā)生器采用移位寄存器形式。 圖中畫出了題目要求的邏輯電路圖與時序信號關(guān)系圖。根據(jù)時序信號關(guān)系, T1,T2,T3三個節(jié)拍脈沖的邏輯表達式如下:T1T1用與門實現(xiàn), T2和 T3則用 C2的Q端和 C1的 Q端加非門實現(xiàn),其目的在于保持信號輸出時延時間的一致性并與環(huán)形脈沖發(fā)生器隔離。T3 QETSD+5V2QCLRS328C,D 外,IR+1BR2R3R0PC+1MARMDRR1328C,D 外,IR+1BR2R3

10、R0PC+1MARMDRR1MC4C1C2C3T1T2T36. 80* 3 1)* 964字節(jié)7.M = GS3= H+D+FS2=A+B+H+D+E+F+GS1=A+B+F+GC =H+D+Ey+Fy+G 8. 經(jīng)分析,(d,i, j)和( e,f, h)可分別組成兩個小組或兩個字段,然后進行譯碼,可得六個微命令信號, 剩下的 a,b,c,g四個微命令信號可進行直接控制, 其整個控制字段組成如下: * * * * * * * * a b c g 01d 01e 10 i 10 f 11 j 11 h9.P1= 1,按 IR6、IR5 轉(zhuǎn)移P2= 1,按進位 C 轉(zhuǎn)移10.(1)將 C,D 兩

11、個暫存器直接接到 ALU 的 A,B 兩個輸入端上。與此同時,除其余 7個寄存器都雙向接到單總線上。移位器ALUACDM-MDR-IR,PC+1C+D-MDRMDR-M,R2-DD+1-R2PC-MAROP微地址寄存器控制字段i2條指令的執(zhí)行,直到前面指令的結(jié)果已經(jīng)產(chǎn)生,因此至狀態(tài)條件地址轉(zhuǎn)移邏輯100ns微命令信號M-MDR-IR,PC+1C+D-MDRMDR-M,R2-DD+1-R2PC-MAROP微地址寄存器控制字段i2條指令的執(zhí)行,直到前面指令的結(jié)果已經(jīng)產(chǎn)生,因此至狀態(tài)條件地址轉(zhuǎn)移邏輯100ns微命令信號取指測試R1-MDR取源操作數(shù)M-MDR-CR2-MDR取目的操作數(shù)M-MDR-D

12、加存回修改送回繼指令地址11.(1)假設(shè)判別測試字段中每一位作為一個判別標志,那么由于有 4個轉(zhuǎn)移條件,故該字段為4位。下地址字段為 9位,因為控存容量為 512單元。微命令字段則是( 48-4-9)=35位。(2)對應(yīng)上述微指令格式的微程序控制器邏輯框圖如圖所示。其中微地址寄存器對應(yīng)下地址字,P字段即為判別測試字段,控制字段即為微命令字段,后兩部分組成微指令寄存器。地址轉(zhuǎn)移邏輯的輸入是指令寄存器的 OP碼、各種狀態(tài)條件以及判別測試字段所給的判別標志(某一位為 1),其輸出修改微地址寄存器的適當位數(shù),從而實現(xiàn)微程序的分支轉(zhuǎn)移。就是說,此處微指令的后繼地址采用斷定方式。指令寄存器IR地址譯碼控制

13、存儲器P字段12. (1)流水線的操作 周期應(yīng)按各步操作的最 大時間來考慮,即流水線時 鐘周期性max (2)遇到數(shù)據(jù)相關(guān)時,就停頓第少需要延遲 2個時鐘周期。(3)如果在硬件設(shè)計上加以改進,如采用專用通路技術(shù),就可使流水線不發(fā)生停頓。 1 2 3 4 5 15 161 2 3 4 51 2 3 4 51 2 3 4 51 2 3 4 5時間1 2 3 4 5 6 7 8 9HS非II1I II II I I3 I II I I4 II1 I I I I5I I2 I I 1 2 3 4 5 15 161 2 3 4 51 2 3 4 51 2 3 4 51 2 3 4 5時間1 2 3 4

14、5 6 7 8 9HS非II1I II II I I3 I II I I4 II1 I I I I5I I2 I I InTpTs= KnTsTpnn19 20n(KTsTp1I211流1 2 4 51 3 5時2 3 41TsTp t20nn K(KI水線22圖水I3 4 5KnK1)20* 5n 1)2時時間2時間Kn(n -1)(520 5 1流間線間圖KK204.17n1)*100*1019K8.33*106條/秒11空間WBMEMEXIDIF1 2 3 4 5 0 t t t t t t t t t t(2)(3)14.空間WBEXIDIF 1 2 3 4 5 6 7 8空間WBEX

15、IDIF 1 2 3 4 5 6 7 8如上兩圖所示,執(zhí)行相同的指令,在 8個單位時間內(nèi),流水計算機完成 5條指令,而非流水計算機只完成 2條,顯然,流水計算機比非流水計算機有更高的吞吐量。15. 證:設(shè) n條指令, K 級流水,每次流水時間則用流水實現(xiàn) Tp= K+(n-1) Hp非流水實現(xiàn)HsnHpHsTsHpHsHpHsRAWWARWAW執(zhí)行段1 223 45 666645612FF561,寫回段III IIIIFFDDFF則可見 nHpHsHpHsRAWWARWAW執(zhí)行段1 223 45 666645612FF561,寫回段III IIIIFFDDFF則可見 n1 時 TsTp,故流水

16、線有更高吞吐量122 4533DDEEDDIIIEEEEEE134WEEWWEIWWW3I2n=1 時,16.(1)寫后讀(2)讀后寫(3)寫后寫17.(1)譯碼段I III II IIIIIII取/存 加法器 乘法器(2)III3I4III/O 設(shè)備之間或 I/O只需 CPU分配總線使用權(quán), 不需要 CPU 干預(yù)信息的交換。單總線的缺點是由于全部系統(tǒng)部件都連接在可能使其吞量達到飽和甚至不能勝任的程度。內(nèi)存CPU、內(nèi)存和通道之間進行數(shù)據(jù)傳I/O 總線,用于多個外圍設(shè)備與通道之間進行數(shù)據(jù)傳送。其結(jié)構(gòu)如圖所示。CPUI/O 設(shè)備之間或 I/O只需 CPU分配總線使用權(quán), 不需要 CPU 干預(yù)信息的

17、交換。單總線的缺點是由于全部系統(tǒng)部件都連接在可能使其吞量達到飽和甚至不能勝任的程度。內(nèi)存CPU、內(nèi)存和通道之間進行數(shù)據(jù)傳I/O 總線,用于多個外圍設(shè)備與通道之間進行數(shù)據(jù)傳送。其結(jié)構(gòu)如圖所示。CPU 的效率大為提高,并可以雙總線的優(yōu)點是以增加通道這一設(shè)備為代價的,內(nèi)存I/O接口這三/輸出(I/O)總線和直接內(nèi)存訪問(CPU 和內(nèi)存之間傳送地址、數(shù)據(jù)的控制信息;DMA 總線同時工但是三總線系統(tǒng)中, 設(shè)備到不能直接I/O總線接口打印機I/O 接口,并對存儲器、 I/O設(shè)備和 CPU 如何掛在總線上CPU 插I/O 插件等,將它們連入總線即可工作,而不必考慮總線的詳細操故多為設(shè)備接口通通道DMA )總

18、線,如圖所示。I/O 總線供 CPU 和各類外設(shè)接口顯示器接口設(shè)備接口1. 單總線結(jié)構(gòu):它是一組總線連接整個計算機系統(tǒng)的各大功能部件,各大部件之間的所有的信息傳送都通過這組總線。其結(jié)構(gòu)如圖所示。單總線的優(yōu)點是允許設(shè)備與內(nèi)存之間直接交換信息,所以總線資源是由各大功能部件分時共享的。一組總線上, 所以總線的負載很重,小型機和微型機采用。系統(tǒng)總線CPU雙總線結(jié)構(gòu):它有兩條總線,一條是內(nèi)存總線,用于送;另一條是雙總線結(jié)構(gòu)中,通道是計算機系統(tǒng)中的一個獨立部件,使實現(xiàn)形式多樣而更為復(fù)雜的數(shù)據(jù)傳送。道實際上是一臺具有特殊功能的處理器,所以雙總線通常在大、中型計算機中采用。內(nèi)存總線CPUI/O總線I/O接口三

19、總線結(jié)構(gòu): 即在計算機系統(tǒng)各部件之間采用三條各自獨立的總線來構(gòu)成信息通路。條總線是:內(nèi)存總線,輸入內(nèi)存總線用于之間通訊用; DMA 總線使內(nèi)存和高速外設(shè)之間直接傳送數(shù)據(jù)。一般來說,在三總線系統(tǒng)中,任一時刻只使用一種總線;但若使用多入口存儲器,內(nèi)存總線可與作,此時三總線系統(tǒng)可以比單總線系統(tǒng)運行得更快。進行信息傳送, 而必須經(jīng)過 CPU 或內(nèi)存間接傳送, 所以三總線系統(tǒng)總線的工作效率較低。CPU內(nèi)存總線內(nèi)存DMA總線磁盤機2.(1)簡化了硬件的設(shè)計。從硬件的角度看,面向總線是由總線接口代替了專門的由總線規(guī)范給出了傳輸線和信號的規(guī)定,都作了具體的規(guī)定,所以,面向總線的微型計算機設(shè)計只要按照這些規(guī)定制

20、作件、存儲器插件以及0;“8”的 ASCIIABSBR設(shè)備接口BGnBRnBGBR1BGBR00設(shè)備接口設(shè)備接口0;“8”的 ASCIIABSBR設(shè)備接口BGnBRnBGBR1BGBR00設(shè)備接口設(shè)備接口1設(shè)備接口設(shè)備接口(2)簡化了系統(tǒng)結(jié)構(gòu)。整個系統(tǒng)結(jié)構(gòu)清晰,連線少,底板連線可以印刷化。(3)系統(tǒng)擴充性好。一是規(guī)模擴充,二是功能擴充。規(guī)模擴充僅僅需要多插一些同類型的插件;功能擴充僅僅需要按總線標準設(shè)計一些新插件。 插件插入機器的位置往往沒有嚴格的限制。這就使系統(tǒng)擴充既簡單又快速可靠,而且也便于查錯。(4)系統(tǒng)更新性能好。因為 CPU、存儲器、 I/O 接口等都是按總線規(guī)約掛到總線上的,因而只

21、要總線設(shè)計恰當,可以隨時隨著處理器芯片以及其他有關(guān)芯片的進展設(shè)計新的插件,新的插件插到底板上對系統(tǒng)進行更新, 而這種更新只需更新需要更新的插件, 其他插件和底板連線一般不需更改。3. “A”的 ASCII 碼為 41H =01000001B,1的個數(shù)為偶數(shù),故校驗位為碼為 38H = 00111000B,1的個數(shù)為奇數(shù),故校驗位為 1。停 起 數(shù) 數(shù) 數(shù) 數(shù) 數(shù) 數(shù) 數(shù) 數(shù) 校 停 起 數(shù) 數(shù) 數(shù) 數(shù) 數(shù) 數(shù) 數(shù) 數(shù) 校 停止 始 據(jù) 據(jù) 據(jù) 據(jù) 據(jù) 據(jù) 據(jù) 據(jù) 驗 止 始 據(jù) 據(jù) 據(jù) 據(jù) 據(jù) 據(jù) 據(jù) 據(jù) 驗 止位 位 位 位 位 位 位 位 位 位 位 位 位 位 位 位 位 位 位 位 位

22、 位 位0 1 2 3 4 5 6 7 0 1 2 3 4 5 6 74.5.D中央仲裁器BG6.中央仲裁器設(shè)備接口7.AB7ABiAB0W7設(shè)備競爭號總線橋、 PCI/PCI 橋。橋在 PCI總線體系結(jié)構(gòu)中從而使系統(tǒng)中任意一個總線主設(shè)橋可以實現(xiàn)總線間的猝發(fā)式傳送,AB7ABiAB0W7設(shè)備競爭號總線橋、 PCI/PCI 橋。橋在 PCI總線體系結(jié)構(gòu)中從而使系統(tǒng)中任意一個總線主設(shè)橋可以實現(xiàn)總線間的猝發(fā)式傳送,PCI 總線結(jié)構(gòu)具有很好的擴充每個仲裁器將仲如果仲裁總線上的號大,CNiCN0可使所有的存取都按則它的總線請求不予WiW0設(shè)備競爭號總線競爭CN7接其它設(shè)備8.C9.B、A、C10.A11

23、.D12.A13.14.D、C、A、B15.B、A、E、D、C16.C、A、B、D、E17.PCI 總線上有 HOST 橋、PCI/LAGACY起著重要作用,它連接兩條總線,使彼此間相互通信。橋是一個總線轉(zhuǎn)換部件,可以把一條總線的地址空間映射到另一條總線的地址空間上,備都能看到同樣的一份地址表。CPU 的需要出現(xiàn)在總線上。由上可見,以橋連接實現(xiàn)的性和兼容性,允許多條總線并行工作。18. 分布式仲裁不需要中央仲裁器,每個潛在的主方功能模塊都有自己的仲裁號和仲裁器。當它們有總線請求時, 把它們唯一的仲裁號發(fā)送到共享的仲裁總線上,裁總線上得到的號與自己的號進行比較。響應(yīng),并撤消它的仲裁號。最后,獲勝

24、者的仲裁號保留在仲裁總線上,分布式仲裁是以優(yōu)先級仲裁策略為基礎(chǔ)。ABAB7iAB0W7設(shè)備競爭號地址數(shù)據(jù)字符/s= 14MHzCNiCN0ABAB7iAB0W7設(shè)備競爭號地址數(shù)據(jù)字符/s= 14MHzCNiCN0WiW0設(shè)備競爭號總線競爭CN7接其它設(shè)備19.總線的一次信息傳送過程,大致可分為:請求總線,總線仲裁,尋址,信息傳送,狀態(tài)返回??偩€時鐘啟動信號讀命令地址線數(shù)據(jù)線認可20.70*8 =560MHz/s第七章1D2C、D、C、A3(1)32*12*2 = 768字節(jié)(2)3000*12*16 = 576000位 = 72000字節(jié)(3)(4)50*(11+1)*(32+6)*(16+4

25、)*(12+4) =7.3MHz4(1)80*25*1 = 2000B80*25*60 = 1.2*105帶寬1.2*105字符/s(2)60*(7+1)*(80+34)*(7+1)*(25+7)點計數(shù)器 :81024*1024* 2568* 8ts,平均等待時間為=N 個字,則數(shù)據(jù)傳輸率n,因而一旦讀寫頭定位在該塊始端,就能在1 n2r rN30006011024*1024* 2568* 8ts,平均等待時間為=N 個字,則數(shù)據(jù)傳輸率n,因而一旦讀寫頭定位在該塊始端,就能在1 n2r rN3000601 602 30004臺磁盤,每臺有 4個記錄面, 每個記錄面最多可容納1 602 2400

26、2400604096B秒25ms,最大找道時間為1MBtl,讀寫一塊信息=rN 個字/秒。tm秒*12288 600KB /s512個磁道,8.9ms40ms(n/ rN )秒的時行計數(shù)器 :8排計數(shù)器 :32(3)562*40*9*512 = 360KB7設(shè)讀寫一塊信息所需總時間為 tB,平均找道時間為的傳輸時間為 tm,則tB ts+tl+tm假設(shè)磁盤以每秒 r轉(zhuǎn)速率旋轉(zhuǎn),每條磁道容量為又假設(shè)每塊的字數(shù)為間中傳輸完畢。tl是磁盤旋轉(zhuǎn)半周的時間, tl = (1/2r)秒。由此可得:tB ts 8(1)275*12288*4 = 12.89MB(2)(3)(4) * *1000 10ms(5

27、)16 15 14 6 5 4 3 0臺號 柱面(磁道)號 盤面(磁頭)號 扇區(qū)號此地址格式表示有每道有 16個扇區(qū)。9存取時間 平均查找時間 平均等待時間60 * *1000 72.5msDr 96* 480KB / s10360轉(zhuǎn)/分 = 60轉(zhuǎn)/秒 =60 道/秒60道/秒*15 扇區(qū)/道*512B/扇區(qū) =450KB/秒寫入 4096B 需時:450KB /由于找道時間為 1040ms,故平均找道時間為所以平均需時: 25ms+8.9ms= 33.9ms最長需時: 40ms+8.9ms = 48.9msD1024字節(jié)125112519867塊2 R44 8位,即 3.925*103B2

28、67轉(zhuǎn)/-3+10*1D1024字節(jié)125112519867塊2 R44 8位,即 3.925*103B267轉(zhuǎn)/-3+10*10-3+3000/500*10 -3)*2+4*10 -3*1000-3 -3 -3 -3Cv12* 3.14*5= 3.14*10s128000 /秒2m/s秒31.4英寸16020轉(zhuǎn)/分鐘字節(jié)64000字節(jié)/m(2)傳送一個數(shù)據(jù)塊所需時間為t128000字節(jié) /秒一個數(shù)據(jù)塊占用長度為l v* t 2m/s* s 0.016m每塊間隙 L =0.014m,數(shù)據(jù)塊總數(shù)為600 4l L故磁帶存儲器有效存儲容量為19867塊*1K 字節(jié) = 19867K 字節(jié)12 1

29、1 0 1 0 1 0 0 1 1 0NRZNRZ1PMFMMFM13(1)磁盤內(nèi)徑為: 9英寸-5英寸 =4英寸內(nèi)層磁道周長為每道信息量 =1000 位/英寸*31.4 英寸 = 3.14*10 位磁盤有 100道/英寸*5 英寸 = 500道盤片組總?cè)萘浚?20*500*3.14*10 位 =314兆位(2)每轉(zhuǎn)即每道含有信息量 3.14*104MB /s3.925*103B/轉(zhuǎn)14(1)(30*10 = 96s(2)(30*10 +5*10 +3000/1000*10 )*2+4*10 *1000 =80s15(1)存儲容量從大到小依次為:活動頭磁盤存儲器,光盤存儲器,主存,軟磁盤,高速緩存,寄存器組存儲周期從大到小依次為:軟磁盤,光盤存儲器,活動頭磁盤存儲器,主存,高速緩存,寄存器組(2)其存儲容量由圖像分辨185000B/s4000 /60sB3= 3*( 其存儲容量由圖

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論