重慶科創(chuàng)職業(yè)學(xué)院項(xiàng)目11 四選一數(shù)據(jù)選擇器_第1頁(yè)
重慶科創(chuàng)職業(yè)學(xué)院項(xiàng)目11 四選一數(shù)據(jù)選擇器_第2頁(yè)
重慶科創(chuàng)職業(yè)學(xué)院項(xiàng)目11 四選一數(shù)據(jù)選擇器_第3頁(yè)
重慶科創(chuàng)職業(yè)學(xué)院項(xiàng)目11 四選一數(shù)據(jù)選擇器_第4頁(yè)
重慶科創(chuàng)職業(yè)學(xué)院項(xiàng)目11 四選一數(shù)據(jù)選擇器_第5頁(yè)
已閱讀5頁(yè),還剩8頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1任務(wù)分析:四選一數(shù)據(jù)選擇器的工作原理1知識(shí)準(zhǔn)備:并行賦值語(yǔ)句2任務(wù)實(shí)施:四選一數(shù)據(jù)選擇器的VHDL設(shè)計(jì)3任務(wù)11四選一數(shù)據(jù)選擇器的VHDL設(shè)計(jì)2一、任務(wù)分析:四選一數(shù)據(jù)選擇器的工作原理(一)、實(shí)體設(shè)計(jì)分析

任務(wù)六中已經(jīng)完成了二選一數(shù)據(jù)選擇器的設(shè)計(jì),我們認(rèn)識(shí)到,數(shù)據(jù)選擇器的地址選擇信號(hào)數(shù)n取決于輸入數(shù)據(jù)的路數(shù)M,即M=2n,因此本設(shè)計(jì)中地址選擇信號(hào)可以設(shè)定為二位標(biāo)準(zhǔn)邏輯矢量型數(shù)據(jù)。3一、任務(wù)分析:四選一數(shù)據(jù)選擇器的工作原理(二)、結(jié)構(gòu)體設(shè)計(jì)分析

任務(wù)六中完成二選一數(shù)據(jù)選擇器的設(shè)計(jì),我們采用了三種不同的方法,對(duì)比之后,我們發(fā)現(xiàn)數(shù)據(jù)選擇器輸入輸出信號(hào)之間的邏輯關(guān)系直接受控于地址信號(hào)。對(duì)于這種輸入輸出信號(hào)之間的邏輯關(guān)系清晰的電路,我們可以直接采用行為描述方式進(jìn)行設(shè)計(jì)。即可以采用if、case等順序賦值語(yǔ)句實(shí)現(xiàn)。本次任務(wù)中將采用when-else等并行賦值語(yǔ)句來(lái)完成。知識(shí)準(zhǔn)備:并行賦值語(yǔ)句2并行語(yǔ)句與一般軟件程序的最大區(qū)別就是在結(jié)構(gòu)體中的執(zhí)行都是同時(shí)進(jìn)行的,即它們的執(zhí)行順序與語(yǔ)法的書寫順序無(wú)關(guān)。這種并行性是由硬件本身的并行性決定的,一旦電路接通電源,各部分就會(huì)按照事先設(shè)計(jì)好的方案同時(shí)工作。并行語(yǔ)句主要有進(jìn)程語(yǔ)句(PROCESS)、并行信號(hào)賦值語(yǔ)句、元件例化語(yǔ)句、塊語(yǔ)句(BLOCK)、生成語(yǔ)句(GENERATE)。51、進(jìn)程語(yǔ)句PROCESS1PROCESSnsignalsignalARCHITECTURE一個(gè)結(jié)構(gòu)體可以有多個(gè)進(jìn)程語(yǔ)句進(jìn)程和進(jìn)程之間是并行的進(jìn)程和進(jìn)程之間的數(shù)據(jù)交換通過(guò)信號(hào)完成進(jìn)程內(nèi)部是順序語(yǔ)句2.并行信號(hào)賦值語(yǔ)句(1)簡(jiǎn)單(并行)信號(hào)賦值語(yǔ)句 格式:賦值目標(biāo)﹤=表達(dá)式;如q﹤=b+c;(2)條件信號(hào)賦值語(yǔ)句格式:賦值目標(biāo)﹤=表達(dá)式WHEN

賦值條件ELSE

表達(dá)式;注意:由于條件測(cè)試的順序性,第一句具有最高賦值優(yōu)先級(jí),第二句次之,以此類推。(3)選擇信號(hào)賦值語(yǔ)句格式:WITH

選擇表達(dá)式SELECT

賦值目標(biāo)﹤=表達(dá)式WHEN選擇值,

表達(dá)式WHEN選擇值;

選擇信號(hào)賦值語(yǔ)句不允許有條件重疊的現(xiàn)象,也不允許存在條件涵蓋不全的情況。

注意:選擇信號(hào)賦值語(yǔ)句本身不能在進(jìn)程中應(yīng)用,但其功能卻與進(jìn)程中的CASE語(yǔ)句的功能相似。CASE語(yǔ)句的執(zhí)行依賴于進(jìn)程中敏感信號(hào)的改變而啟動(dòng)進(jìn)程。選擇信號(hào)語(yǔ)句中也有敏感量,即選擇表達(dá)式

。當(dāng)選擇表達(dá)式的值發(fā)生變化時(shí),就將啟動(dòng)此語(yǔ)句對(duì)各子句的選擇值進(jìn)行測(cè)試對(duì)比,當(dāng)發(fā)現(xiàn)有滿足條件的子句的選擇值時(shí),就將此子句表達(dá)式中的值賦給賦值目標(biāo)。

ARCHITECTUREar_6OFfzh_1ISBEGIN y<=a WHEN q=″00″ELSE b WHEN q=″01″ELSE c WHEN q=″10″ELSE d ;END ar_6;【例】條件信號(hào)賦值語(yǔ)句的用法注意q為兩位標(biāo)準(zhǔn)邏輯矢量。ARCHITECTUREar_7OFfzh_2ISBEGINWITHq SELECT y<=aWHEN″00″, --選擇值用“,”結(jié)束

bWHEN″01″,

cWHEN″10″,

dWHENOTHERS;--最后一句用“;”結(jié)束END ar_7;【例】選擇信號(hào)賦值語(yǔ)句的用法任務(wù)實(shí)施:四選一數(shù)據(jù)選擇器的VHDL設(shè)計(jì)3libraryieee;useieee.std_logic_1164.all;entitymux412isport(a,b,c,d:instd_logic;s:instd_logic_vector(1downto0);y:outstd_logic);end;architectureoneofmux412isbeginwithsselecty<=aWHEN"00",bWHEN“01”,cWHEN“10”,dWHENOTHERS;end;12libraryieee;useieee.std_logic_1164.all;entitymux41isport(a,b,c,d:instd_logic;s:instd_logic_vector(1downto0);y:outstd_logic);end;architectureoneofmux41isbegin

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論