數(shù)字圖像處理緒論課件_第1頁
數(shù)字圖像處理緒論課件_第2頁
數(shù)字圖像處理緒論課件_第3頁
數(shù)字圖像處理緒論課件_第4頁
數(shù)字圖像處理緒論課件_第5頁
已閱讀5頁,還剩14頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

可編程邏輯器件--PLD課程簡介《脈沖與數(shù)字電路》為基礎(chǔ):學(xué)習(xí)了數(shù)字電路的基本設(shè)計方法?!犊删幊踢壿嬈骷罚好嫦?qū)嶋H工程應(yīng)用,緊跟技術(shù)發(fā)展,掌握數(shù)字系統(tǒng)新的設(shè)計方法。《數(shù)字信號處理》:后續(xù)課程,應(yīng)用的一個方面,由FPGA代替DSP來實現(xiàn)算法,提高系統(tǒng)的速度。課程宗旨更新數(shù)字電路的設(shè)計觀念,建立用PLD器件取代傳統(tǒng)TTL器件設(shè)計數(shù)字電路的思想更新數(shù)字系統(tǒng)設(shè)計手段,學(xué)會使用硬件描述語言(HardwareDescriptionLanguage)代替?zhèn)鹘y(tǒng)的數(shù)字電路設(shè)計方法來設(shè)計數(shù)字系統(tǒng)。課程內(nèi)容器件為什么能夠編程了解大規(guī)模可編程邏輯器件的結(jié)構(gòu)及工作原理怎樣對器件編程熟悉一種EDA軟件的使用方法(工具)以Altera公司的MaxPlusII為例掌握一種硬件描述語言(方法),以設(shè)計軟件的方式來設(shè)計硬件(重點(diǎn))以VHDL語言為例教學(xué)安排理論教學(xué)(12學(xué)時)上機(jī)實踐(20學(xué)時)考核方式實驗成績(實驗報告)理論筆試(考試)上機(jī)考試(上機(jī)操作)參考書王金明,數(shù)字系統(tǒng)設(shè)計與VerilogHDL,電子工業(yè)出版社。楊暉,大規(guī)??删幊踢壿嬈骷c數(shù)字系統(tǒng)設(shè)計,北京航空航天大學(xué)出版社。褚振勇,F(xiàn)PGA設(shè)計及應(yīng)用,西安電子科技大學(xué)出版社。脈沖與數(shù)字電路課程的回顧使用中、小規(guī)模器件設(shè)計電路(74、54系列)編碼器(74LS148)譯碼器(74LS154)比較器(74LS85)計數(shù)器(74LS193)移位寄存器(74LS194)………脈沖與數(shù)字電路課程的回顧設(shè)計方法的局限卡諾圖只適用于輸入比較少的函數(shù)的化簡。采用“搭積木”的方法的方法進(jìn)行設(shè)計。必須熟悉各種中小規(guī)模芯片的使用方法,從中挑選最合適的器件,缺乏靈活性。設(shè)計系統(tǒng)所需要的芯片種類多,且數(shù)量很大。脈沖與數(shù)字電路課程的回顧采用中小規(guī)模器件的局限電路板面積很大,芯片數(shù)量很多,功耗很大,可靠性低--提高芯片的集成度設(shè)計比較困難--能方便地發(fā)現(xiàn)設(shè)計錯誤電路修改很麻煩--提供方便的修改手段PLD器件的出現(xiàn)改變了這一切PLD器件的優(yōu)點(diǎn)集成度高,可以替代多至幾千塊通用IC芯片極大減小電路的面積,降低功耗,提高可靠性具有完善先進(jìn)的開發(fā)工具提供語言、圖形等設(shè)計方法,十分靈活通過仿真工具來驗證設(shè)計的正確性可以反復(fù)地擦除、編程,方便設(shè)計的修改和升級靈活地定義管腳功能,減輕設(shè)計工作量,縮短系統(tǒng)開發(fā)時間保密性好管腳數(shù)目:208個電源:3.3V(I/O)2.5V(內(nèi)核)速度250MHz內(nèi)部資源4992個邏輯單元10萬個邏輯門49152bit的RAMPLD的發(fā)展趨勢向高集成度、高速度方向進(jìn)一步發(fā)展最高集成度已達(dá)到400萬門向低電壓和低功耗方向發(fā)展,5V3.3V2.5V1.8V更低內(nèi)嵌多種功能模塊RAM,ROM,F(xiàn)IFO,DSP,CPU向數(shù)、?;旌峡删幊谭较虬l(fā)展PLD器件的分類--按集成度低密度PROM,EPROM,EEPROM,PAL,PLA,GAL只能完成較小規(guī)模的邏輯電路高密度,已經(jīng)有超過400萬門的器件EPLD,CPLD,FPGA可用于設(shè)計大規(guī)模的數(shù)字系統(tǒng)集成度高,甚至可以做到SOC(SystemOnaChip)PLD器件的分類--按結(jié)構(gòu)特點(diǎn)基于與或陣列結(jié)構(gòu)的器件--陣列型PROM,EEPROM,PAL,GAL,CPLDCPLD的代表芯片如:Altera的MAX系列基于門陣列結(jié)構(gòu)的器件--單元型FPGAPLD器件的分類--按編程工藝 熔絲或反熔絲編程器件--Actel的FPGA器件體積小,集成度高,速度高,易加密,抗干擾,耐高溫只能一次編程,在設(shè)計初期階段不靈活SRAM--大多數(shù)公司的FPGA器件可反復(fù)編程,實現(xiàn)系統(tǒng)功能的

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論