歷年考研自動化復試面試試題匯集_第1頁
歷年考研自動化復試面試試題匯集_第2頁
歷年考研自動化復試面試試題匯集_第3頁
歷年考研自動化復試面試試題匯集_第4頁
歷年考研自動化復試面試試題匯集_第5頁
已閱讀5頁,還剩32頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、閉環(huán)與開環(huán)的區(qū)分,

2、為何要有負反饋。

3、開環(huán)靜態(tài)速降與什么參數(shù)有關。

4、一階、二階、三階系統(tǒng)怎樣推斷系統(tǒng)穩(wěn)定性。

5、串行通訊的三種方式。

6、單片機中的80、89是什么意思。

5、狀態(tài)空間方程中的A、B、C、D是什么意思。

6、過程限制有那些分類。

7、直流電動機的穩(wěn)定條件。

2、狀態(tài)空間方程包括什么方程(輸入輸出方程);描述了系統(tǒng)的什么?

3、微機DAC0830的輸出方式。

運動限制中,pwm是限制電流還是電壓

運動限制,雙閉環(huán)限制特點,內(nèi)外環(huán)的作用。

2、工控機與pc的區(qū)分

3、用english表達限制系統(tǒng)組成部分

4、如何設計限制系統(tǒng)

5、建模的兩種方法

2穩(wěn)定裕度的概念(幅值裕度、相位裕度)

3計算機限制系統(tǒng)有哪些環(huán)節(jié)

4在離散限制系統(tǒng)中限制器是怎樣實現(xiàn)的

4、一個斜坡輸入如何跟蹤一個系統(tǒng),讓它無余差?

簡述前饋的應用場合,假如不能測干擾能用前饋嗎

串級有幾個執(zhí)行器?副回路設定值從哪里來?

中斷有什么作用?

1、方塊圖和信號流程圖的比較,流程圖不能用在什么場合

3、時滯系統(tǒng)如何限制,預估和內(nèi)模限制的比較

4、穩(wěn)態(tài)是怎樣的?

5、盡可能說出你知道的先進限制方法(魯棒限制、自適應限制、預料限

制等)

1、PID中P,I,D分別什么意思,限制作用什么?

2、分程限制定義舉例

3、計算機限制系統(tǒng)的組成

4、計算機限制系統(tǒng)的好壞標準

1、設計限制系統(tǒng)要考慮那些問題

2、簡潔說說選擇限制系統(tǒng),并與單回路比較

3、0?20mA的一般能否改成兩線制

4、系統(tǒng)建模有那些方法

2、舉一個日常生活中自穩(wěn)定的例子

3、如何檢測一個不能干脆檢測的參數(shù)

4、說出人口模型建立和化工過程模型建立的相同點和不同點

5、說出計算機限制系統(tǒng)的結構

6、說出單回路限制系統(tǒng)的結構

1、系統(tǒng)能控性的概念

2、限制系統(tǒng)穩(wěn)定性判定方法

3、執(zhí)行器的兩個機構的選擇

4、說一下魯棒限制

5、說說des和fes的異同(fes用的智能化儀表,全數(shù)字通信,而des則

須要傳輸模擬量,用模擬表,相對來說比較土)

3知道分程限制嗎?說一說原理

4說說你知道的先進限制有哪些

5推斷系統(tǒng)穩(wěn)定有什么方法

2穩(wěn)定裕度的概念(幅值裕度、相位裕度)

3計算機限制系統(tǒng)有哪些環(huán)節(jié)

4在離散限制系統(tǒng)中限制器是怎樣實現(xiàn)的

2、你對嵌入式系統(tǒng)有什么了解?

3、學了限制原理以后,覺得限制原理的核心是?

4、限制閥有哪幾種特性?

5、覺得限制理論可以運用到那些方面?

1、系統(tǒng)能控性的概念

2、限制系統(tǒng)穩(wěn)定性判定方法

3、執(zhí)行器的兩個機構的選擇

4、說一下魯棒限制

1處理高階系統(tǒng)一般用什么方法,或者說用什么模型

2建模有什么方法,具體點說.主要是試驗法要說得比較清晰

3知道分程限制嗎?說一說原理

P,I,D的意義

工控機與pc的區(qū)分

用onglish表達限制系統(tǒng)組成部分

如何設計限制系統(tǒng)

建模的兩種方法

設計一個系統(tǒng)測量煤氣熱值

CSMA/CD的原理

工控和辦公自動化的區(qū)分

以太網(wǎng)的核心

為什么要讀研

穩(wěn)定裕度的概念(幅值裕度、相位裕度)

計算機限制系統(tǒng)有哪些環(huán)節(jié)

假如一個大工程給你,你如何安排

一個斜坡輸入如何跟蹤一個系統(tǒng),讓它無余差?

你參與過哪些科研

DSP專用芯片和一?般MCU性能之比較

單片機編程應用于實時系統(tǒng)的時代已過,現(xiàn)在的潮流是應用于什么系統(tǒng)?

(嵌入式系統(tǒng)

簡述前饋的應用場合,假如不能測干擾能用前饋嗎

串級有幾個執(zhí)行器?副回路設定值從哪里來?

中斷有什么作用?

一個煤氣爐如何建模

談談對des系統(tǒng)的理解

自我介紹,用英語就自我介紹中的一個問題綻開

下水道井蓋為什么是圓的,下水道為什么是圓柱的呢?

今年夏天北方干旱,淮河一帶發(fā)大水,怎么解決這個問題

.想裝熱水器怎么用最簡潔的方法確定用煤氣合算還是用電的合算

怎么用計算機限制系統(tǒng)限制水位,其中穿插了檢測水位的方法等小問題

方塊圖和信號流程圖的比較,流程圖不能用在什么場合

時滯系統(tǒng)如何限制,預估和內(nèi)模限制的比較

穩(wěn)態(tài)是怎樣的?

盡可能說出你知道的先進限制方法(魯棒限制、自適應限制、預料限制等?

分程限制定義舉例

計算機限制系統(tǒng)的組成

計算機限制系統(tǒng)的好壞標準

設計限制系統(tǒng)要考慮那些問題

簡潔說說選擇限制系統(tǒng),并與單回路比較

你對你以后的探討生階段有什么準備?

學了限制原理以后,覺得限制原理的核心是?

限制閥有哪幾種特性?

談談對本專業(yè)的相識

舉一個日常生活中自穩(wěn)定的例子

說出人口模型建立和化工過程模型建立的相同點和不同點

說出計算機限制系統(tǒng)的結構

說出單同路限制系統(tǒng)的結構

系統(tǒng)能控性的概念

限制系統(tǒng)穩(wěn)定性判定方法

執(zhí)行器的兩個機構的選擇

說一下魯棒限制

說說Des和Fes的異同(fes用的智能化儀表,全數(shù)字通信,而des則須要

傳輸模擬量,川模

擬表,相對來說比較土)

處理高階系統(tǒng)一般用什么方法,或者說用什么模型

建模有什么方法,具體點說.主要是試驗法要說得比較清晰

知道分程限制嗎?說一說原理

說說你知道的先進限制有哪些

推斷系統(tǒng)穩(wěn)定有什么方法

動態(tài)模型和靜態(tài)模型有什么根本上的差別

談談工自和化自的區(qū)分?

什么叫過程限制?

問我SARS等疾病的限制和工業(yè)上的限制區(qū)分和相同點

一個房間里面對于空調(diào)系統(tǒng)什么是它的限制對象

空氣經(jīng)過冷卻劑冷卻然后變更房間氣溫的這個過程

用一天的時間測出老和山的質量!

中國人要喝掉N個西湖,請測出西湖的體積?

推斷系統(tǒng)穩(wěn)定性的幾種方法

儀表的精度和等級概念分別表示什么

一次儀表、二次儀表都是什么概念?有什么差別

說說你對人工智能這個概念的相識

請列舉盡可能多的壓力檢測方法

什么叫前饋系統(tǒng),給劃個圖看看

在工廠里,你如何獲得過渡時間呀

比如時間常數(shù)是什么

一二級刊物有哪些啊

用英文講一些專業(yè)的課程

在離散限制系統(tǒng)中限制器是怎樣實現(xiàn)的

DSP專用芯片和一般MCU性能之比較

單片機編程應用于實時系統(tǒng)的時代已過,現(xiàn)在的潮流是應用于什?

簡述前饋的應用場合,假如不能測干擾能用前饋嗎

串級有幾個執(zhí)行器?副回路設定值從哪里來?

有一個一米長的木棍,和一把無比精確的尺子,還有一本書

尺子只允許在木棍上劃一下,問怎么樣一下能把書上的全部

信息放到火星上

用英語介紹一下杭州

方塊圖和信號流程圖的比較,流程圖不能用在什么場合

時滯系統(tǒng)如何限制,預估和內(nèi)模限制的比較

穩(wěn)態(tài)是怎樣的?

盡可能說出你知道的APC,忘了說魯棒限制?

玉泉校區(qū)有多少個harbo

計算機限制系統(tǒng)的好壞標準

。?20mA的一般能否改成兩線制

設計限制系統(tǒng)要考慮那些問題

簡潔說說選擇限制系統(tǒng),并與單回路比較

那你估計一下KFC年銷售額可以達到多少

談一下預料限制的原理

隔爆措施

在日常生活中寢室里應用反饋限制的事例

不查資料,怎么知道現(xiàn)在中國每個月的手機銷售量

人口限制的輸入和輸出變量是什么不要說人口模型

你對嵌入式系統(tǒng)有什么了解

學了限制原理以后,覺得限制原理的核心是?

覺得限制理論可以運用到那些方面?,

你最喜愛哪一門課,為什么?

智能限制的常用模型

液罐子里存在多少滯后

如何檢測一個不能干脆檢測的參數(shù)

說出計算機限制系統(tǒng)的結構

說出單回路限制系統(tǒng)的結構

說出人口模型建立和化工過程模型建立的相同點和不同點

系統(tǒng)能控性的概念

執(zhí)行器的兩個機構的選擇

那講講TCP和UDP的區(qū)分

什么你認為我們系系統(tǒng)建模如今發(fā)展到一個什么水平

什么工業(yè)工程實施施前需不須要建模

對優(yōu)化的理解

處理高階系統(tǒng)一般用什么方法,或者說用什么模型

內(nèi)部穩(wěn)定和外部穩(wěn)定的區(qū)分

1:串級系統(tǒng)的主、副限制器的設定值是怎么來的?

2:串級系統(tǒng)的主、副限制器的參數(shù)如何整定?

模擬電路

1、基爾霍夫定理的內(nèi)容是什么?(仕蘭微電子)

基爾霍夫電流定律是一個

電荷守恒定律,即在一個電路中流入一個節(jié)點的電荷與流出同一個節(jié)點的

電荷相等.

基爾霍夫電壓定律是一個能量守恒定律,即在一個回路中回路電壓之和為

零.

2、平板電容公式(C=£S/4Jikd)。(未知)

3、最基本的如三極管曲線特性。(未知)

4、描述反饋電路的概念,列舉他們的應用。1仕蘭微電子)

5、負反饋種類(電壓并聯(lián)反饋,電流串朕反饋,電壓串聯(lián)反饋和電流并

聯(lián)反饋);負反饋的優(yōu)點(降低放大器的增益靈敏度,變更輸入電阻和輸

出電阻,改善放大器的線性和非線性失真,有效地擴展放大器的通頻帶,

自動調(diào)整作用)(未知)

6、放大電路的頻率補償?shù)哪康氖鞘裁?,有哪些方法?(仕蘭微電子)

7、頻率響應,如:怎么才算是穩(wěn)定的,如何變更頻響曲線的兒個方法。(未

知)

8、給出一個查分運放,如何相位補償,并畫補償后的波特圖。(凹凸)

9、基本放大電路種類(電壓放大器,電流放大器,互導放大器和互阻放

大器),優(yōu)缺點,特殊是廣泛采納差分結構的緣由。(未知)

10、給出一差分電路,告知其輸出電壓Y+和丫-,求共模重量和差模重量。

(未知)

11、畫差放的兩個輸入管。(凹凸)

12、畫出由運放構成加法、減法、微分、積分運算的電路原理圖。并畫出

一個晶體管級的運放電路。(仕蘭微電子)

13、用運算放大器組成一個10倍的放大器未知)

14、給出一個簡潔電路,讓你分析輸出電壓的特性(就是個積分電路),

并求輸出端某點的rise/fall時間。(Infineon筆試試題)15、電阻R和

電容C串聯(lián),輸入電壓為R和C之間的電壓,輸出電壓分別為C上電壓和

R上電壓,要求制這兩種電路輸入電壓的頻譜,推斷這兩種電路何為高通

濾波器,何為低通濾波器。當RC?period-setup?hold

16、時鐘周期為T,觸發(fā)器DI的建立時間最大為Tlmax,最小為Timin,組

合邏輯電路最大延

遲為T2max,最小為T2min。問,觸發(fā)器D2的建立時間T3和保持時間應滿

意什么條件。(華為

17、給出某個一般時序電路的圖,有Tsetup,Tdelay,Tck->q,還有clock

的delay,寫出確定最大時鐘的因素,同時給出表達式。(威盛VIA

2003.11.06上海筆試試題)

18、說說靜態(tài)、動態(tài)時序模擬的優(yōu)缺點。(威盛VIA2003.11.06上海筆試

試題)

19、一個四級的Mux,其中其次級信號為關鍵信號如何改善timingo(威

盛VIA2003.il.06上海筆試試題)

20、給出一個門級的圖,又給了各個門的傳輸延時,問關鍵路徑是什么,

還問給出輸入,使得輸出依靠于關鍵路徑。(未知)21、邏輯方面數(shù)字電

路的卡諾圖化簡,時序(同步異步差異),觸發(fā)器有幾種(區(qū)分,優(yōu)點),

全加器等等。(未知)

22、卡諾圖寫出邏輯表達使。(威盛VIA2003.11.06上海筆試試題)

23、化簡F(A,B,C,D)=m(l,3,4,5,10,11,12,13,14,15)的和。(威盛)

24、pleaseshowtheCMOSinverterschmatic,layoutanditscross

sectionwithP-wellprocess.Plotitstransfercurve(Vout-Vin)And

alsoexplaintheoperationregionofPMOSandNMOSforeachsegment

ofthetransfercurve?(威盛筆試題circuit

design-beijing-03.11.09)

25>TodesignaCMOSinvertorwithbalanceriseandfalltime,please

definetherationofchannelwidthofPMOSandNMOSandexplain?

26、為什么一個標準的倒相器中P管的寬長比要比N管的寬長比大?(仕

蘭微電子)

27、用mos管搭出一個二輸入與非門。(揚智電子筆試)

28、pleasedrawthetransistorlevelschematicofaemos2in

putANDgateandexplainwhichinputhasfasterresponse

foroutputrisingedge,(lessdelaytime)o(威盛筆試題circuit

design-beijing-03.11.09)

29、畫出NOT,NAND,NOR的符號,真值表,還有transistorlevel的電路。

(Infineon筆試)

30、畫出CMOS的圖,畫出tow-to-onemuxgate。(威盛VTA2003.11.06

上海筆試試題)

31、用一個二選一mux和一個inv實現(xiàn)異或。(飛利浦一大唐筆試)

32、畫出Y=A*B+C的emos電路圖。(科廣試題)

33、用邏輯們和emos電路實現(xiàn)ab+cd。(飛利浦一大唐筆試)

34、畫出CMOS電路的晶體管級電路圖,實現(xiàn)Y=A*B+C(D+E)。(仕蘭微電子)

35、利用4選1實現(xiàn)F(x,y,z)=xz+yz'。(未知)

36、給一個表達式f=xxxx+xxxx+xxxxx+xxxx用最少數(shù)量的與非門實現(xiàn)(事

實上就是化簡)。

37、給出一個簡潔的由多個NOT,NAND,NOR組成的原理圖,依據(jù)輸入波形

畫出各點波形。(Infineon筆試)

38、為了實現(xiàn)邏輯(AXORB)OR(CANDD),請選用以下邏輯中的一種,

并說明為什么?1)INV2)AND3)OR4)NAND5)NOR6)XOR答案:

NAND(未知)

39、用與非門等設計全加法器。(華為)

40、給出兩個門電路讓你分析異同。(華為)

41、用簡潔電路實現(xiàn),當A為輸入時,輸出B波形為…(仕蘭微電子)

42、A,B,C,D,E進行投票,多數(shù)聽從少數(shù),輸出是F(也就是假如A,B,C,D,E

中1的個數(shù)比0多,那么F輸出為1,否則F為0),用與非門實現(xiàn),輸入

數(shù)目沒有限制。(未知)

43、用波形表示D觸發(fā)器的功能。(揚智電子筆試)

44、用傳輸門和倒向器搭一個邊沿觸發(fā)器。(揚智電子筆試)

45、用邏輯們畫出D觸發(fā)器。(威盛VTA2003.11.06上海筆試試題)

46、畫出DFF的結構圖,用verilog實現(xiàn)之?!就ⅲ?/p>

47、畫出一種CMOS的D鎖存器的電路圖和版圖。(未知)

48、D觸發(fā)器和D鎖存器的區(qū)分。(新太硬件面試)

49、簡述latch和f:lp-flop的異同。(未知)

50、LATCH和DFF的概念和區(qū)分。(未知)

51、latch與register的區(qū)分,為什么現(xiàn)在多用register.行為級描述中

latch如何產(chǎn)生的。南山之橋)

52、用D觸發(fā)器做個二分顰的電路.又問什么是狀態(tài)圖。(華為)

53、請畫出用D觸發(fā)器實現(xiàn)2倍分頻的邏輯電路?(漢王筆試)

54、怎樣用D觸發(fā)器、與或非門組成二分頻電路?(東信筆試)

55>Howmanyflip-flopcircuitsareneededtodivideby16?(Intel)

16分頻?

56、用filp-flop和logic-gate設il^一個1位加法器,輸入carryin和

current-stage,輸巴carryoutnext-stage.(未矢U)

57、用D觸發(fā)器做個4進制的計數(shù)。(華為)

58、實現(xiàn)N位JohnsonCounter,N=5O(南山之橋)

59、用你熟識的設計方式設計一個可預置初值的7進制循環(huán)計數(shù)器,15進

制的呢?(仕蘭微電子)

60>數(shù)字電路設計當然必問Verilog/VHDL,如設計計數(shù)器。(未知)

61、BLOCKINGNONBLOCKING賦值的區(qū)分。(南山之橋)

62、寫異步D觸發(fā)器的verilogmodule。(揚智電子筆試)

moduledff8(elk,reset,d,q);

inputelk;

inputreset;

input[7:0]d;

output[7:0]q;

reg[7:0]q;

always@(posedgeelkorposedgereset)

if(reset)

q<=0;

else

q<=d;

endmodule

63、用D觸發(fā)器實現(xiàn)2倍分頻的Verilog描述?(漢王筆試)

moduledivide2(elk,clk_o,reset);

inputelk,reset;

outputclko;

wirein;

regout;

always@(posedgeelkorposedgereset)

if(reset)

out<=0;

else

out<=in;

assignin=~out;

assignelko=out;

endmodule

64、可編程邏輯器件在現(xiàn)代電子設計中越來越重要,請問:a)你所知道

的可編程邏輯器件

有哪些?b)試用VIIDL或VERILOG.ABLE描述8位D觸發(fā)器邏輯。(漢王

筆試)

PAL,PLD,CPLD,FPGAo

moduledff8(elk,reset,d,q);

inputelk;

inputreset;

inputd;

outputq;

regq;

always@(posedgeelkorposedgereset)

if(reset)

q<=0;

else

q<=d;

endmodule

65、請用HDL描述四位的全加法器、5分頻電路。(仕蘭微電子)

66、用VERTLOG或VHDL寫一段代碼,實現(xiàn)10進制計數(shù)器。(未知)

67、用VERILOG或VHDL寫一段代碼,實現(xiàn)消退一個glitch。(未知)

68、一個狀態(tài)機的題目用verilog實現(xiàn)(不過這個狀態(tài)機畫的實在比較差,

很簡潔誤會的)

o(威盛VIA2003.11.06上海筆試試題)

69、描述一個交通信號燈的設計。(仕蘭微電子)

70、畫狀態(tài)機,接受1,2,5分錢的賣報機,每份報紙5分錢。(揚智電

子筆試)

71、設計一個自動售貨機系統(tǒng),賣soda水的,只能投進三種硬幣,要正

確的找回錢數(shù)。(

1)畫出fsm(有限狀態(tài)機);(2)用verilog編程,語法要符合fpga設計

的要求。(未知

72、設計一個自動飲料售賣機,飲料10分錢,硬幣有5分和10分兩種,

并考慮找零:(1)

畫出fsm(有限狀態(tài)機);(2)用verilog編程,語法要符合fpga設計的

要求;(3)設計

工程中可運用的工具與設計大致過程。(未知)

73、畫出可以檢測10010串的狀態(tài)圖,并ve井log實現(xiàn)之。(威盛)

74、用FSM實現(xiàn)10匚01的序列檢測模塊。(南山之橋)

a為輸入端,b為輸出端,假如a連續(xù)輸入為1101則b輸出為1,否則為

0o例如a:00011001

110

b:

請畫出statemachine;請用RTL描述其statemachine。(未知)

75、用vcrilog/vddl檢測stream中的特定字符串(分狀態(tài)用狀態(tài)機寫)。

(飛利浦一大唐

筆試)

76、用verilog/vhdl寫一個fifo限制器(包括空,滿,半滿信號)。(飛

利浦一大唐筆試)

77、現(xiàn)有一用戶須要一種集成電路產(chǎn)品,要求該產(chǎn)品能夠實現(xiàn)如下功能:

y=lnx,其中,x

為4位二進制整數(shù)輸入信號。y為二進制小數(shù)輸出,要求保留兩位小數(shù)。

電源電壓為3、5v假

設公司接到該項目后,交由你來負責該產(chǎn)品的設計,試探討該產(chǎn)品的設計

全程。(仕蘭微

電子)

78、sram,falshmemory,與dram的區(qū)分?(新太硬件面試)

79、給出單管DRAM的原理圖(西電版《數(shù)字電子技術基礎》作者楊頌華、

馮毛官205頁圖9

—14b),問你有什么方法提高refreshtime,總共有5個問題,記不起來

了。(降低溫度,

增大電容存儲容量)(Infineon筆試)

80、PleasedrawschematicofacommonSRAMcellwith6

transistors,pointoutw

hichnodescanstoredataandwhichnodeiswordlinecontrol?(威

盛筆試題cir

cuitdesign-beijing-03.11.09)

81>名詞:sram,ssram,sdram

名詞IRQ,BIOS,USB,VHDL,SDR

IRQ:InterruptReQuest

BIOS:BasicinputOutputSystem

USB:UniversalSerialBus

VHDL:VHTCHardwareDescriptionLanguage

SDR:SingleDataRate

壓控振蕩器的英文縮寫(VCO)。

動態(tài)隨機存儲器的英文縮寫(DRAM)o

名詞說明,無聊的外文縮寫罷了,比如PCI、ECC、DDRsinterruptspipeline

IRQ,BIOS,

USB,VHDL,VLSIVCO(壓控振蕩器)RAM(動態(tài)隨機存儲器),FIRHRDFT(離

散傅立葉變換

)或者是中文的,比如:a.量化誤差b.直方圖c.白平衡

IC設計基礎(流程、工藝、版圖、器件)

1、我們公司的產(chǎn)品是集成電路,請描述一下你對集成

電路的相識,列舉一些與集成電路相

關的內(nèi)容(如講清晰模擬、數(shù)字、雙極型、CMOS、MCU、RISC、CISC、DSP、

ASIC、FPGA等

的概念)。(仕蘭微面試題目)

2、FPGA和ASIC的概念,他們的區(qū)分。(未知)

答案:FPGA是可編程ASIC。

ASIC:專用集成電路,它是面對特地用途的電路,特地為一個用戶設計和

制造的。依據(jù)一個

用戶的特定要求,能以低研制成本,短、交貨周期供貨的全定制,半定制

集成電路。與門

陣列等其它ASIC(ApplicationSpecificIC)相比,它們又具有設計開發(fā)

周期短、設計制造

成本低、開發(fā)工具先進、標準產(chǎn)品無需測試、質量穩(wěn)定以與可實時在線檢

驗等優(yōu)點

3、什么叫做OTP片、掩膜片,兩者的區(qū)分何在?(仕蘭微面試題目)

4、你知道的集成電路設計的表達方式有哪幾種?(仕蘭微面試題目)

5、描述你對集成電路設計流程的相識。(仕蘭微面試題目)

6、簡述FPGA等可編程邏輯器件設計流程。(仕蘭微面試題目)

7、TC設計前端到后端的流程和eda工具。(未知)

8、從RTLsynthesis到tapeout之間的設計flow,并列出其中各步運用

的tool.(未知)

9、Asic的designflow。(威盛VIA2003.11.06上海筆試試題)

10、寫出asic前期設計的流程和相應的工具。(威盛)

11、集成電路前段設計流程,寫出相關的工具。(揚智電子筆試)

先介紹下IC開發(fā)流程:

1.)代碼輸入(designinput)

用vhdl或者是verilog語言來完成器件的功能描述,生成hdl代碼

語言輸入工具:SUMMITV1SUALHDL

MENTORREN10R

圖形輸入:composer(cadence);

viewlogic(viewdraw)

2.)電路仿真(circuitsimulation)

將vhd代碼進行從前邏輯仿真,驗證功能描述是否正確

數(shù)字電路仿真工具:

Verolog:CADENCEVerolig-XL

SYNOPSYSVCS

MENTORModle-sim

VHDL:CADENCENC-vhdl

SYNOPSYSVSS

MENTORModle-sim

模擬電路仿真工具:

***ANTIHSpicepspice,spectremicromicrowave:eesoft:hp

3.)邏輯綜合(synthesistools)

邏輯綜合工具可以將設計思想vhd代碼轉化成對應肯定工藝手段的門級電

路;將初級仿真

中所沒有考慮的門沿(gatesdelay)反標到生成的門級網(wǎng)表中,返回電路

仿真階段進行再

仿真。最終仿真結果生成的網(wǎng)表稱為物理網(wǎng)表。

12、請簡述一下設計后端的整個流程?(仕蘭微面試題目)

13、是否接觸過自動布局布線?請說出一兩種工具軟件。自動布局布線須

要哪些基本元素?(仕蘭微面試題目)

14、描述你對集成電路工藝的相識。(仕蘭微面試題目)

15、列舉幾種集成電路典型工藝。工藝上常提到0.25,0.18指的是什么?

(仕蘭微面試題目

16、請描述一下國內(nèi)的工藝現(xiàn)狀。(仕蘭微面試題目)

17、半導體工藝中,摻雜有哪幾種方式?(仕蘭微面試題目)

18、描述CMOS電路中閂鎖效應產(chǎn)生的過程與最終的結果?(仕蘭微面試

題目)

19>說明latch-up現(xiàn)象和Antennaeffect和其預防措施.(未知)

20、什么叫Latchup?(科廣試題)

21、什么叫窄溝效應?(科廣試題)

22、什么是NMOS、PMOS、CMOS?什么是增加型、耗盡型?什么是P是、NPN?

他們有什么差

別?(仕蘭微面試題目)

23、硅柵COMS工藝中N阱中做的是P管還是N管,N阱的阱電位的連接有

什么要求?(仕蘭微

面試題目)

24、畫出CMOS晶體管的CROSS-OVER圖(應當是縱剖面圖),給出全部可

能的傳輸特性和轉

移特性。(Infineon筆試試題)

25、以interver為例,寫出N阱CMOS的process流程,并畫出剖面圖。(科

廣試題)

26>Pleaseexplainhowwedescribetheresistanceinsemiconductor.

Compareth

eresistanceofametal,polyanddiffusionintranditionalCMOS

process.(威盛

筆試題circuitdesign-beijing-03.11.09)

27、說明mos一半工作在什么區(qū)。(凹凸的題目和面試)

28、畫p-bulk的nmos截面圖。(凹凸的題目和面試)

29、寫schematicnote(?),越多越好。(凹凸的題目和面試)

30、寄生效應在ic設計中怎樣加以克服和利用。(未知)

31、太底層的MOS管物理特性感覺一般不大會作為筆試面試題,因為全是

微電子物理,公式

推導太羅索,除非面試出題的是個老學究。IC設計的話須要熟識的軟件:

Cadence,Synops

ys,Avant,UNIX當然也要也許會操作。

32、unix吩咐cp-r,rm,unameo(揚智電子筆試)

單片機、MCU、計算機原理

1、簡潔描述一個單片機系統(tǒng)的主要組成模塊,并說明各模塊之間的數(shù)據(jù)

流流向和限制流流

向。簡述單片機應用系統(tǒng)的設計原則。(仕蘭微面試題目)

2、畫出8031與2716(2K*8ROM)的連線圖,要求采納三-八譯碼器,8031

的P2.5,P2.4和P2

.3參與譯碼,基本地址范圍為3000H-3FFFHo該2716有沒有重疊地址?

依據(jù)是什么?若有,

則寫出每片2716的直疊地址范圍。(仕蘭微面試題目)

3、用8051設計一個帶一個8*16鍵盤加驅動八個數(shù)碼管(共陽)的原理

圖。(仕蘭微面試題

目)

4、PCI總線的含義是什么?PCI總線的主要特點是什么?(仕蘭微面試

題目)

5、中斷的概念?簡述中斷的過程。(仕蘭微面試題目)

6、如單片機中斷幾人/類型,編中斷程序留意什么問題;(未知)

7、要用一個開環(huán)脈沖調(diào)速系統(tǒng)來限制直流電動機的轉速,程序由8051完

成。簡潔原理如下

:由P3.4輸出脈沖的占空比來限制轉速,占空比越大,轉速越快;而占

空比由K7-K0八個開

關來設置,干脆與Pl口相連(開關撥到下方時為〃0〃,撥到上方時為〃1〃,

組成一個八

位二進制數(shù)N),要求占空比為N/256o(仕蘭微面試題目)

下面程序用計數(shù)法來實現(xiàn)這一功能,請將空余部分添完整。

MOVPl,#OFFH

LOOP1:MOVR4,#OFFH

MOVR3,#00H

LOOP2:MOVA,Pl

SUBBA,R3

JNZSKP1

SKP1:MOVC,70H

MOVP3.4,C

ACALLDELAY:此延時子程序略

AJMPLOOP1

8、單片機上電后沒有運轉,首先要檢查什么?(東信筆試題)

9、WhatisPCChipset?(揚智電子筆試)

芯片組(Chipset)是主板的核心組成部分,依據(jù)在主板上的排列位置的

不同,通常分為北

橋芯片和南橋芯片。北橋芯片供應對CPU的類型和主頻、內(nèi)存的類型和最

大容量ISA/PCI/A

GP插槽、ECC糾錯等支持。南橋芯片則供應對KBC(鍵盤限制器)、RTC(實

時時

鐘限制器)、USB(通用串行總線)、UltraDMA/33(66)E1DE數(shù)據(jù)傳輸方式

和ACPI(高級能

源管理)等的支持。其中北橋芯片起著主導性的作用,也稱為主橋(Host

Bridge)0

除了最通用的南北橋結構外,目前芯片組正向更高級的加速集線架構

發(fā)展,Intel的8

xx系列芯片組就是這類芯片組的代表,它將一些子系統(tǒng)如IDE接口、音效、

MODEM和USB干脆

接入主芯片,能夠供應比PCI總線寬一倍的帶寬,達到了266MB/S。

10、假如簡歷上還說做過cpu之類,就會問到諸如cpu如何工作,流水線

之類的問題。(未

知)

11、計算機的基本組成部分與其各自的作用。(東信筆試題)

12、請畫出微機接口電路中,典型的輸入設備與微機接口邏輯示意圖(數(shù)

據(jù)接口、限制接

口、所存器/緩沖器)。(漢王筆試)

13、cache的主要部分什么的。(威盛VIA2003.11.06上海筆試試題)

14、同步異步傳輸?shù)牟町悾ㄎ粗?/p>

15、串行通信與同步通信異同,特點,比較。(華為面試題)

16、RS232c高電平脈沖對應的TTL邏輯是?(負邏輯?)(華為面試題)

信號與系統(tǒng)

1、的話音頻率一般為300?3400HZ,若對其采樣且使信號不失真,其最小

的采樣頻率應為多

大?若采納8KHz的采樣頻率,并采納8bit的PCM編碼,則存儲一秒鐘的

信號數(shù)據(jù)量有多大?

(仕蘭微面試題目)

2、什么耐奎斯特定律,怎么由模擬信號轉為數(shù)字信號。(華為面試題)

3、假如模擬信號的帶寬為5khz,要用8K的采樣率,怎么辦?lucent)兩

路?

4、信號與系統(tǒng):在時域與頻域關系。(華為面試題)

5、給出時域信號,求其直流重量。(未知)

6、給出一時域信號,要求(1)寫出頻率重量,(2)寫出其傅立葉變換級

數(shù);(3)當波

形經(jīng)過低通濾波器濾掉高次諧波而只保留一次諧波時?,畫出濾波后的輸出

波形。(未知)

7、sketch連續(xù)正弦信號和連續(xù)矩形波(都有圖)的傅立葉變換。

(Infineon筆試試題)

8、拉氏變換和傅立葉變換的表達式與聯(lián)系。:新太硬件面題)

DSP、嵌入式、軟件等

1、請用方框圖描述一個你熟識的好用數(shù)字信號處理系統(tǒng),并做簡要的分

析;假如沒有,也

可以自己設計一個簡潔的數(shù)字信號處理系統(tǒng),并描述其功能與用途。(仕

蘭微面試題目)

2、數(shù)字濾波器的分類和結構特點。(仕蘭微面試題目)

3、HR,FIR濾波器的異同。(新太硬件面題)

4、拉氏變換與Z變換公式等類似東西,隨意翻翻書把

如.h(n)=-a*h(nT)+b*5(n)a.求八(

n)的z變換;b.問該系統(tǒng)是否為穩(wěn)定系統(tǒng);c.寫出FTR數(shù)字濾波器的差分

方程;(未知)

5、DSP和通用處理器在結構上有什么不同,請簡要畫出你熟識的一種DSP

結構圖。(信威d

sp軟件面試題)

6、說說定點DSP和浮點DSP的定義(或者說出他們的區(qū)分)(信威dsp軟

件面試題)

7、說說你對循環(huán)尋址和位反序尋址的理解信威dsp軟件面試題)

8、請寫出【一8,7]的二進制補碼,和二進制偏置碼。用Q15表示出0.5

和一0.5.(信威d

sp軟件面試題)

9、DSP的結構(哈佛結構);(未知)

10、嵌入式處理器類型(如ARM),操作系統(tǒng)種類

(Vxworks,ucos,winCE,linux),操作系統(tǒng)

方面偏CS方向了,在CS篇里面講了;(未知)

11、有一個LDO芯片將用于對手機供電,須要你對他進行評估,你將如何

設計你的測試項目

12、某程序在一個嵌入式系統(tǒng)(200MCPU,50MSDRAM)中已經(jīng)最優(yōu)化了,

換到零一個系統(tǒng)

(300MCPU,50MSDRAM)中是否還須要優(yōu)化?(Intel)

13、請簡要描述HUFFMAN編碼的基本原理與其基本的實現(xiàn)方法。(仕蘭微

面試題目)

14、說出OST七層網(wǎng)絡協(xié)議中的四層(隨意四層)。(仕蘭微面試題目)

15、A)(仕蘭微面試題目)

#include

voidtestf(int*p)

*p+=l;

main()

int*n,m[2];

n二m;

m[0]=l;

testf(n);

printf(/zDatavalueis%d〃,*n);

B)

#include

voidtestf(int**p)

*p+=l;

main()

{int*n,m[2];

n=m;

m[O]=l;

m[l]=8;

testf(&n);

printf(Datavalueis%d〃,*n);

下面的結果是程序A還是程序B的?

Datavalueis8

那么另一段程序的結果是什么?

16、那種排序方法最快?(華為面試題)

17、寫出兩個排序算法,問哪個好?(威盛)

18、編一個簡潔的求n!的程序。(Infineon筆試試題)

19、用一種編程語言寫n!的算法。(威盛VIA2003.11.06上海筆試試題)

20、用C語言寫一個遞歸算法求N!;(華為面試題)

21、給一個C的函數(shù),關于字符串和數(shù)組,找出錯誤;(華為面試題)

22、防火墻是怎么實現(xiàn)的?(華為面試題)

23、你對哪方面編程熟識?(華為面試題)

24、冒泡排序的原理。(新太硬件面題)

25、操作系統(tǒng)的功能。(新太硬件面題)

26、學過的計算機語言與開發(fā)的系統(tǒng)。(新太硬件面題)

27、一個農(nóng)夫發(fā)覺圍成正方形的圍欄比長方形的節(jié)約4個木樁但是面積一

樣.羊的數(shù)目和正

方形圍欄的樁子的個數(shù)一樣但是小于36,問有多少羊?(威盛)

28、C語言實現(xiàn)統(tǒng)計某個cell在某.v文件調(diào)用的次數(shù)(這個題目真bt)(威

盛VIA2003.11.0

6上海筆試試題)

29、用C語言寫一段限制手機中馬達振子的驅動程序。(威勝)

30、用pe門或TCL/Tk實現(xiàn)一段字符串識別和比較的程序。(未知)

31、給出一個堆棧的結構,求中斷后顯示結果,主要是考堆棧壓入返回地

址存放在低端地

址還是高端。(未知)

32、一些DOS吩附,如顯示文件,拷貝,刪除。(未知)

33、設計一個類,使得該類任何形式的派生類無論怎么定義和實現(xiàn),都無

法產(chǎn)生任何對象

實例。(IBM)

34、Whatispre-emption?(Intel)

35、Whatisthestateofaprocessifaresourceisnotavailable?

(Intel)

36>三個floata,b,c;問值(a+b)+c==(b+a)+c,(a+b)+c==(a+c)+bo

(Intel)

37、把一個鏈表反向填空。(lucent)

38、x^4+a*x"3+x"2+c*x+d最少須要做幾次乘法?(Dephi)

主觀題

1、你認為你從事研發(fā)工作有哪些特點?(仕蘭微面試題目)

2、說出你的最大弱點與改進方法。(威盛VIA2003.11.06上海筆試試題)

3、說出你的志向。說出你想達到的目標。題目是英文出的,耍用英文回

答。(威盛VIA

2003.11.06上海筆試試題)

4、我們將研發(fā)人員分為若干探討方向,對協(xié)議和算法理解(主要應用在

網(wǎng)絡通信、圖象

語音壓縮方面)、電子系統(tǒng)方案的探討、用MCU、DSP編程實現(xiàn)電路功能、

用ASIC設計技術

設計電路(包括MCU、DSP本身)、電路功能模塊設計(包括模擬電路和數(shù)

字電路)、集成

電路后端設計(主要是指綜合與自動布局布線技術)、集成電路設計與工

藝接口的探討.

你希望從事哪方面的探討?(可以選擇多個方向。另外,已經(jīng)從事過相關

研發(fā)的人員可以

具體描述你的研發(fā)經(jīng)驗)。(仕蘭微面試題目)

5、請談談對一個系統(tǒng)設計的總體思路。針對這個思路,你覺得應當具備

哪些方面的知識

?(仕蘭微面試題目)

6、設想你將設計完成一個電子電路方案。請簡述用EDA軟件(如PR0TEL)

進行設計(包括

原理圖和PCB圖)到調(diào)試出樣機的整個過程。在各環(huán)節(jié)應留意哪些問題?

電源的穩(wěn)定,電

容的選取,以與布局的大小。(漢王筆試)

共同的留意點

各大公司電子類聘請題F1精選

1.一般狀況下,面試官主要依據(jù)你的簡歷提問,所以肯定要對自己負責,

把簡歷上的東西

搞明白;

2.個別聘請針對性特殊強,就招目前他們確的方向的人,這種狀況下,就

要投其所好,盡

量介紹其所關切的東西。

3.其實技術面試并不難,但是由于許多東西都忘掉了,才覺得有些難。所

以最好在面試前

把該看的書看看。

4.雖然說技術面試是實力的較量與體現(xiàn),但是不行否認,由于不用面試官

/公司所專領域

與愛好不同,也有面試也有很大的偶然性,須要冷靜對待。不能因為被拒,

就否認自己或

責罵公司。

5.面試時要takeiteasy,對越是自己鐘情的公司越要這樣。

模擬電路

1、基爾霍夫定理的內(nèi)容是什么?

基爾霍夫

定律包括電流定律和電壓定律

電流定律:在集總電路中,任何時刻,對任一節(jié)點,全部流出節(jié)點的支路

電流的代數(shù)和恒等于零。

電壓定律:在集總電路中,任何時刻,沿任一回路,全部支路電壓的代數(shù)

和恒等于零。

2、描述反饋電路的概念,列舉他們的應用。

反饋,就是在電子系統(tǒng)中,把輸出回路中的電量輸入到輸入回路中去。

反饋的類型有:電壓串聯(lián)負反饋、電流串聯(lián)負反饋、電壓并聯(lián)負反饋、電

流并聯(lián)負反饋。

負反饋的優(yōu)點:降低放大器的增益靈敏度,變更輸入電阻和輸出電阻,改

善放大器的線性和非線性失真,有效地擴展放大器的通頻帶,自動調(diào)整作

用。

電壓負反饋的特點:電路的輸出電壓趨向于維持恒定。

電流負反饋的特點:電路的輸出電流趨向于維持恒定。

3、有源濾波器和無源濾波器的區(qū)分

無源濾波器:這種電路主要有無源元件R、L和C組成

有源濾波器:集成運放和R、C組成,具有不用電感、體積小、重量輕等

優(yōu)點。

集成運放的開環(huán)電壓增益和輸入阻抗均很高,輸出電阻小,構成有源濾波

電路后還具有肯定的電壓放大和緩沖作用。但集成運放帶寬有限,所以目

前的有源濾波電路的工作頻率難以做得很高。

數(shù)字電路

1、同步電路和異步電路的區(qū)分是什么?

同步電路:存儲電路中全部觸發(fā)器的時鐘輸入端都接同一個時鐘脈沖源,

因而全部觸發(fā)器的狀態(tài)的變更都與所加的時鐘脈沖信號同步。

異步電路:電路沒有統(tǒng)一的時鐘,有些觸發(fā)器的時鐘輸入端與時鐘脈沖源

相連,這有這些觸發(fā)器的狀態(tài)變更與時鐘脈汨同步,而其他的觸發(fā)器的狀

態(tài)變更不與時鐘脈沖同步。

2、什么是〃線與〃邏輯,要實現(xiàn)它,在硬件特性上有什么具體要求?

將兩個門電路的輸出端并聯(lián)以實現(xiàn)與邏輯的功能成為線與。

在硬件上,要用0C門來實現(xiàn),同時在輸出端口加一個上拉電阻。

由于不用0C門可能使灌電流過大,而燒壞邏輯門。

3、說明setup和holdtimeviolation,畫圖說明,并說明解決方法。(威

盛VIA

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論