微機(jī)原理與接口技術(shù)考點(diǎn)大總結(jié)_第1頁(yè)
微機(jī)原理與接口技術(shù)考點(diǎn)大總結(jié)_第2頁(yè)
微機(jī)原理與接口技術(shù)考點(diǎn)大總結(jié)_第3頁(yè)
微機(jī)原理與接口技術(shù)考點(diǎn)大總結(jié)_第4頁(yè)
微機(jī)原理與接口技術(shù)考點(diǎn)大總結(jié)_第5頁(yè)
已閱讀5頁(yè),還剩8頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

微機(jī)原理與接口技術(shù)考點(diǎn)總結(jié)

1.計(jì)算機(jī)的基本結(jié)構(gòu):1946年美籍匈牙利數(shù)學(xué)家馮?諾依曼提出的。由運(yùn)

算器、控制器、存儲(chǔ)器、輸入設(shè)備和輸出設(shè)備五部分構(gòu)成。

2.兩個(gè)基本能力:(1)能夠存儲(chǔ)程序(2)能夠自動(dòng)的執(zhí)行程序

3.技術(shù)機(jī)系統(tǒng)的組成(1)硬件系統(tǒng)、主要指物理設(shè)備(2)軟件系統(tǒng)、是

指管理計(jì)算機(jī)系統(tǒng)資源,控制計(jì)算機(jī)系統(tǒng)運(yùn)行的程序、命令、指令和數(shù)

據(jù)等。

4.計(jì)算機(jī)的分類:G)巨型機(jī)(2)小巨型機(jī)(3)大型機(jī)(4)小型機(jī)(5)

微型機(jī)(6)工作站

5.計(jì)算機(jī)的運(yùn)算基礎(chǔ):采用二進(jìn)制來(lái)實(shí)現(xiàn)數(shù)據(jù)的存儲(chǔ)和運(yùn)算的。

6.計(jì)算機(jī)中數(shù)值數(shù)據(jù)的表示:(1)原碼:表示機(jī)器數(shù)時(shí),將符號(hào)為數(shù)值放

在最高位(0表示正數(shù),1表示負(fù)數(shù))記做【X】原。例如X1=+1001101

則LX1]原=01001101;X2=-1000111則[X2]原=11000111.(2)反碼:

源碼出符號(hào)位置外的其余各位數(shù)值取反。結(jié)果為正數(shù),等于原碼。(3)

補(bǔ)碼:表示一個(gè)負(fù)數(shù)的反碼末尾加1,任意一個(gè)數(shù)的補(bǔ)碼的補(bǔ)碼即為其源

碼本身。

7.寄存器組(1)通用寄存器組:用來(lái)處理16位(或)32位算術(shù)邏輯指令,

若8位寄存器處理單字節(jié)指令。(2)指示器和編制寄存器組又稱P組I

組存放偏移地址,供以段為基礎(chǔ)的尋址方式使用。(3)段寄存器組代碼

寄存器CS表地址;數(shù)據(jù)寄存器DS表數(shù)據(jù)段;堆棧段SS;附加段ES(4)

程序寄存器IP:是寄存器陣列中的,他有計(jì)數(shù)功能,是一個(gè)16位寄存器,

指示現(xiàn)行指令的存儲(chǔ)器地址。(5)標(biāo)志寄存器FR(狀態(tài)寄存器)由多個(gè)

觸發(fā)器組成,用于存放在操作時(shí)產(chǎn)生的溢出、進(jìn)位、全。和符號(hào)等。

8.lntel8086/8088微處理器使用單一的+5V電壓和40條引腳信號(hào)線雙列直

插式封裝。其數(shù)據(jù)總行和地址總線是分別使用的。其時(shí)鐘頻率為

4—8MHZ.

9.8086為微處理器,字長(zhǎng)為16位處理器,地址位數(shù)20位即1M0有16個(gè)

寄存器。

10.8086/8088CPU的引腳功能:(1)AD15——AD0、I/O、三態(tài)、地址/數(shù)據(jù)/

數(shù)據(jù)復(fù)用總線。在總線周期的T1時(shí)刻,AD15——ADO作為總線的低16位

信號(hào)線、傳送內(nèi)存單元的地址,其他時(shí)刻作為數(shù)據(jù)總線、傳送數(shù)據(jù)。先

是地址有效。地址和數(shù)據(jù)共用低16跟引腳。

11.8088、8086CPU的基本操作總線有存儲(chǔ)器或I/O端口讀,存儲(chǔ)器或I/O寫

和中斷響應(yīng)三種。

12.存儲(chǔ)器是計(jì)算機(jī)的基本組成部分,其功能為存放微機(jī)系統(tǒng)工作時(shí)所需的

程序和數(shù)據(jù)信息。

13.存儲(chǔ)器分類(1)按介質(zhì)分為——半導(dǎo)體存儲(chǔ)器、磁存儲(chǔ)器、光盤存儲(chǔ)器

(2)按地位分為——內(nèi)部存儲(chǔ)器(內(nèi)存或主存)存取速度快,容量較小。

外部存儲(chǔ)器(外存或主存)容量大、存取速度較慢。外存有軟盤、硬盤、

光盤、磁帶。(3)按存取方式分為——隨機(jī)存?。ㄗx寫)存儲(chǔ)器、只讀

存儲(chǔ)器、順序存儲(chǔ)器、直接存儲(chǔ)器

14.存儲(chǔ)體:常以8位二進(jìn)制數(shù),即一個(gè)字節(jié)作為一個(gè)存儲(chǔ)單元。

15.隨機(jī)存?。〝?shù)據(jù))存儲(chǔ)器:是其中的任何一個(gè)存儲(chǔ)單元都可以被隨機(jī)讀

寫的半導(dǎo)體存儲(chǔ)器簡(jiǎn)稱(RAM)存取速度較快。

16.只讀(程序)存儲(chǔ)器:是其中的內(nèi)容不能被一般的CPU寫操作隨機(jī)刷新

(既不能改寫)而其內(nèi)容可隨機(jī)讀出的半導(dǎo)體存儲(chǔ)器。

17.存儲(chǔ)單元地址:每個(gè)存儲(chǔ)單元被唯一賦予一個(gè)編號(hào)。

18.存儲(chǔ)體系(存儲(chǔ)系統(tǒng))就是把各種速度性能不同、價(jià)格不同、存儲(chǔ)技術(shù)

不同的存儲(chǔ)器設(shè)備(硬件),按層次結(jié)構(gòu)組成幾層存儲(chǔ)器,并且各層存儲(chǔ)

設(shè)備之間通過(guò)相關(guān)的軟件和相應(yīng)的硬件組合成一個(gè)統(tǒng)一的整體??色@得

足夠的存儲(chǔ)空間,與CPU速度相匹配,獲得優(yōu)良的性價(jià)比。

19.存儲(chǔ)體系的構(gòu)成:有高速緩存、主存、輔存3類存儲(chǔ)器組成。

20.高速緩存(Cache):——主存層次主要解決存儲(chǔ)器的速度問(wèn)題。構(gòu)成高

速緩存——主存層次。

2L主存:一般由大容量的半導(dǎo)體存儲(chǔ)器組成他的單位成本低于高速緩存,

速度相對(duì)較慢。

17.8086/8088CPU的總線時(shí)序包括時(shí)鐘周期、指令周期和總線周期。(1)

時(shí)鐘周期:時(shí)鐘脈沖信號(hào)CLK的統(tǒng)一控制下。概念:時(shí)鐘脈沖信號(hào)的間

隔時(shí)間稱為時(shí)鐘周期用T表示:T=1/主頻。8086的時(shí)鐘信號(hào)主頻為5MHZ,

其時(shí)鐘周期T=200ns。

(2),指令周期:有取指,指令譯碼和指令執(zhí)行等操作構(gòu)成的,完成一條

指令所需的時(shí)間成為指令周期。范圍2T——200T.

(3)總線周期:完成一次總線操作所需要的時(shí)間成為總線周期。

由4個(gè)時(shí)鐘周期組成分別為T1.T2.T3.T4.來(lái)表示。在T2—T4期間,CPU

與存儲(chǔ)單元或I/O端口交換數(shù)據(jù)。在準(zhǔn)備信號(hào)READY信號(hào)的電路,使

CPU在T3時(shí)鐘周期與T4時(shí)鐘周期之間插入Tw等待時(shí)鐘

18.8088、8086CPU的基本操作總線有存儲(chǔ)器或I/O端口讀,存儲(chǔ)器或I/O

寫和中斷響應(yīng)三種。

22.主存和輔存之間是以塊為單位進(jìn)行讀寫交換的。

23.存儲(chǔ)器的性能好壞主要指標(biāo)——存儲(chǔ)容量、存取時(shí)間、與存儲(chǔ)速度、

價(jià)格和可靠性等。存儲(chǔ)容量二字?jǐn)?shù)X字長(zhǎng)

如一個(gè)存儲(chǔ)器能存4K個(gè)字,字長(zhǎng)為16位。其存儲(chǔ)容量可用4Kxi6位表

示。(另一種是以存儲(chǔ)器可能存儲(chǔ)的字節(jié)數(shù)來(lái)表示的。常用的是兆字節(jié)(MB)

吉字節(jié)(GB)千字節(jié)KB

24.半導(dǎo)體存儲(chǔ)器一般有存儲(chǔ)體、地址接口電路、數(shù)據(jù)姐控電路和讀寫控

制接口等部分組成。

25.存儲(chǔ)體:常以8位二進(jìn)制數(shù),即一個(gè)字節(jié)作為一個(gè)存儲(chǔ)單元。

26,o存儲(chǔ)單元地址:每個(gè)存儲(chǔ)單元被唯一賦予一個(gè)編號(hào)。

27.存儲(chǔ)單元地址與該單元的內(nèi)存完全不同:存儲(chǔ)單元的地址也是用二進(jìn)

制數(shù)來(lái)表示,一位二進(jìn)制數(shù)可表示2個(gè)存儲(chǔ)單元的地址(0號(hào)單元和1

號(hào)單元),2位二進(jìn)制數(shù)可表示4個(gè)存儲(chǔ)單元的地址(00、01、10、11)

所以地址的位數(shù)n與存儲(chǔ)單元的數(shù)量N之間的關(guān)系位2nnr=N.

28.地址接口電路包括地址接觸器、地址譯碼和驅(qū)動(dòng)電路。功能是根據(jù)輸

入的地址譯碼選中芯片內(nèi)某個(gè)特定的存儲(chǔ)單元。(地址碼寄存器接受來(lái)自

地址總線的地址信號(hào)。地址譯碼器則將接收到的地址碼進(jìn)行譯碼。找到

相應(yīng)的存儲(chǔ)單元。再騙選信號(hào)CS有效時(shí)只選中芯片中一個(gè)響應(yīng)單元,由

譯碼器輸出有驅(qū)動(dòng)能力的選擇線,對(duì)該單元進(jìn)行讀或?qū)懖僮鳌?/p>

29.數(shù)據(jù)接口電路用以和外部數(shù)據(jù)總線接口,以實(shí)現(xiàn)隊(duì)選中存儲(chǔ)體單元

的讀和寫操作過(guò)程。

30.讀寫控制接口電路接受來(lái)自控制總線的存儲(chǔ)器讀信號(hào),寫信號(hào),片選

信號(hào)

31.數(shù)據(jù)存儲(chǔ)器RAM特點(diǎn):其存儲(chǔ)單元的內(nèi)容能夠依據(jù)需要隨時(shí)讀出和

寫入,但斷電后所存信息將隨之消失。

32.RAM分為雙極型和單級(jí)型。雙極型采用TTL.ECL.11L.電路制成的存儲(chǔ)

器。單級(jí)型存儲(chǔ)器按信息存儲(chǔ)方式分為靜態(tài)SRAM和動(dòng)態(tài)DRAM.

靜態(tài)存儲(chǔ)器常用芯片:典型的芯片有2101(256X4bit)

2102(1kx1bit)——2114(1kx4bit)6116(2kx8bit)6264(8kx8bit)62256(

32kx8bit)

33.intel2114SAAM芯片的容量為1kx4bit為雙列式直插18引腳封裝器

件。采用+5V電源。1kx4=4096即此芯片有4096個(gè)基本存儲(chǔ)電路排列成

64行X16列;休個(gè)存儲(chǔ)單元,每個(gè)單元有4位。

34.當(dāng)片選信號(hào)低CS=0且低WE=0時(shí),數(shù)據(jù)輸入三態(tài)門打開,I/O電路被

選中單元的4位進(jìn)行寫入。

35.當(dāng)?shù)證S=0且低WE=1時(shí)數(shù)據(jù)輸入三態(tài)門關(guān)閉,...單元的4位信息

讀出數(shù)據(jù)線。

36.只讀存儲(chǔ)器ROM只能讀出存儲(chǔ)信息,不能將信息寫入存儲(chǔ)器。分為

不可編程掩膜式MROM——可編程PROM修改一次——紫外線榛除EPROM

可多次反復(fù)榛除干凈——電榛除EEPROM可改寫數(shù)萬(wàn)次——閃速存儲(chǔ)器,

集成度高、價(jià)格低、可靠性高、查處速度快、榛寫次數(shù)多、功耗低編程

電壓低、可在線鐐寫。

37.2716EPR0M用雙列直插式24引腳封裝.

⑴A10——A011條地址輸入線。(2)07——008位數(shù)據(jù)線,編程寫入時(shí)

是輸入線,正常讀出時(shí)是輸出線。(3)低CS片選信號(hào)當(dāng)CS=O時(shí),允許

讀出。(4)PD/PCM待機(jī)、編程控制信號(hào),輸入信號(hào)(5)Vpp編程電源,

在編程寫入時(shí)Vpp=+25V;正常讀出時(shí),Vpp=+5Vo

38.位數(shù)的擴(kuò)充,不管是8位機(jī),還是16位機(jī),都是以8位二進(jìn)制作為

一個(gè)字節(jié),兩個(gè)字節(jié)為一個(gè)字。

39.?8086/8088使8片8KBX1的RAM芯片利用并聯(lián)的方法構(gòu)成8KBX8的

存儲(chǔ)器系統(tǒng)的連線方法。(1)地址線A0A12o(2)數(shù)據(jù)線DO——D7(3)

控制總線:讀寫——片選地址的高N位。方法:線選法(A13——A19)

——譯碼法:2、4譯碼法;3、8譯碼法。寫出地址空間——

(00000H----01FFFH)

(3)步驟:地址總線——讀寫控制總線——數(shù)據(jù)總線。

40.外部譯碼電路實(shí)現(xiàn)片選信號(hào)的3種方法(1)全譯碼指所有的系統(tǒng)地

址總線均參與對(duì)存儲(chǔ)單元的譯碼尋址。(2)部分譯碼:只有部分高位地

址線參與譯碼產(chǎn)生片選信號(hào)。(3)線選法

41.機(jī)器語(yǔ)言指令或指令的機(jī)器碼:計(jì)算機(jī)只能識(shí)別二進(jìn)制代碼,因此計(jì)

算機(jī)能夠直接執(zhí)行的指令也必須以二進(jìn)制代碼的形式表示。

42.指令字長(zhǎng):指令中所包含的二進(jìn)制代碼的位數(shù)。通常是機(jī)器字長(zhǎng)的一

半、一倍、兩倍或多倍。(2)按指令的長(zhǎng)度可將指令系統(tǒng)分為定長(zhǎng)指令

系統(tǒng)和變長(zhǎng)指令系統(tǒng)。

43.匯編語(yǔ)言:由于機(jī)器語(yǔ)言是面向計(jì)算機(jī)的編程語(yǔ)言,用助記符描述操

作碼,用符號(hào)地址和標(biāo)號(hào)等描述操作數(shù)。

43.什么是中斷?是指CPU在正常運(yùn)行程序時(shí),由于內(nèi)部/外部事件或由

程序預(yù)先安排的事件,引起CPU暫時(shí)停止正在運(yùn)行的程序,轉(zhuǎn)到為該內(nèi)

部/外部事件或預(yù)先安排的事件服務(wù)的程序中去,服務(wù)完畢,再返回去繼

續(xù)運(yùn)行被暫時(shí)中斷的程序,這個(gè)過(guò)程稱為中斷。

一、數(shù)據(jù)傳送類指令(特點(diǎn):除SAHFPOPF外均不影響FR)

1.通用

MOVdst,src

堆棧:PUSHPOP

交換:XCHG

查表:XLAT

2.標(biāo)志

LAHFSAHFPUSHFPOPF

3.地址:LEALDSLES

4.輸入輸出:INOUT

二、算術(shù)運(yùn)算類指令(特點(diǎn):除CBWCWD外均影響FR)

L加法:ADDADC

2.減法:SUBSBBCMP

3.加1減1:INCDEC

4.求補(bǔ):NEC

5.乘法:MUL(無(wú)符號(hào)數(shù))IMUL(帶符號(hào)數(shù))

6,除法:DIV(無(wú)符號(hào)數(shù))IDIV(帶符號(hào)數(shù))

7.擴(kuò)展:CBW(BHW)CWD(WTDW)

8.十進(jìn)制調(diào)整:1)加法:DAA(組合)AAA(未組合)

2)減法:DAS(組合)AAS(未組合)

3)乘法:AAM(未組合)

4)除法:AAD

乘、除法指令注意事項(xiàng):

1.無(wú)符號(hào)與帶符號(hào)數(shù)所用指令不同;

2.八位乘法時(shí),必有一個(gè)乘數(shù)在AL中,積在AX中;

十六位乘法時(shí),必有一個(gè)乘數(shù)在AX中,積在DX(高16位)與AX(低

16位)中;

3.八位除法時(shí),被除數(shù)在AX中(16位),商在AL,余數(shù)在AH;

十六位除法時(shí),被除數(shù)在DX(高16位)與AX(低16位)中,商在AX,

余數(shù)在DX;

4.十進(jìn)制調(diào)整時(shí),乘、除法均只能使用未組合BCD碼,并且除法

是先調(diào)整后運(yùn)算。

三、邏輯運(yùn)算類指令(特點(diǎn):均影響FR)

1.與:AND2.或:OR3.異或:X0R4.非:NOT

5.測(cè)試:TEST

移位指令

1.邏輯移位:左移SHL右移SHR

2.算術(shù)移位:左移SAL右移SAR

3.循環(huán)移位:

1).不帶CF:左移ROL右移ROR

2).帶CF:左移RCL右移RCR

四、控制轉(zhuǎn)移類指令:

一)、無(wú)條件轉(zhuǎn)移JMP

1.近轉(zhuǎn)移(段內(nèi))(NEARPTR)

1).直接(相對(duì)尋址):

短轉(zhuǎn)移(SHORT)IP—IP+disp(8位)

如:JMP

長(zhǎng)轉(zhuǎn)移IP—IP+disp(16位)

如:JMPnn

2).間接:IP1reg(16位)IP—mem(16位)

如:JMP[BX]

2.遠(yuǎn)轉(zhuǎn)移(段間)(FARPTR)

1).直接:OS=指令中給出的段地址

IP二指令中給出的EA如:川P段:偏

2).間接:CS=mem+2(16位)

IP=mem(16位)如:JMPDWORDPTR[BX]

二)、條件轉(zhuǎn)移Jcc

1.單測(cè)試條件指令1.8086是多少位的微處理器?為什么?答:

8086是16位的微處理器,其內(nèi)部數(shù)據(jù)通路為16位,對(duì)外的數(shù)據(jù)

總線也是16位。

2.4.8086/8088微處理器內(nèi)部有那些寄存器,它們的主要作用是

什么?

答:執(zhí)行部件有8個(gè)16位寄存器,AX、BX、CX、DX、SP、BP、DI、SLAX、

BX、CX、DX一般作為通用數(shù)據(jù)寄存器。SP為堆棧指針存器,BP、DI、SI在

間接尋址時(shí)作為地址寄存器或變址寄存器??偩€接口部件設(shè)有段寄存器CS、

DS、SS、ES和指令指針寄存器IP。段寄存器存放段地址,與偏移地址共同

形成存儲(chǔ)器的物理地址。IP的內(nèi)容為下一條

6.在8086中,邏輯地址、偏移地址、物理地址分別指的是什么?具體說(shuō)明。

答:邏輯地址是在程序中對(duì)存儲(chǔ)器地址的一種表示方法,由段地址和段內(nèi)偏

移地址兩部分組成,如1234H:0088Ho偏移地址是指段內(nèi)某個(gè)存儲(chǔ)單元相

對(duì)該段首地址的差值,是一個(gè)16位的二進(jìn)制代碼。物理地址是8086芯片引

線送出的20位地址碼,用來(lái)指出一個(gè)特定的存儲(chǔ)單元。

9.8086與8088的主要區(qū)別是什么?答:8086有16條數(shù)據(jù)信號(hào)引線,

8088只有8條;8086片內(nèi)指令預(yù)取緩沖器深度為6字節(jié),8088只有4字節(jié)。

10.12.8086基本總線周期是如何組成的?

各狀態(tài)中完成什么基本操作?

11.答:基本總線周期由4個(gè)時(shí)鐘(CLK)周期組成,按時(shí)間順序定義為T1、

T2、T3、T4o在T1期間8086發(fā)出訪問(wèn)目的地的地址信號(hào)和地址鎖存選通信

號(hào)ALE;T2期間發(fā)出讀寫命令信號(hào)RD#、WR#及其它相關(guān)信號(hào);T3期間完成

數(shù)據(jù)的訪問(wèn);T4結(jié)束該總線周期。

第3章8086/8088指令系統(tǒng)與尋址方式習(xí)題

3.38086系統(tǒng)中,ilDS=1000H,ES=2000H,SS=1200H,BX=0300H,

SI=0200H,

BP=0100H,VAR的偏移量為0600H,請(qǐng)指出下列指令的目標(biāo)操作數(shù)的尋址方

式,若目標(biāo)操作數(shù)為存儲(chǔ)器操作數(shù),計(jì)算它們的物理地址。

(1)MOVBX,12;目標(biāo)操作數(shù)為寄存器尋址

(2)MOV[BX],12;目標(biāo)操作數(shù)為寄存器間址PA=10300H

(3)MOVES:[Sl]rAX;目標(biāo)操作數(shù)為寄存器間址PA=20200H

(4)MOVVAR,8;目標(biāo)操作數(shù)為存儲(chǔ)器直接尋址

PA=10600H

(5)MOV[BX][SI],AX:目標(biāo)操作數(shù)為基址加變址尋址

PA=10500H

(6)MOV6[BP][SI],AL;目標(biāo)操作數(shù)為相對(duì)的基址加變址尋址

PA=12306H

(7)MOV[1000H],DX;目標(biāo)操作數(shù)為存儲(chǔ)器直接尋址

PA=11000H

(8)MOV6[BX],CX;目標(biāo)操作數(shù)為寄存器相對(duì)尋址

PA=10306H

(9)MOVVAR+5,AX;目標(biāo)操作數(shù)為存儲(chǔ)器直接尋址

PA=10605H

3.4下面這些指令中哪些是正確的?那些是錯(cuò)誤的?如果是錯(cuò)誤的,

請(qǐng)說(shuō)明原因。

(1)XCHGCS,AX;錯(cuò),CS不能參與交換

⑵MOV[BX],[1000];錯(cuò),存儲(chǔ)器之不能交換

⑶XCHGBX,IP;錯(cuò),IP不能參與交換

(4)PUSHCS

⑸POPCS;錯(cuò),不能將數(shù)據(jù)彈到CS中

(6)INBX,DX;輸入/輸出只能通過(guò)AL/AX

⑺MOVBYTE[BX],1000;1000大于255,不能裝入字節(jié)單元

(8)MOVCS,[1000];CS不能作為目標(biāo)寄存器

(9)MOVBX,OFFSETVAR[SI];OFFSET只能取變量的偏移地址

(10:)MOVAX,[SI][DI];SI、DI不能成為基址加變址

(11:)MOVCOUNT[BX][SI],ES:AX;AX是寄存器,不能加段前綴

3.7設(shè)當(dāng)前SS=2010H,SP=FEOOH,BX=3457H,計(jì)算當(dāng)前棧頂?shù)牡刂窞?/p>

多少?當(dāng)執(zhí)行PUSHBX指令后,棧頂?shù)刂泛蜅m?個(gè)字節(jié)的內(nèi)容分別是什

么?

當(dāng)前棧頂?shù)牡刂?2FF00H

當(dāng)執(zhí)行PUSHBX指令后,棧頂?shù)刂?2FEFEH

(2FEFEH)=57H

(2FEFFH)=34H

3.8設(shè)DX=78C5H,CL=5,CF=1,確定下列各條指令執(zhí)行后,DX和CF

中的值。

(1)SHRDX,1;DX=3C62HCF=1

(2)SARDX,CL;DX=03C6HCF=O

(3)SHLDX,CL;DX=18A0HCF=1

(4)RORDX,CL:DX=2BC6HCF=O

(5)RCLDX,CL;DX=18B7HCF=1

(6)RCRDH,1;DX=BCC5HCF=O;

一、選擇題

1.計(jì)算機(jī)硬件中最核心的部件是(CCPU)o

2.微機(jī)的性能主要取決于(ACPU)o

3.計(jì)算機(jī)中帶符號(hào)數(shù)的表示通常采用(C補(bǔ)碼)。

4,采用補(bǔ)碼表示的8位二進(jìn)制數(shù)真值范圍是(C.-128—+127)。

5.大寫字母“B”的ASCII碼是(B.42H)。

6,某數(shù)在計(jì)算機(jī)中用壓縮BCD碼表示為10010011,其真值為(C.93)。

7.在EU中起數(shù)據(jù)加工與處理作用的功能部件是(A.ALU)o

8.以下不屬于BIU中的功能部件是(B.地址寄存器)o

9.堆棧操作中用于指示棧頂?shù)刂返募拇嫫魇牵˙.SP)o

10.指令指針寄存器(IP)中存放的內(nèi)容是(B.指令地址)。

11.8086系統(tǒng)可訪問(wèn)的內(nèi)存空間范圍是(B.00000H?FFFFFH)。

12.8086的I/O地址空間采用16位數(shù)尋址時(shí),可訪問(wèn)的端門數(shù)容量為

(C.64KB)o

13.8086最大和最小工作方式的主要差別是(D.單處理器與多處理器的不

同)。

14.寄存器間接尋址方式中,要尋找的操作數(shù)位于(B.內(nèi)存單元)中。

15.下列指令中正確的是(C.MOVAL,CL)。

16.下列指令中錯(cuò)誤的是(C.SRLAX,2)。

17.設(shè)6「)二1010乩執(zhí)行POPAX后,SP中的內(nèi)容為(B.1012H)。

18.給定(AL)=80H,(CL)=02H,指令SHRAL,CL執(zhí)行后的結(jié)果是

(C.(AL)=20H)o

19,將AX清零并使CF位清零,下面指令錯(cuò)誤的是(A.SUBAX,BX)。

20.匯編語(yǔ)言程序中可執(zhí)行的指令位于(C.代碼段)中。

21.以下內(nèi)容不是標(biāo)號(hào)和變量屬性的是(B.地址屬性)o

22.DOS功能調(diào)用中采用屏罪顯示單個(gè)字符,其值保存在(C.DL)寄存

器。

23.D0S功能調(diào)用中,從鍵盤讀取一個(gè)字符并回顯的是(A.01H)o

24.循環(huán)程序設(shè)計(jì)中,要考慮的核心問(wèn)題是(D.修改循環(huán)控制參數(shù))o

25.對(duì)于宏指令和子程序,下列說(shuō)法不正確的是(D.宏指令在執(zhí)行時(shí)要保護(hù)

和恢復(fù)現(xiàn)場(chǎng))。

26.微機(jī)中地址總線的作用是(C指定存儲(chǔ)單元和I/O接口電路地址)o

27.微機(jī)中使用總線結(jié)構(gòu)便于增減外設(shè),同時(shí)可以(C.減少信息傳輸線條

數(shù))。

28.可將微處理器、內(nèi)存儲(chǔ)器及I/O接口連接起來(lái)的總線是(C.系統(tǒng)總

線)。

29.CPU與計(jì)算機(jī)的高速外設(shè)進(jìn)行信息傳榆采用的總線是(D.外部設(shè)備總線)。

30.要求傳送64位數(shù)據(jù)信息,應(yīng)選用的總線是(C.PCI)o

31.以下不屬于USB主要特點(diǎn)的是(D.可并行處理)。

32.存儲(chǔ)器的主要作用是(D.存放數(shù)據(jù)和程序

33.以下存儲(chǔ)器中,CPU不能直接訪問(wèn)的是(D.輔存)。

34.以下屬于DRAM特點(diǎn)的是(C.信息需定時(shí)刷新)。

35.某存儲(chǔ)器容量為64Kx16,該存儲(chǔ)器的地址線和數(shù)據(jù)線條數(shù)分別為

(C.16,16)o

36.采用虛擬存儲(chǔ)器的目的是(C.擴(kuò)大主存的存儲(chǔ)空間)。

37.CPU對(duì)8255A執(zhí)行按位置位/復(fù)位操作時(shí),寫入的端口地址是(D.控制

口)o

38.8255人的「8口有(B.2)種工作方式?

二.填空題

1.微處理器是指_CPU_:微型計(jì)算機(jī)以_CPU為核心.配置—內(nèi)存和I/O接

幺構(gòu)成;其特點(diǎn)是(1)功能強(qiáng)(2)可靠性高一(3)價(jià)格低(4)適應(yīng)性強(qiáng)(5)

體積?。?)維護(hù)方便P8P5

2.主存容量是指_RAM和ROM總和_;它是衡量微型計(jì)算機(jī).計(jì)算機(jī)數(shù)據(jù)處理—

能力的一個(gè)重要指標(biāo):構(gòu)成主存的器件通常采用一DRAM和PROM半導(dǎo)體器件.。

P5P9

3.系統(tǒng)總線是CPU與其他部件之間傳送數(shù)據(jù)、地址和控制信息的公共通道;

根據(jù)傳送內(nèi)容的不同可分成_數(shù)據(jù)、地址、控制_3種總線。P9

4.計(jì)算機(jī)中的數(shù)據(jù)可分為數(shù)值型和非數(shù)值型一兩類.前者的作用是表示數(shù)

值大小,進(jìn)行算術(shù)運(yùn)算等處理操作:后者的作用是表示字符編碼,在計(jì)算

機(jī)中描述某種特定的信息P12

5.機(jī)器數(shù)是指一數(shù)及其符號(hào)在機(jī)器中加以表示的數(shù)值化」機(jī)器數(shù)的表示應(yīng)考

慮一機(jī)器數(shù)的范圍、機(jī)器數(shù)的符號(hào)、機(jī)器數(shù)中小數(shù)點(diǎn)位豆_3個(gè)因素。P15P16

6.ASCII碼可以表示可28一種字符.其中起控制作用的稱為一功能碼」供書

寫程序和描述命令使用的稱為信息碼。P18P19

1.8086的內(nèi)部結(jié)構(gòu)由一EU一和BIU組成,前者功能是一執(zhí)行指令后者功能

是總線操作。P24P26

2.8086取指令時(shí),會(huì)選取_CS_作為段基值,再加上由」P_提供的偏移地址

形成20位物理地址。

3.8086有兩種外部中斷請(qǐng)求線,它們分別是INTR和NMI。P32

4.8086的標(biāo)志寄存器共有個(gè)標(biāo)志位,分為一6_個(gè)_狀態(tài)—標(biāo)志位和3個(gè)—

控制一標(biāo)志位。P28

5.8086為訪問(wèn)1MB內(nèi)存空間,將存儲(chǔ)器進(jìn)行_分段.管理:其物理地址是

唯一的;偏移地址是指一相對(duì)段基地址的偏移量邏輯地址常用于一程序中一

P29P20P34P35

6.邏輯地址為1000H:0230H時(shí),其物理地址是10230H_,段地址是j000H_,

偏移量是0230H。

7時(shí)鐘周期是指CPU基本時(shí)間計(jì)量單位一總線周期是指一次總線操作時(shí)

直,總線操作是指_CPU經(jīng)外部總線對(duì)存儲(chǔ)器或I/O端口進(jìn)行一次信息輸入

和輸出的過(guò)程.。P37

8.8086工作在最大方式時(shí)CPU引腳MN/-MX應(yīng)接一地」最大和最小工作方式

的應(yīng)用場(chǎng)合分別是多處理器和單處理器系統(tǒng).。P38P39

1.計(jì)算機(jī)指令通常由操作碼字段和操作數(shù)字段兩部分組成:指令對(duì)數(shù)據(jù)

操作時(shí).按照數(shù)據(jù)的存放位置可分為.立即數(shù)、寄存器操作數(shù)、存儲(chǔ)器操作數(shù)

_。

5尋址的含義是指一尋找操作數(shù)的過(guò)程」8086指令系統(tǒng)的尋址方式按照大

類可分為與操作數(shù)有關(guān)的尋址方式、與I/O端口有關(guān)的尋址方式:其中尋

址速度最快的是_立即數(shù)尋址.。P54~P57

3.指令MOVAX,ES:[BX+0100H]中,源操作數(shù)位于_物理地址為

ES*1OH+BXH)1OOH的存儲(chǔ)單元_:讀取的是一附加數(shù)據(jù)ES_段的存儲(chǔ)單元內(nèi)容。

4.堆棧是一個(gè)特殊的存儲(chǔ)器區(qū)域一其操作是以個(gè)字節(jié)單元一為單位按照

先進(jìn)后出.原則來(lái)處理:采用上匕指向棧頂?shù)刂?,入棧時(shí)地址變化為

SP<=(SP)-2oP57

5.I/O端口的尋址有一直接端口尋址和間接端口尋址一兩種方式:采用8位數(shù)

端口地址(直接端口尋址)時(shí),可訪問(wèn)的端口地址為0~255:采用16位數(shù)

端口地址(間接端口尋址)時(shí),可訪問(wèn)的端口地址為一0~65535_。P57~P58

1.匯編語(yǔ)言是一種面向CPU指令系統(tǒng)的程序設(shè)計(jì)語(yǔ)言,采用指令助記符

表示操作碼和操作數(shù),用.符號(hào)地址.表示操作數(shù)地址。P82

2?匯編語(yǔ)言的語(yǔ)句可由一名字、操作符、操作數(shù)、注釋.四部分組成:其中一

操作符一是必須具備的。P83

3.機(jī)器編令是指—發(fā)送給CPU的命令在運(yùn)行時(shí)由_CPU_執(zhí)行;偽指令是一

發(fā)送給匯編程序扁命令一在匯編過(guò)程中由匯編程序進(jìn)力處理:宏指令應(yīng)

指代表一段源程序,通常用于經(jīng)常用到的一個(gè)程序段場(chǎng)合。P87、P107

4.子程序的基本結(jié)構(gòu)包括―子程序說(shuō)明、現(xiàn)場(chǎng)保護(hù)及恢復(fù)、子程序體、子程

序返回等幾個(gè)部分:子程序的參數(shù)傳遞有寄存器、堆棧、存儲(chǔ)器等方法。

P104、P105

5.DOS功能調(diào)用可完成對(duì)完成對(duì)文件、設(shè)備、內(nèi)存的管理:BIOS的主要功

能是「外設(shè)的控制;如系統(tǒng)加電自檢、引導(dǎo)裝入及對(duì)鍵盤、磁盤、顯示器、

打印機(jī)、異步串行通信口等的控制.

1.總線是微機(jī)系統(tǒng)中多個(gè)部件之間公用的一組連線,是系統(tǒng)中各個(gè)部件一

信息交換的公共通道,由它構(gòu)成芯片、插件或系統(tǒng)之間的標(biāo)準(zhǔn)信息通路。

P116

2.微機(jī)總線一般分為.內(nèi)部總線、系統(tǒng)總線和外部總線.三類。用于插件板一

級(jí)互連的是一系統(tǒng)總線」用于設(shè)備一級(jí)互連的是一外部總線―P116~117

3.總線寬度是指可同時(shí)傳送的二進(jìn)制數(shù)據(jù)的位數(shù):數(shù)據(jù)傳輸率是指在單

位時(shí)間內(nèi)總線上可傳送的數(shù)據(jù)總量P120

4.AGP總線是一種一高速圖形接口局部總線標(biāo)準(zhǔn)主要用于一高速視頻或高

品質(zhì)畫面的顯示一場(chǎng)合。P132

5.USB總線是一種一支持即插即用的新型串行—接口;其主要特點(diǎn)是_使用方

便、速度加快、連接靈活、獨(dú)立供電、支持多媒體一。P133^134

6.IEEE1394是一種_新型的高速串行.總線。主要應(yīng)用于一超過(guò)100Kbit/s的

硬盤和視頻設(shè)備.。P134

1.存儲(chǔ)容量是指二進(jìn)制信息總量一:容量越大,能存儲(chǔ)的一二進(jìn)制信息.越多.

系統(tǒng)的處理能力就—越強(qiáng)P144

2.RAM的特點(diǎn)是通過(guò)指令可隨機(jī)地對(duì)存儲(chǔ)單元進(jìn)行訪問(wèn):根據(jù)存儲(chǔ)原理可

分為片態(tài)RAM一和一動(dòng)態(tài)RAM_.其中要求定時(shí)對(duì)其進(jìn)行刷新的是.動(dòng)態(tài)RAM-

P148

3.Cache是一種一高速小容量.的存儲(chǔ)器,位于和*^之間,用來(lái)存

放_(tái)CPU正在使用的指令和數(shù)據(jù)」使用Cache的目的是一提高CPU訪問(wèn)存儲(chǔ)

器的存取速度,減少處理器的等待時(shí)間.P144P165

4,虛擬存儲(chǔ)器是以存儲(chǔ)器訪問(wèn)局限性為基礎(chǔ),建立在主存-輔存物理體

系結(jié)構(gòu)上的—主存與輔存之間的數(shù)據(jù)交換—技術(shù)。P167

5.計(jì)算機(jī)中采用主存一輔存和Cache-主存兩個(gè)存儲(chǔ)層次.來(lái)解決.存儲(chǔ)器

的速度、容量和林格_之間的矛盾。P146

1.接口是指一外設(shè)與CPU通信的控制部件..是CPU與外設(shè)間傳遞信息的一中

轉(zhuǎn)站。P172

2.I/O接口電路位于一總線和外部設(shè)備.之間,其作用是—信息轉(zhuǎn)換和數(shù)據(jù)傳

遞;經(jīng)接口電路傳輸?shù)臄?shù)據(jù)類別有一數(shù)據(jù)信息、控制信息、狀態(tài)信息.。P172、

P175

3.I/O端口地址常用的編址方式有」/0端口與內(nèi)存統(tǒng)一編址和I/O端口獨(dú)立

編址兩種:前者的特點(diǎn)是一(P176)_:后者的特點(diǎn)是_(P176)P176

4.中斷方式進(jìn)行數(shù)據(jù)傳送,可實(shí)現(xiàn)_CPU與外設(shè)一并行工作,提高了_CPU_的

工作效率。中斷傳送方式多適用于小批量慢速數(shù)據(jù)輸入/輸出設(shè)備傳送場(chǎng)

合。P181

5.DMA方式是在內(nèi)存與外設(shè)間開辟專用的數(shù)據(jù)通

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論