工科數(shù)電課件_第1頁(yè)
工科數(shù)電課件_第2頁(yè)
工科數(shù)電課件_第3頁(yè)
工科數(shù)電課件_第4頁(yè)
工科數(shù)電課件_第5頁(yè)
已閱讀5頁(yè),還剩22頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

工科數(shù)電課件XX有限公司匯報(bào)人:XX目錄第一章數(shù)字電路基礎(chǔ)第二章組合邏輯電路第四章數(shù)字電路設(shè)計(jì)工具第三章時(shí)序邏輯電路第六章數(shù)字電路實(shí)驗(yàn)與測(cè)試第五章數(shù)字電路應(yīng)用實(shí)例數(shù)字電路基礎(chǔ)第一章數(shù)字信號(hào)與模擬信號(hào)數(shù)字信號(hào)離散,模擬信號(hào)連續(xù)。信號(hào)類型數(shù)字信號(hào)抗干擾強(qiáng),模擬信號(hào)易受干擾。傳輸方式數(shù)字信號(hào)用于計(jì)算機(jī),模擬信號(hào)用于音頻視頻。應(yīng)用差異邏輯門(mén)電路實(shí)現(xiàn)邏輯與運(yùn)算,輸出僅當(dāng)所有輸入為高時(shí)才為高。與門(mén)電路實(shí)現(xiàn)邏輯或運(yùn)算,輸出只要有一個(gè)輸入為高即為高。或門(mén)電路實(shí)現(xiàn)邏輯非運(yùn)算,輸出與輸入相反。非門(mén)電路邏輯代數(shù)基礎(chǔ)基本邏輯運(yùn)算介紹與、或、非等基本邏輯運(yùn)算及其符號(hào)表示。邏輯函數(shù)化簡(jiǎn)講解邏輯函數(shù)的化簡(jiǎn)方法,如卡諾圖化簡(jiǎn)等,優(yōu)化電路設(shè)計(jì)。邏輯門(mén)電路闡述各種邏輯門(mén)電路的功能、符號(hào)及在數(shù)字電路中的應(yīng)用。組合邏輯電路第二章組合邏輯電路概念由邏輯門(mén)組成,輸出僅與當(dāng)前輸入有關(guān)。定義與特點(diǎn)包括加法器、譯碼器等,實(shí)現(xiàn)特定邏輯功能。功能分類常用組合邏輯器件半加器與全加器實(shí)現(xiàn)二進(jìn)制加法。加法器將十進(jìn)制或字符轉(zhuǎn)為二進(jìn)制代碼。編碼器譯碼器二進(jìn)制輸入轉(zhuǎn)特定輸出信號(hào)。組合邏輯設(shè)計(jì)方法根據(jù)輸入列出真值表,推導(dǎo)邏輯表達(dá)式。真值表法用卡諾圖化簡(jiǎn)邏輯表達(dá)式,實(shí)現(xiàn)電路優(yōu)化??ㄖZ圖法時(shí)序邏輯電路第三章時(shí)序邏輯電路原理電路結(jié)構(gòu)分析由存儲(chǔ)與運(yùn)算模塊協(xié)同工作,實(shí)現(xiàn)狀態(tài)轉(zhuǎn)移。記憶功能原理存儲(chǔ)元件保存狀態(tài),輸出由輸入和歷史狀態(tài)決定。0102觸發(fā)器與鎖存器存儲(chǔ)電路狀態(tài),控制信號(hào)改變時(shí)狀態(tài)翻轉(zhuǎn)。觸發(fā)器功能暫存數(shù)據(jù),同步或異步控制信號(hào)下保持?jǐn)?shù)據(jù)穩(wěn)定。鎖存器作用計(jì)數(shù)器與寄存器設(shè)計(jì)介紹同步與異步計(jì)數(shù)器設(shè)計(jì)原理及應(yīng)用。計(jì)數(shù)器設(shè)計(jì)闡述D觸發(fā)器與JK觸發(fā)器在寄存器設(shè)計(jì)中的關(guān)鍵作用。寄存器設(shè)計(jì)數(shù)字電路設(shè)計(jì)工具第四章邏輯仿真軟件如ModelSim,Quartus等常用軟件模擬電路行為,檢測(cè)邏輯錯(cuò)誤功能介紹硬件描述語(yǔ)言描述數(shù)字電路語(yǔ)言Verilog與VHDLHDL概述常用HDLFPGA與ASIC設(shè)計(jì)流程功能仿真到布局布線FPGA設(shè)計(jì)流程前端到后端實(shí)現(xiàn)ASIC設(shè)計(jì)流程數(shù)字電路應(yīng)用實(shí)例第五章微處理器基礎(chǔ)核心功能介紹控制運(yùn)算,處理指令,是數(shù)字電路中的關(guān)鍵組件。應(yīng)用領(lǐng)域概述廣泛應(yīng)用于計(jì)算機(jī)、嵌入式系統(tǒng)等,是數(shù)字電路的重要應(yīng)用實(shí)例。存儲(chǔ)器與接口技術(shù)SRAM與DRAM應(yīng)用存儲(chǔ)器實(shí)例D/A與A/D轉(zhuǎn)換接口技術(shù)案例數(shù)字系統(tǒng)設(shè)計(jì)案例通過(guò)數(shù)字電路實(shí)現(xiàn)基本計(jì)算功能,展示數(shù)字邏輯的應(yīng)用。計(jì)算器設(shè)計(jì)01模擬交通燈系統(tǒng),運(yùn)用時(shí)序邏輯控制燈的變換,體現(xiàn)數(shù)字電路實(shí)用性。交通燈控制02數(shù)字電路實(shí)驗(yàn)與測(cè)試第六章實(shí)驗(yàn)設(shè)備與工具用于觀測(cè)電路信號(hào)波形,分析信號(hào)頻率、幅度等參數(shù)。示波器產(chǎn)生各種電信號(hào),用于測(cè)試數(shù)字電路的響應(yīng)和性能。信號(hào)發(fā)生器測(cè)試方法與故障診斷故障排查方法直接觀察、萬(wàn)用表測(cè)、信號(hào)尋跡。靜態(tài)動(dòng)態(tài)測(cè)試靜態(tài)測(cè)輸入值,動(dòng)態(tài)測(cè)波形。0102實(shí)驗(yàn)報(bào)告撰寫(xiě)技巧明確實(shí)驗(yàn)?zāi)康?、步驟、結(jié)果與結(jié)論,條理分明。結(jié)構(gòu)清晰對(duì)實(shí)驗(yàn)過(guò)程進(jìn)行

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論