計算機組成原理所有概念_第1頁
計算機組成原理所有概念_第2頁
計算機組成原理所有概念_第3頁
計算機組成原理所有概念_第4頁
計算機組成原理所有概念_第5頁
已閱讀5頁,還剩75頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

計算機組成原理所有概念計算機組成原理所有概念計算機組成原理所有概念2020/11/262主要內容(電子計算機的基本結構)馮.諾依曼計算機模型1、計算機由運算器、存儲器、輸入/輸出設備和控制器組成,并以運算器為中心連接在一起。2、存儲器由一組一維排列、線性編址的存儲單元組成,每個存儲單元的位數是相等且固定的,存儲單元按地址訪問。3.“程序”是由一條一條的指令有序排列而成,而指令由操作碼和地址碼兩部分組成。操作碼規(guī)定了該指令的操作類型,地址碼指示存儲操作數和運算結果的存儲單元地址,操作數的數據類型由操作碼類規(guī)定。2020/11/142024/10/182主要內容(電子計算機的基本結構)馮.諾依曼計算機模型

1、計算機由運算器、存儲器、輸入/輸出設備和控制器組成,并以運算器為中心連接在一起。2、存儲器由一組一維排列、線性編址的存儲單元組成,每個存儲單元的位數是相等且固定的,存儲單元按地址訪問。3.“程序”是由一條一條的指令有序排列而成,而指令由操作碼和地址碼兩部分組成。操作碼規(guī)定了該指令的操作類型,地址碼指示存儲操作數和運算結果的存儲單元地址,操作數的數據類型由操作碼類規(guī)定。2020/11/142024/10/183馮.諾依曼計算機模型

4、指令和數據均采用二進制數表示,并以二進制數形式進行運算。5、程序(指令)與數據是同等地不加區(qū)分地存儲在同一個存儲器中。6、設置“程序計數器PC”來指示下一條將要執(zhí)行的指令的地址。每執(zhí)行完一條指令,程序計數器就自動加1,指向下一條指令的存儲單元。主要內容(電子計算機的基本結構)2020/11/142024/10/184

存儲程序的思想

計算機的用途和硬件完全分離:硬件結構采用定性邏輯,提供某些固定不變的功能,通過編制不同的程序來滿足不同用戶對計算機的應用需求。

把指令匯總在一起形成一個程序,并將其存儲在計算機中。通過逐條指令執(zhí)行來完成問題的求解。主要內容(電子計算機的基本結構)2020/11/142024/10/185計算機的體系結構指程序員所看到的機器的屬性,即機器的概念性結構和功能表現。這些屬性主要是指令系統、數據表示、中斷系統、寄存器組織等。計算機的組成計算機體系結構的邏輯實現計算機的實現

計算機組成的物理實現主要內容(電子計算機的基本結構)2020/11/142024/10/186可見屬性可以看見的屬性,比如對于匯編語言程序員,指令集是可見的。

MAR、MDR寄存器對匯編語言程序員是不可見的,對匯編語言程序員來說,也是透明的。透明屬性本來存在的事物或屬性,從某種角度看似乎不存在。數據總線的寬度、微程序對匯編語言程序員、機器語言程序員透明對硬件設計者、計算機維修人員不透明主要內容(電子計算機的基本結構)2020/11/142024/10/187主要內容(處理器)處理器的組成

處理器的基本組成包括:寄存器、運算器和控制器處理器的內部有大量的寄存器:通用寄存器、基址寄存器、變址寄存器、程序計數器、指令寄存器、狀態(tài)控制字寄存器以及用戶透明的MAR、MDR處理器的所有工作都是在控制單元CU的指揮下完成的。處理數據的功能單元叫算術邏輯單元ALU,它的功能是對數據進行各種算術運算或邏輯運算。2020/11/142024/10/188主要內容(處理器)處理器的工作過程

處理器的主要工作就是周而復始地執(zhí)行指令,所以它的基本功能包括取指令、分析指令、取數據、處理數據、寫回結果。(1)取指令。處理器根據PC給出的主存地址訪問主存儲器,取出一個標準字長的指令,將其送入處理器內部專門存放當前指令的指令寄存器IR,然后PC加1。2020/11/142024/10/189主要內容(處理器)處理器的工作過程

(2)分析指令。處理器將指令寄存器IR中的操作碼部分取出送入指令譯碼器(Decoder)進行譯碼。根據譯碼結果判斷出指令的功能(即指令將要執(zhí)行什么操作)、操作數的尋址方式以及操作數的數據類型,形成源操作數或目的操作數的物理地址。(3)取數據。根據源操作數的物理地址訪問主存儲器,取出源操作數。源操作數將被送入處理器內部的數據寄存器,如累加器ACC。2020/11/142024/10/1810主要內容(處理器)處理器的工作過程

(4)處理數據。處理器將源操作數送入運算器,并根據指令譯碼結果啟動運算器的相應操作對數據進行處理。處理結果存回通用數據寄存器或緩沖寄存器。(5)寫回結果。如果指令要求將結果寫回寄存器或主存儲器,那么處理器將根據目的操作數的地址,將目的操作數寫入寄存器或主存儲器。2020/11/142024/10/1811主要內容(處理器)機器周期、時鐘周期、主存周期、指令周期

處理器每取出并執(zhí)行一條指令所需的全部時間叫指令周期。時鐘周期是計算機的基準時鐘(一個節(jié)拍)。機器周期是所有指令執(zhí)行過程中的一個基準時間。選取處理器訪問一次主存的時間(也稱主存周期)作為機器周期。2020/11/142024/10/1812主要內容(處理器)指令(操作碼和操作數)

指令是處理器完成的最小功能單位。所有指令的集合稱為指令集。指令也是計算機體系結構中最重要的屬性。

指令包括操作碼和操作數。操作碼規(guī)定了指令所具有的功能。操作數是指令所要處理的數據。常以數據所在存儲單元的地址形式給出。也稱“指令地址碼”。

指令格式的特征。

每一條指令的機器碼(二進制數的編碼具有唯一性)2020/11/142024/10/1813主要內容(處理器)

把在同一CPU周期內并行執(zhí)行的微操作控制信息,存儲在控制存儲器里,稱為一條微指令(Microinstruction)。它是微命令的組合,微指令存儲在控制器中的控制存儲器中。2020/11/142024/10/1814主要內容(處理器)

一條機器指令對應一個微程序,微程序由若干條微指令序列組成。從指令與微指令,程序與微程序,地址與微地址的一一對應關系來看,前者與內存儲器有關,后者與控制存儲器有關。2020/11/142024/10/1815主要內容(處理器)尋址方式所謂尋址方式(Addressing)指的是指令按照何種方式尋找或訪問到所需的操作數或信息。

尋址方式分為指令尋址和數據尋址。指令尋址是為了找到下一條指令;數據尋址是為了找到本條指令所需的操作數。

2020/11/142024/10/1816主要內容(處理器)尋址方式對于指令尋址:順序尋址和跳躍尋址。

數據尋址(采用不同尋址方式的目的是縮短指令字長,擴大尋址空間,提高編程靈活性)

立即數尋址直接尋址間接尋址堆棧尋址

寄存器尋址寄存器間接尋址基址尋址變址尋址

2020/11/142024/10/1817主要內容(處理器)轉移指令和子程序調用的區(qū)別轉移指令和子程序的調用都是程序控制類指令,都可以改變程序執(zhí)行的順序。轉移指令分條件跳轉和無條件跳轉。改變程序執(zhí)行的順序,改寫程序計數器PC的值,跳到另外的地方去執(zhí)行另一段程序。不需要對程序的斷點進行保護,跳轉之后,不會回到原來的地方繼續(xù)執(zhí)行。2020/11/142024/10/1818主要內容(處理器)轉移指令和子程序調用的區(qū)別子程序調用的時候,首先把當前程序的斷點保存到系統堆棧中,(斷點處指令的CS:IP)然后由子程序名獲得子程序的入口地址,把子程序的入口地址寫入PC,從而去執(zhí)行子程序中的指令。子程序內部最后的一條指令是子程序的返回指令

RET。其作用就是從堆棧中恢復斷點的值,以便程序能從斷點處繼續(xù)執(zhí)行。2020/11/142024/10/1819主要內容(處理器)指令的流水線技術流水線技術:把一個重復的過程分解為若干個子過程,每個子程序可以與其他子過程同時進行。

流水線技術具有如下特點:流水過程由若干有聯系的子過程組成;每個子過程用專用的功能段實現;各個功能段所需的時間應盡量相等,這個時間一般作為時鐘周期。2020/11/142024/10/1820主要內容(處理器)小端規(guī)則和大端規(guī)則低地址的單元存放低位字節(jié),高地址的單元存放高位字節(jié)——小端規(guī)則低地址的單元存放高位字節(jié),高地址的單元存放低位字節(jié)——大端規(guī)則2020/11/142024/10/1821主要內容(存儲器)存儲器的主要指標

存儲器的容量、訪問速度、成本

容量越大越好、訪問速度越快越好、成本越低越好!存儲器的組織形式:存儲單元數目

存儲字長如210x8該存儲器有10位地址總線,共有1024個存儲單元,每個存儲單元存儲8位。2020/11/142024/10/1822主要內容(存儲器)ROM、RAMROM只讀存儲器,掉電后信息可以保留。一般用作系統程序存儲。

RAM隨機存儲器,一般用作用戶程序存儲。

2020/11/142024/10/1823主要內容(存儲器)主存和輔存

能夠被處理器直接訪問的存儲器稱為主存儲器;不能被處理器直接訪問的存儲器稱為輔助存儲器。

2020/11/142024/10/1824主要內容(存儲器)存儲器訪問的局部性原理時間局部性是指將要訪問的信息就是現在正在訪問的信息。空間局部性是指將要用到的信息就在正使用的信息旁邊。2020/11/142024/10/1825主要內容(存儲器)層次結構的存儲系統計算機存儲系統的層次結構中,最重要的兩個層次是采用高速緩沖存儲器的“Cache

主存”層次,以及基于虛擬存儲器的“主存

輔存”層次。

引入Cache的目的是為了解決訪問主存速度不夠快的問題。高度緩存Cache位于CPU和主存儲器之間。

主存與Cache映射的三種方式:直接映射、相聯映射、組相聯映射2020/11/142024/10/1826主要內容(存儲器)存儲器尋址范圍某處理器字長32位,其存儲容量為16MB,若按雙字編址,它的尋址范圍是多少?解:處理器字長為32位,雙字編址,則每個尋址單元存儲的二進制數據的位數為64位。總的存儲容量為16MB,則尋址范圍為

16MB/64=2M2020/11/142024/10/1827主要內容(存儲器)存儲器的接口電路

位的擴展、字擴展、字和位的同時擴展

處理器的數據總線寬度大于存儲器的數據線寬度,需要進行位的擴展。處理器的地址總線寬度大于存儲器的地址線寬度,需要進行字的擴展。2020/11/142024/10/1828主要內容(輸入輸出接口與中斷系統)IO接口的概念

計算機的外設往往不能直接與系統總線相連,需要一個中間環(huán)節(jié)完成數據緩沖、數據格式轉換、通信控制、時序和電平匹配等工作,這個中間環(huán)節(jié)就是接口電路。主機與外設之間設置接口適配電路的原因:利用接口可實現多臺外部設備的選擇。通過接口可實現數據緩沖達到速度匹配。通過接口可實現數據串-并格式的轉換。通過接口可實現電平轉換。通過接口可傳送控制命令。通過接口可監(jiān)視設備的工作狀態(tài)。2020/11/142024/10/1829主要內容(輸入輸出接口與中斷系統)IO端口地址端口是指接口電路中的一些寄存器,分別用來存放數據信息、控制信息和狀態(tài)信息,相應的就有數據端口、控制端口和狀態(tài)端口。

處理器通過對端口地址的尋址,找到相應的IO設備。

對I/O的編址有兩種方式,一種是獨立編址I/O,另一種是存儲器映象I/O。2020/11/142024/10/1830主要內容(輸入輸出接口與中斷系統)中斷的概念中斷(Interrupt)是一個由內外部事件激發(fā)來中斷當前正在執(zhí)行程序而運行另一個處理程序的過程。

有些中斷是可屏蔽的,有些中斷是不可屏蔽的。

2020/11/142024/10/1831主要內容(輸入輸出接口與中斷系統)中斷的執(zhí)行過程Step1、保護斷點:將斷點地址壓入堆棧保存,即當前PC值入棧。Step2、關中斷:屏蔽其它中斷請求信號。Step3、保護現場:將中斷服務程序使用的所有寄存器內容入棧。Step4、中斷處理:執(zhí)行中斷源所要求的中斷服務程序。Step5、恢復現場:恢復被使用寄存器的原有內容。Step6、開中斷:允許接受其它中斷請求信號。Step7、中斷返回:執(zhí)行IRET指令,棧頂內容→PC,程序跳轉回斷點處。2020/11/142024/10/1832主要內容(輸入輸出接口與中斷系統)中斷向量表

中斷向量和向量表對于理解硬件和軟件中斷是重要的。中斷向量包含中斷服務程序的地址。2020/11/142024/10/1833主要內容(輸入輸出接口與中斷系統)DMA技術

在DMA控制器的控制,直接完成IO與主存儲器之間的數據傳送。DMA控制器需要獲得對總線的使用權。DMA方式傳送數據時,每傳送一個數據就要用一個存儲周期。2020/11/142024/10/1834主要內容(信息的表示)電子計算機中數的表示,英文字母漢字的表示

計算機中帶符號的數,需要用一個二進制位表示符號,小數點不需要表示出來。通過定點數和浮點數來表示。理解算術運算式,溢出的判斷方法。

定點數的補碼表示方法。一個英文字母用一個字節(jié)描述,一個漢字需要兩個字節(jié)表示。2020/11/142024/10/1835主要內容(信息的表示)IEEE754標準定義的單精度數共32位,1位符號位,8位指數位,23位尾數。2020/11/142024/10/1836主要內容(總線技術)總線的分類

按照總線傳輸的信息分類:地址總線、數據總線、控制總線2020/11/142024/10/1837主要內容(總線技術)總線的指標(位寬、工作頻率、傳輸速率)

位寬:總線一次同時傳送的信息位數或所需的線數。

工作頻率:控制總線中的時鐘信號線所提供的時鐘頻率。傳輸速率:總線在一秒鐘內所能穩(wěn)定傳輸數據的字節(jié)數,單位為KB/s或MB/s

總線的最大數據傳輸速率稱為總線帶寬。總線帶寬=總線位寬×總線工作頻率/8

2020/11/14馮.諾依曼體系結構的計算機包括幾部分:答:運算器、控制器、存儲器、輸入設備及輸出設備。何謂計算機體系結構?計算機組成?計算機實現?答:計算機體系結構指程序員(主要是指匯編、操作系統程序員)所看到的機器的屬性,即機器的概念性結構和功能表現。計算機組成是計算機體系結構的邏輯實現。計算機實現是計算機組成的物理實現。2020/11/14計算機的主要性能指標是速度。衡量速度的參數有主頻、CPI、MIPS、MFLOPS。請解釋這些參數含義。答:主時鐘的頻率(f)叫CPU的主頻。主頻的倒數稱為:CPU時鐘周期(T),即T=1/f。

CPI:表示每條指令周期數,即執(zhí)行一條指令所需的平均時鐘周期數。MIPS:表示每秒鐘執(zhí)行百萬條指令數。(定點機速度指標)MFLOPS:表示每秒百萬次浮點操作次數。2020/11/148位補碼定點整數的范圍是:-128+127

寫出8位補碼(F9)16所對應的定點整數十進制真值:(F9)16

=(11111001)2真值為:-(0000111)2=-(7)10寫出十進制數17.625所對應的IEEE754單精度(32位)浮點機器數。17.625

=10001.101=1.0001101

2+100S=0E=100+01111111=10000011M=0001101000000000000000001000001100011010000000000000000

2020/11/14將十進制數-35.875轉化為IEEE754標準的32位單精度浮點數。答:

-35.875=-100011.111=-1.00011111

2+101

S=1E=101+01111111=10000100M=00011111000000000000000

浮點數為:

110000100000111110000000000000002020/11/14英文字母的編碼是什么?占幾個字節(jié)?答:ASCII碼,用1個字節(jié)存儲。

國標碼用于表示什么?如何表示與存儲?答:用于表示漢字。用4位16進制數字表示,2個字節(jié)存儲。2020/11/14存儲器的主要功能是什么?答:存儲程序和數據。計算機字長16位,其存儲容量為32MB,若按雙字編址,它的尋址范圍是多少?答:(32M8位)/32位=8M某SRAM芯片,其存儲容量為64K×16位,該芯片的地址線和數據線數目各為多少?答:地址線:16位。數據線:16位。

2020/11/14按照小端及大端存放規(guī)則,寫出數據ABCD1234H在連續(xù)4個內存單元(00050H

00053H)中的存放結果。

答:小端規(guī)則大端規(guī)則3412CDAB00050000510005200053ABCD1234000500005100052000532020/11/14存儲器分級的目的是什么?Cache-主存存儲層次用來解決什么問題?主存-輔存存儲層次用來解決什么問題?答:Cache-主存存儲層次用來解決主存速度低的問題,彌補CPU與主存在速度上的差異,在主存和Cache之間增加輔助硬件使主存和Cache構成一個整體,從CPU角度看,CPU訪問Cache存儲系統時,速度接近Cache速度,而容量是主存容量,價格/容量比接近主存。Cache存儲系統對系統程序員和應用程序員都是透明的,因為CPU對Cache和主存層次的調度全部由硬件實現。

主存-輔存存儲層次用來解決主存容量小的問題,在主存和輔存之間增加輔助硬件和輔助軟件,使主存和輔存構成一個整體,擴大程序可訪問的存儲空間,通過把磁盤空間當作主存空間供程序使用,建立起一個虛擬存儲器。2020/11/14存儲器擴展技術主要解決什么?什么是位的擴展,什么是字的擴展?

答:解決芯片容量與系統容量匹配問題。當芯片數據線位數少于系統數據位數時,需要位擴展;單芯片地址位數少于系統地址位數時,需要字擴展。提高訪存速度可采取哪些措施?答:(1)采用高速器件,比如SDRAM、DDRSDRAM、DDR2SDRAM、DDR3SDRAM。

(2)增加高速緩沖存儲器cache。

(3)并行存儲結構等。2020/11/14例:設CPU共有16根地址線和8根數據線,并用MREQ作為訪存控制信號,WR作為讀/寫命令信號(高為讀,低為寫)。設計一個容量為32KB、地址范圍為0000H~7FFFH的主存儲器。說明設計方案。G1Y7G2A譯

Y6G2B

碼:AB器CY0

SRAM

A12…A0CSD7…D0WE2020/11/14解:芯片容量為:8K×8bits=8KB32KB容量的存儲器需要4片8KB存儲芯片;

4芯片地址分配如下:芯片0:0000H~1FFFH

芯片1:2000H~3FFFH

芯片2:4000H~5FFFH

芯片3:6000H~7FFFH

芯片譯碼地址分配如下:

A13A14A15對應3-8譯碼器的輸入端ABC,Y0~Y3譯碼輸出分別選擇芯片0~芯片3的片選CS;

WR輸出至存儲芯片的WE端,MREQ直接輸出至G1,反相輸出至G2AG2B。2020/11/14主存與Cache的地址映射有幾種方式?都是什么方式?哪種方式比較實用?

答:三種映射方式:全相聯映射、直接映射、組相聯映射。其中組相聯映射融合了前兩種映射的優(yōu)點,最實用。主存和輔存在存儲程序方面有什么區(qū)別?CPU訪問這兩種存儲器的方式是否相同?答:主存存儲正在或將要執(zhí)行的程序。執(zhí)行過的程序也可能存放在主存中。主存只能暫時保存程序,斷電即消失。輔存存放暫不執(zhí)行或不準備執(zhí)行的程序;可以長久保存。

CPU可以直接訪問主存,無需任何軟件驅動。但不能直接訪問輔存,需要操作系統將輔存的內容調入主存方可訪問。2020/11/14

一臺計算機按字節(jié)尋址,其內存為16M。數據塊的大小是32個字節(jié),Cache的大小是8K字節(jié)。采用八路組相聯映射,給出內存地址為560800H地址對應的標記、組號和字號。解:主存16M,地址總線是24位。每個數據塊32個字節(jié),2的5次方等于32。塊大小=行大小=2w個字節(jié)=32=25w=5Cache中的組數=8k/(32x8)=25

標記大小位=24-5-5=14

標記14位組號5位字號5位2020/11/14

一臺計算機按字節(jié)尋址,其內存為16M。數據塊的大小是32個字節(jié),Cache的大小是8K字節(jié)。采用八路組相聯映射,給內存地址為560800H地址對應的標記、組號和字號。解:560800H=010101100000100000000000

字號=00000=00H

組號=00000=00H

標記=01010110000010=1582H

2020/11/14存儲器有24位地址,16位字長?,F有芯片512K8位,需要如何擴展?擴展幾片芯片?用幾位地址進行片選?

答:需要進行字、位擴展;

擴展芯片數為=(16M16位)/(0.5M8位)=322=64片

用5位地址(A23—A19)進行片選,使用5—32譯碼器。

2020/11/14什么是指令系統?為什么說指令系統是計算機中軟件和硬件分界的接口?答:一臺計算機中所有機器指令的集合,稱為這臺計算機的指令系統。它就是這臺機器的機器語言。在它之下是硬件實現電路,之上是各種軟件程序實現。所以說指令系統是計算機中軟件和硬件分界的接口。2020/11/14指令格式分為幾個字段,各字段表示什么內容?答:指令格式分為操作碼和操作數兩個字段。操作碼OP表示該指令應進行什么性質的操作。不同的指令用操作碼字段的不同編碼來表示,每一種編碼代表一種指令。若操作碼字段有n位,則可表示2n條指令—有2n種不同的基本操作。操作數表示指令所要處理的數據。常以數據所在單元的地址形式給出。也稱“地址碼A”。操作數的來源通常為一個立即數(在指令代碼中直接給出)、寄存器中內容、存儲單元的內容或I/O端口的內容。

2020/11/14操作數為什么又被稱為地址碼?指令中常用的操作數的個數是多少?答:操作數常以數據所在單元的地址形式給出。所以又稱為地址碼A。指令中常用的操作數的個數為3、2、1、0。對應的指令稱為三地址指令、二地址指令、單地址指令和零地址指令。2020/11/14指令系統中采用不同尋址方式的主要目的是什么?答:縮短指令字長,擴大尋址空間,提高編程靈活性。哪種尋址方式獲取操作數的速度最快?答:立即尋址。單地址指令中為了完成兩個數的算術運算,除地址碼指明的一個操作數以外,另一個數常需采用何種尋址方式?答:隱含尋址。說明指令尋址。答:順序尋址、跳躍尋址(相對尋址)。2020/11/14指出四種不同的尋址方式;說明每種尋址方式操作數的位置及尋址過程。答:(1)立即尋址:操作數在指令中。取出指令立即得到操作數。

(2)寄存器尋址:操作數在寄存器中,指令中給出寄存器地址,用此地址訪問寄存器得到操作數。

(3)直接尋址:操作數在存儲器中,指令中給出存儲器地址,用此地址訪問存儲器得到操作數。(4)寄存器間接尋址:操作數在存儲器中,指令中給出寄存器地址為形式地址,用此地址訪問寄存器得到操作數實際地址,再用該地址訪問存儲器得到操作數。2020/11/14

指令格式如下所示,其中OP為操作碼,試分析指令格式的特點。1597430OP—源寄存器目標寄存器解:指令格式的特點為(1)單字長(16位)二地址指令;(2)操作碼字段OP可以指定的27=128條指令;(3)源寄存器和目標寄存器都是通用寄存器(可分別指定16個寄存器),是RR(寄存器-寄存器)型指令,兩個操作數均在寄存器中;(4)操作數尋址方式是寄存器尋址。2020/11/14指令結構如下:分析該指令格式及尋址方式答:雙字長指令,OP=6,最多可定義64條不同的指令;指令類型為RS型,源操作數采用寄存器尋址,目標操作數采用變址尋址(操作數在內存,有效地址為變址寄存器內容加上偏移量)。15107430OP源寄存器變址寄存器偏移量(16位)2020/11/14

機器字長32位,主存容量64KB,采用單字長單地址指令,40條指令,支持直接、立即,變址及相對四種尋址方式設計指令格式答:40條指令OP需要6位,4種尋址方式需要2位,64KB主存容量直接地址需要16位。故指令格式可設計如下

X=00,直接尋址,有效地址EA=A;

X=01,立即尋址,D為立即數;X=10,變址尋址,EA=(R)+D

X=11,相對尋址,EA=(PC)+D

3126252423212016150OPXRA/D2020/11/14

32位指令,70條,雙、單、無操作數,設計指令格式滿足要求。答:雙操作數指令格式:單操作數指令格式:無操作數指令格式:OP尋址RsRdD735512OP尋址RD73517OP7

2020/11/14基本的指令類型有哪些?答:數據傳送類、運算(算數、邏輯、移位運算)類及控制轉移類指令。執(zhí)行子程序調用的指令時,如何保護斷點信息?答:斷點信息即PC值,保存到堆棧中。2020/11/14比較轉移指令和子程序調用指令在功能上的異同點。答:轉移指令和子程序調用指令都屬于控制轉移類指令;轉移指令分為無條件轉移和條件轉移。無條件轉移是將該指令中地址字段內容的內容寫入PC中,改變指令執(zhí)行順序;條件轉移指令是當條件滿足時,計算機把該指令中地址字段內容直接寫入PC中或者與PC中的內容相加后結果寫入PC中;子程序調用是把當前程序的斷點(PC值)保存到系統堆棧中,然后由子程序名求得子程序的入口地址,最后把子程序的入口地址寫入PC,從而將程序控制轉移至被調子程序。2020/11/14CPU的主要功能是什么?答:取指令、執(zhí)行指令。指令控制、操作控制、時間控制、數據加工CPU的主要組成部分有哪些?答:運算器、控制器、寄存器。CPU內部的主要寄存器有哪些?答:地址寄存器、數據寄存器、通用寄存器、狀態(tài)字寄存器、程序計數器、指令寄存器、基址寄存器、變址寄存器。2020/11/14什么是指令周期?答:CPU每取出一條指令并執(zhí)行這條指令,都要完成一系列的操作,這一系列操作所需的時間通常叫做一個指令周期。指令周期、機器周期與時鐘周期的關系?答:一個指令周期含有若干個機器周期,一個機器周期含有若干個時鐘周期。2020/11/14微程序控制器的工作原理是什么?答:把操作控制信號編制成微指令,存放到控制存儲器里,運行時,從控存中取出微指令,產生指令運行所需的操作控制信號。微程序設計技術是用軟件方法來設計硬件的技術。控制器存儲器的作用是什么?答:存儲微指令。2020/11/14什么是微指令?答:把在同一CPU周期內并行執(zhí)行的微操作控制信息,存儲在控制存儲器里,稱為一條微指令存儲微指令。一條機器指令對應一個微程序,微程序由若干條微指令序列組成。從指令與微指令,程序與微程序,地址與微地址的一一對應關系來看,前者與內存儲器有關,后

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論