數(shù)字電路實驗芯片引腳圖_第1頁
數(shù)字電路實驗芯片引腳圖_第2頁
數(shù)字電路實驗芯片引腳圖_第3頁
數(shù)字電路實驗芯片引腳圖_第4頁
數(shù)字電路實驗芯片引腳圖_第5頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、數(shù)字電路實驗一、芯片引腳圖 二、組合邏輯電路實驗設(shè)計題1舉重比賽有3個裁判,一個主裁判A和兩個輔裁判B和C,杠鈴?fù)耆e上的裁決由每個裁判按下自己的按鍵來決定。當(dāng)3個裁判判為成功或兩個裁判(其中一個為主裁判)判為成功則成功綠色指示燈亮,否則紅色指示燈亮。試用74LS151設(shè)計此邏輯電路。2設(shè)輸入數(shù)據(jù)為4位二進(jìn)制數(shù),當(dāng)該數(shù)據(jù)能被3整除時綠色指示燈亮,否則紅色指示燈亮。試用74LS151設(shè)計此邏輯電路。3設(shè)輸入數(shù)據(jù)為4位二進(jìn)制數(shù),當(dāng)該數(shù)據(jù)能被5整除時綠色指示燈亮,否則紅色指示燈亮。試用74LS151設(shè)計此邏輯電路。4試設(shè)計一個四人表決器,當(dāng)四個人中有3個人或4個人贊成時綠燈亮表示建議被通過,否則紅燈

2、亮表示建議被否決。試用74LS151設(shè)計此邏輯電路。5設(shè)輸入數(shù)據(jù)為4位二進(jìn)制數(shù),設(shè)計由此二進(jìn)制數(shù)決定的偶校驗邏輯電路,即當(dāng)此二進(jìn)制數(shù)中有偶數(shù)個1時綠色指示燈亮,否則紅色指示燈亮。試用74LS151設(shè)計此邏輯電路。6某樓道內(nèi)住著A、B、C、D 四戶人家,樓道頂上有一盞路燈。請設(shè)計一個控制電路,要求A、B、C、D 都能在自己的家中獨立地控制這盞路燈。試用74LS151設(shè)計此邏輯電路。7用74LS151實現(xiàn)一個函數(shù)發(fā)生器,其功能是:當(dāng)S1S0=00時,Y=AB;當(dāng)S1S0=01時,Y=A+B;當(dāng)S1S0=10時,Y=AB;當(dāng)S1S0=11時,Y=。試用74LS151設(shè)計此邏輯電路。8試用兩片74LS

3、151實現(xiàn)16選1數(shù)據(jù)選擇器。三、時序邏輯電路實驗設(shè)計題1用十進(jìn)制計數(shù)譯碼器CC4017設(shè)計一個8盞燈的流水燈電路。2用74LS161設(shè)計一個12進(jìn)制的加1計數(shù)器。其代碼轉(zhuǎn)換圖為:0000000100101011循環(huán)。每循環(huán)一次產(chǎn)生一個進(jìn)位脈沖。3用74LS161設(shè)計一個12進(jìn)制的加1計數(shù)器。其代碼轉(zhuǎn)換圖為:0100010101101111循環(huán)。每循環(huán)一次產(chǎn)生一個進(jìn)位脈沖。4用74LS161設(shè)計一個10進(jìn)制的加1計數(shù)器。其代碼轉(zhuǎn)換圖為:0000000100101001循環(huán)。每循環(huán)一次產(chǎn)生一個進(jìn)位脈沖。5用74LS161設(shè)計一個10進(jìn)制的加1計數(shù)器。其代碼轉(zhuǎn)換圖為:011001111000111

4、1循環(huán)。每循環(huán)一次產(chǎn)生一個進(jìn)位脈沖。6用74LS161設(shè)計一個9進(jìn)制的加1計數(shù)器。其代碼轉(zhuǎn)換圖為:0000000100101000循環(huán)。每循環(huán)一次產(chǎn)生一個進(jìn)位脈沖。7用74LS161設(shè)計一個9進(jìn)制的加1計數(shù)器。其代碼轉(zhuǎn)換圖為:0111100010011111循環(huán)。每循環(huán)一次產(chǎn)生一個進(jìn)位脈沖。8用兩片74LS161設(shè)計一個72進(jìn)制的加1計數(shù)器。其代碼轉(zhuǎn)換圖為:00000000000000010000001001001000循環(huán)。每循環(huán)一次產(chǎn)生一個進(jìn)位脈沖。9用兩片74LS161設(shè)計一個132進(jìn)制的加1計數(shù)器。0000000000000001000000101000100循環(huán)。每循環(huán)一次產(chǎn)生一個進(jìn)

5、位脈沖。10用兩片74LS161設(shè)計一個加1計數(shù)器。其代碼轉(zhuǎn)換圖為:00110101001101100011011111111111循環(huán)。每循環(huán)一次產(chǎn)生一個進(jìn)位脈沖。11用兩片74LS161設(shè)計一個加1計數(shù)器。其代碼轉(zhuǎn)換圖為:11000110110001111100100011111111循環(huán)。每循環(huán)一次產(chǎn)生一個進(jìn)位脈沖。12用74LS151和74LS161設(shè)計一個序列信號發(fā)生器,當(dāng)輸入周期脈沖信號時循環(huán)輸出序列信號10110111。13用74LS151和74LS161設(shè)計一個序列信號發(fā)生器,當(dāng)輸入周期脈沖信號時循環(huán)輸出序列信號1010011。14用74LS151和74LS161設(shè)計一個序列信

6、號發(fā)生器,當(dāng)輸入周期脈沖信號時循環(huán)輸出序列信號110010。15用74LS151和74LS161設(shè)計一個序列信號發(fā)生器,當(dāng)輸入周期脈沖信號時循環(huán)輸出序列信號10101。16用優(yōu)先編碼器74LS148和同步加1計數(shù)器74LS161設(shè)計任意進(jìn)制計數(shù)器電路。17用優(yōu)先編碼器74LS148和同步加1計數(shù)器74LS161設(shè)計一個可控分頻器。四、VHDL語言編程1文本輸入方法的設(shè)計為設(shè)計項目建立文件夾編輯源程序并存盤。將設(shè)計項目設(shè)置為工程文件。選擇目標(biāo)器件編譯工程文件時序仿真,將波形文件存盤。引腳鎖定,鎖定后重新編譯設(shè)計項目。編程下載 實驗檢測2原理圖輸入方法的設(shè)計打開原理圖編輯器。在元件庫中將該元件調(diào)入

7、原理圖編輯器窗口。給輸入/輸出引腳命名保存源文件后續(xù)工作與文本輸入方法設(shè)計中的相同。五、層次化結(jié)構(gòu)的設(shè)計例9.1.1 利用例8.1.1(文件名CNT3.VHD)和例8.3.4(文件名DEC38.VHD)設(shè)計一個以8個節(jié)拍為周期的節(jié)拍發(fā)生器。頂層源程序見例8.3.7。操作步驟如下: 步驟1 底層設(shè)計:3位二進(jìn)制加1計數(shù)器。為設(shè)計項目建立文件夾:D:EDACNT編輯源程序,將源程序命名為cnt3.vhd存盤。將設(shè)計項目設(shè)置為工程文件。選擇目標(biāo)器件編譯工程文件時序仿真,將波形文件存盤。步驟2 底層設(shè)計:38譯碼器為設(shè)計項目建立文件夾:D:EDADEC編輯源程序,將源程序命名為dec38.vhd存盤。:與步驟1相同。注意:底層設(shè)計項目不要進(jìn)行“引腳鎖定”和“編程下載”工作。步驟3 頂層設(shè)計:節(jié)拍

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論