PCB設(shè)計技巧及常見問題分析_第1頁
PCB設(shè)計技巧及常見問題分析_第2頁
PCB設(shè)計技巧及常見問題分析_第3頁
PCB設(shè)計技巧及常見問題分析_第4頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

PCB設(shè)計技巧及常見問題分析 1、如何選擇 PCB板材 ? 選擇 PCB 板 材必須在滿足設(shè)計需求和可量產(chǎn)性及成本中間取得平衡點。設(shè)計需求包含電氣和機構(gòu)這兩部分。通常在設(shè)計非常高速的PCB 板子 (大于 GHz的頻率 )時這材質(zhì)問題會比較重要。 例如,現(xiàn)在常用的 FR-4 材質(zhì),在幾個 GHz 的頻率時的介質(zhì)損 (dielectric loss)會對信號衰減 有很大的影響,可能就不合用。就電氣而言,要注意介電常數(shù) (dielectric constant)和介質(zhì)損在所設(shè)計的頻率是否合用。 2、如何避免高頻干擾? 避免高頻干擾的基本思路是盡量降低高頻信號電磁場的干擾,也就是所謂的串?dāng)_ (Crosstalk)。可用拉大高速信號和模擬信號之間的距離,或加 ground guard/shunt traces 在模擬信號旁邊。還要注意數(shù)字地對模擬地的噪聲干擾。 3、在 高速 PCB 設(shè)計 中,如何解決信號的完整性問題? 信號完整性基本上是阻抗匹配的問題。而影響阻抗匹配的因素有信號源的架構(gòu)和輸出阻抗 (output impedance),走線的特性阻抗,負(fù)載端的特性,走線的拓樸 (topology)架構(gòu)等。解決的方式是靠端接 (termination)與調(diào)整走線的拓樸。 4、差分布線方式是如何實現(xiàn)的? 差分對的布線有兩點要注意,一是兩條線的長度要盡量一樣長,另一是兩線的間距 (此間距由差分阻抗決定 )要一直保持不變, 也就是要保持平行。平行的方式有兩種,一為兩條線走 在同一走線層 (side-by-side),一為兩條線走在上下相鄰兩層 (over-under)。一般以前者 side-by-side 實現(xiàn)的方式較多。 5、對于只有一個輸出端的時鐘信號線,如何實現(xiàn)差分布線? 要用差分布線一定是信號源和接收端也都是差分信號才有意義。所以對只有一個輸出端的時鐘信號是無法使用差分布線的。 6、接收端差分線對之間可否加一匹配電阻? 接收端差分線對間的匹配電阻通常會加 , 其值應(yīng)等于差分阻抗的值。這樣信號品質(zhì)會好些。 7、為何差分對的布線要靠近且平行? 對差分對的布線方式應(yīng)該要適當(dāng)?shù)目拷移叫?。所謂適當(dāng)?shù)目拷且驗檫@間距會影響到差分阻抗 (differential impedance)的值 , 此值是設(shè)計差分對的重要參數(shù)。需要平行也是因為要保持差分阻抗的一致性。若兩線忽遠(yuǎn)忽近 , 差分阻抗就會不一致 , 就會影響信號完整性 (signal integrity)及時間延遲 (timing delay)。 8、如何處理實際布線中的一些理論沖突的問題? 1. 基本上 , 將模 /數(shù)地分割隔離是對的。 要注意的是信號走線盡量不要跨過有分割的地方 (moat), 還有不要讓電源和信號的回流電流路徑 (returning current path)變太大。 2. 晶振是模擬的正反饋振蕩電路 , 要有穩(wěn)定的振蕩信號 , 必須滿足 loop gain 與 phase 的規(guī) 范 , 而這模擬信號的振蕩規(guī)范很容易受到干擾 , 即使加 ground guard traces 可能也無法完全隔離干擾。 而且離的太遠(yuǎn) , 地平面上的噪聲也會影響正反饋振蕩電路。 所以 , 一定要將 晶振和芯片的距離進(jìn)可能靠近。 3. 確實高速布線與 EMI 的要求有很多沖突。 但基本原則是因EMI 所加的電阻電容或 ferrite bead, 不能造成信號的一些電氣特性不符合規(guī)范。 所以 , 最好先用安排走線和 PCB疊層的技 巧來解決或減少 EMI 的問題 , 如高速信號走內(nèi)層。 最后才用電阻電容或 ferrite bead 的方式 , 以降低對信號的傷害。 9、如何解決高速信號的手工布線和自動布線之間的矛盾? 現(xiàn)在較強的布線軟件的自動布線器大部分都有設(shè)定約束條 件來控制繞線方式及過孔數(shù)目。 各家 EDA 公司的繞線引擎能力和約束條件的設(shè)定項目有時相差甚遠(yuǎn)。 例如 , 是否有足夠的約束條件控制蛇行線 (serpentine)蜿蜒的方式 , 能否控制差分對的走線間距等。 這會影響到自動布線出來的走線方式是否能符合 PCB 設(shè)計 者的想法。 另外 , 手動調(diào)整布線的難易也與繞線 引擎的能力有絕對的關(guān)系。 例如 , 走線的推擠能力 , 過孔的推擠能力 , 甚至走線對敷銅的推擠能力等等。 所以 , 選擇一個繞線引擎能力強的布線器 , 才是解決之道。 10、關(guān)于 test coupon。 test coupon 是用來以 TDR (Time Domain Reflectometer) 測量所生產(chǎn)的 PCB板 的特性阻抗是 否滿足設(shè)計需求。 一般要控制的阻抗有單根線和差分對兩種情況。 所以, test coupon上的走線線寬和線距 (有差分對時 )要與所要控制的線一樣。 最重要的是測量時接地點的位置。 為了減少接地引線 (

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論