版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、第十章 可編程邏輯器件.1 概述.2 可編程陣列邏輯(PAL).3 通用陣列邏輯(GAL).4 CPLD 復(fù)雜可編程器件.1 概述每個器件的邏輯規(guī)模小,功耗相對比 較大,用其構(gòu)成的系統(tǒng)布線復(fù)雜,占 用PCB ( Printed Circuit Board) 板面積大。按邏輯功能數(shù)字電路可分為:1. 通用型: TTL74系列、CMOS4000系列等.2。公用型:為專門限定的產(chǎn)品或運用設(shè)計 的產(chǎn)品ASIC-Application Specific integrated Circuit公用型比通用型用量少,因此設(shè)計本錢與制造本錢都高,.ASIC全定制半定制PLD用戶不可改硬件的軟化設(shè)計HCPLD3。
2、CPLD-complex4。FPGA-Field Gate2. GAL-Generic1.PAL-Array logicEPLD.硬件的軟化設(shè)計一個器件的邏輯功能可以經(jīng)過編程來配置.ISP-In System programmer技術(shù)這種技術(shù)指的是:只需把器件插入系統(tǒng)內(nèi)部的電路板上,就能對其進展編程或再編程,從而使電子系統(tǒng)具有極強的靈敏性和適用性.這類器件是用E2PROM 或FLASH MEMORY存儲編程信息的.ICR -In Circuit Reconfigurability這類器件利用SRAM存儲信息,不需求在編程器上編程,可直接在PCB上對器件編程.通常編程信息存于外附加的EPROM,
3、E2PROM或軟硬盤上,在系統(tǒng)任務(wù)之前,先將存于器件外的編程信息輸入到器件內(nèi)的SRAM里,然后器件才開場任務(wù).可編程器件的構(gòu)成:邏輯單元陣列門 反相器、觸發(fā)器、宏單元可編程部分互聯(lián)資源聯(lián)線資源I/O單元此陣列可編程為所需得邏輯功能組合此為可編程的開關(guān)陣列.PLD中邏輯器件的符號:1.互補緩沖器AAA2.固定銜接3.編程銜接4.被擦除.5.與邏輯&Z=ACEABCDEZ=A+C+EABCDE6.或邏輯.2 可編程陣列邏輯PAL可編程與陣列、固定的或陣列和輸出反響單元構(gòu)成。沿用了prom中的熔絲式雙極型工藝。它又分為:1。根本與或陣列型PAL.2??删幊梯斎?輸出型2輸入輸出端的數(shù)目可根據(jù)實踐需求
4、來配 置即提供雙相輸入/輸出功能.適于用來設(shè)計編碼、譯碼器、數(shù)據(jù)選擇器。也可用來做串行數(shù)據(jù)移位。它具有三態(tài)輸出緩沖器和反響緩沖器。因此1可構(gòu)成簡單的觸發(fā)器PAL.3。帶反響的存放型構(gòu)造在可編程輸入/輸出型的根底上加了一個D觸發(fā)器以及共用時鐘和共用輸出使能端因此,它具有記憶功能可構(gòu)成計數(shù)器、移位存放器等同步是序邏輯PAL.4。帶異或的存放器型構(gòu)造8個乘積項分兩組相或,然后作異或運算在帶反響的存放型構(gòu)造根底上,將其內(nèi)部可使一些時序電路設(shè)計得到簡化PAL.5。算術(shù)選通反響型構(gòu)造在帶異或的存放器型構(gòu)造根底上,將輸入信號B與反響信號A經(jīng)算術(shù)選通后,再加到與陣列的輸入端。用于實現(xiàn)加、減、大于、小于等算術(shù)運
5、算PAL.&AB1A+BAABAB0AB算術(shù)選通.6.異步可編程存放器輸出型構(gòu)造器件內(nèi)部的D觸發(fā)器的CP端、S端與R端均由公用乘積項單獨編程控制。而D端的電平由極性控制輸入決議。適宜于設(shè)計復(fù)雜異步時序邏輯電路PAL.極性控制用異或門來實現(xiàn) 1 111011110輸出高電平有效輸出低電平有效異或門或門. 通用陣列邏輯GALGALPAL型GALISP型GALFPLA型GALFPALField Programmable Logic Array.PAL型GALPAL +OLMC+ILMC+BLMC = GALOutput logic Macro cell輸出邏輯宏Bury logic Macro Ce
6、ll隱埋邏輯宏此邏輯單元不與I/O引出端相聯(lián).宏單元輸出構(gòu)造在器件的輸出與反響通路中添加了多路選擇器,大大加強了輸出和反響的靈敏性GAL. CPLD 復(fù)雜可編程器件CPLD由GAL開展而來,其主體仍是與陣列和邏輯宏構(gòu)造分區(qū)陣列構(gòu)造從內(nèi)部構(gòu)造來看,可分兩大類:.總結(jié):從電路原理圖可得知:PAL-輸出構(gòu)造固定,只能一次編程GAL - 添加了輸出宏,使編程更靈敏與陣列可編程或陣列固定與陣列可編程 沒有獨立的或陣列.或門放在OLMC中了.CPLD-添加了與或規(guī)模,輸出宏數(shù)目,再新增了隱埋邏輯宏,開關(guān)矩陣.編程數(shù)據(jù)存在: EEprom 中如今的電子設(shè)備,單純用模擬電路實現(xiàn)的少,普通都是:.微弱信號放大高
7、速數(shù)據(jù)采集大功率輸出采用模擬電路信號處置控制采用數(shù)字電路CPU, MEMORY,PLD.以致如今許多電子系統(tǒng)僅由三種規(guī)范器件構(gòu)成: 1. CPU 微處置器 2. MEMORY 存儲器 3.CPLD 、FPGA 可編程器件.HDL作功能描畫邏輯綜合Logic Synthsis規(guī)劃布線器件實現(xiàn)門級仿真功能驗證TOP-DOWN.TOP- DOWN設(shè)計方法的優(yōu)點:1.從功能描畫開場,到物理實現(xiàn),這個過程符合 人的設(shè)計思想。2。功能設(shè)計可完全獨立于物理實現(xiàn)。HDL 可不含任何 器件的物理信息,到最后才 選器件。3。設(shè)計可再利用,設(shè)計結(jié)果完全可以以一種知識產(chǎn)權(quán)的方式用于不同的產(chǎn)品設(shè)計中。.采用TOPDOWN的設(shè)計其結(jié)果的優(yōu)劣取決于三個要素:1。描畫手段 :VHDL、Veril
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2026青海省考試錄用公務(wù)員1356人備考題庫及答案詳解1套
- 跨境貿(mào)易績效考核與激勵機制手冊
- 2026那福建省寧德市福安市德藝學(xué)校高中部27人教師招聘備考題庫有答案詳解
- 2026西安市灞橋區(qū)職業(yè)高級中學(xué)教師招聘備考題庫及完整答案詳解1套
- 2026年地方特色美食推廣策略指南
- 財政部安全教育培訓(xùn)課件
- 來個年終總結(jié)文案簡短(3篇)
- 職業(yè)醫(yī)學(xué)視角下的健康經(jīng)濟學(xué)
- 職業(yè)健康管理行業(yè)自律規(guī)范制定
- 職業(yè)健康大數(shù)據(jù)平臺構(gòu)建與優(yōu)化
- 2025年司法鑒定人資格考試歷年真題試題及答案
- 江蘇省連云港市2024-2025學(xué)年第一學(xué)期期末調(diào)研考試高二歷史試題
- 生成式人工智能與初中歷史校本教研模式的融合與創(chuàng)新教學(xué)研究課題報告
- 2025年湖北煙草專賣局筆試試題及答案
- 2026年開工第一課復(fù)工復(fù)產(chǎn)安全專題培訓(xùn)
- 特殊人群(老人、兒童)安全護理要點
- 2026年檢察院書記員面試題及答案
- 《煤礦安全規(guī)程(2025)》防治水部分解讀課件
- 2025至2030中國新癸酸縮水甘油酯行業(yè)項目調(diào)研及市場前景預(yù)測評估報告
- 2025年保安員職業(yè)技能考試筆試試題(100題)含答案
- 尾礦庫閉庫綜合治理工程項目可行性研究報告
評論
0/150
提交評論