實(shí)驗(yàn)1門電路的功能測(cè)試_第1頁(yè)
實(shí)驗(yàn)1門電路的功能測(cè)試_第2頁(yè)
實(shí)驗(yàn)1門電路的功能測(cè)試_第3頁(yè)
實(shí)驗(yàn)1門電路的功能測(cè)試_第4頁(yè)
實(shí)驗(yàn)1門電路的功能測(cè)試_第5頁(yè)
免費(fèi)預(yù)覽已結(jié)束,剩余1頁(yè)可下載查看

付費(fèi)下載

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

.實(shí)驗(yàn)一門電路的功能測(cè)試1.實(shí)驗(yàn)?zāi)康摹?〕熟悉數(shù)字電路實(shí)驗(yàn)裝置,能正確使用裝置上的資源設(shè)計(jì)實(shí)驗(yàn)方案;〔2〕熟悉雙列直插式集成電路的引腳排列及使用方法;〔3〕熟悉并驗(yàn)證典型集成門電路邏輯功能。2.實(shí)驗(yàn)儀器與材料〔1〕數(shù)字電路實(shí)驗(yàn)裝置1臺(tái);〔2〕萬(wàn)用表1塊〔3〕雙列直插集成電路芯片74LS00、74LS86、74LS125各1片,導(dǎo)線假設(shè)干。3.知識(shí)要點(diǎn)〔1〕數(shù)字電路實(shí)驗(yàn)裝置的正確使用TPE-D6A電子技術(shù)學(xué)習(xí)機(jī)是一種數(shù)字電路實(shí)驗(yàn)裝置,利用裝置上提供的電路連線、輸入鼓勵(lì)、輸出顯示等資源,我們可以設(shè)計(jì)合理的實(shí)驗(yàn)方案,通過(guò)連接電路、輸入鼓勵(lì)信號(hào)、測(cè)試輸出狀態(tài)等一系列實(shí)驗(yàn)環(huán)節(jié),對(duì)所設(shè)計(jì)的邏輯電路進(jìn)展結(jié)果測(cè)試。該實(shí)驗(yàn)裝置功能模塊組成如圖1.1所示。圖中①為集成電路芯片區(qū),有15個(gè)IC插座及相應(yīng)的管腳連接端子,其中A13是8管腳插座,A11、A12是14管腳插座,A1、A2、A3、A7、A8是16管腳插座,A4、A5是18管腳插座,A9、A14、A16、A7、A8是20管腳插座,A10、A15是24管腳插座。根據(jù)雙列直插式集成電路芯片的管腳數(shù)可以選擇一樣管腳數(shù)的IC插座,并將集成電路芯片插入IC插座〔凹口側(cè)相對(duì)應(yīng)〕,可以通過(guò)導(dǎo)線將管腳引出的接線端相連,實(shí)現(xiàn)電路的連接。圖中②為元件區(qū),有多個(gè)不同參數(shù)值的電阻、電容以及二極管、三極管、穩(wěn)壓管、蜂鳴器等元件可供連接電路時(shí)選擇。圖中③為電位器區(qū),有1k、10k、22k、100k、220k阻值的電位器等元件可供連接電路時(shí)選擇。圖中④為直流穩(wěn)壓電源區(qū),是裝置部的直流穩(wěn)壓電源提供的+5V、-5V、+15V、-15V電源輸出引腳,可以為有源集成芯片提供工作電源電壓。圖中⑤為邏輯電平輸入?yún)^(qū),有8個(gè)開(kāi)關(guān)S0S7,在測(cè)試電路邏輯功能時(shí),可以提供高、低邏輯電平作為鼓勵(lì)輸入信號(hào)。圖1.2為其部原理電路。圖1.2圖中⑥為單脈沖輸入?yún)^(qū),在測(cè)試電路邏輯功能時(shí),可以由按鍵手動(dòng)單拍提供一個(gè)單脈沖作為鼓勵(lì)輸入信號(hào),可以由不同端子選擇正脈沖或是負(fù)脈沖。圖中⑦為可調(diào)連續(xù)脈沖輸入?yún)^(qū),在測(cè)試電路邏輯功能時(shí),可以由該端子提供連續(xù)脈沖作為鼓勵(lì)輸入信號(hào)。連續(xù)脈沖的頻率可以通過(guò)開(kāi)關(guān)Ⅰ、Ⅱ、Ⅲ檔位粗調(diào)和旋鈕精調(diào)來(lái)確定。圖中⑧為固定脈沖輸入?yún)^(qū),可以提供1Hz、1kHz、1MHz三組連續(xù)脈沖,作為測(cè)試電路邏輯功能時(shí)的輸入鼓勵(lì)信號(hào)。圖中⑨為電平顯示輸出區(qū),有8個(gè)發(fā)光二極管D0D7,在測(cè)試電路邏輯功能時(shí),可以作為輸出部件指示輸出信號(hào)的邏輯狀態(tài)是高電平還是低電平。圖1.3為其部原理電路。圖1.3圖中⑩為數(shù)碼段位顯示輸出區(qū),有4個(gè)數(shù)碼管,每個(gè)數(shù)碼管的a、b、c、d、e、f、g、dp端由被測(cè)邏輯電路輸出的段選信號(hào)直接驅(qū)動(dòng)。圖中?為數(shù)碼管譯碼顯示輸出區(qū),有4個(gè)數(shù)碼管,由于裝置部每個(gè)數(shù)碼管連接有顯示譯碼器,所以,每個(gè)數(shù)碼管的顯示由被測(cè)電路輸出的4位二進(jìn)制代碼信號(hào)驅(qū)動(dòng)。. >.圖中?為邏輯筆測(cè)試輸出區(qū),將被測(cè)電路的輸出接至該區(qū)的測(cè)試插口,被測(cè)電路的三態(tài)輸出情況可以由紅、綠、黃三個(gè)發(fā)光二極管分別指示出來(lái)。圖中?為實(shí)驗(yàn)裝置交流電源開(kāi)關(guān)?!?〕雙列直插式TTL集成電路的正確使用74LS00、74LS86、74LS125都是具有14個(gè)管腳的雙列直插式TTL集成電路。其管腳排列順序如圖1.4所示。引腳的識(shí)別方法是:將集成芯片正面〔有印刷的型號(hào)〕對(duì)準(zhǔn)使用者,以凹口側(cè)小標(biāo)志點(diǎn)"?〞為起始腳1,逆時(shí)針?lè)较蚯皵?shù)1,2,3-----N腳,其中,7號(hào)引腳為接地引腳,14號(hào)引腳為+5V電源輸入引腳,其余引腳為邏輯電路輸入信號(hào)、輸出信號(hào)引腳,使用時(shí)根據(jù)功能查找IC手冊(cè)可知各管腳功能。例如,74LS00是四—2輸入與非門,圖1.574LS00管腳示意圖。74LS86是四—2輸入異或門,圖1.6為74LS86管腳示意圖。74LS125是四—三態(tài)同相輸出緩沖器,圖1.7為74LS125管腳示意圖?!?〕各種常用門電路的邏輯符號(hào)如圖1.8所示。圖1.8根本門電路邏輯符號(hào)〔4〕集成電路使用考前須知.TTL集成電路TTL電路(OC門和三態(tài)門除外)的輸出端不允許并聯(lián)使用,也不允許直接與+5V電源或地線相連,否則將會(huì)使電路的邏輯混亂并損害器件。TTL電路輸入端外接電阻要慎重,要考慮輸入端負(fù)載特性。針對(duì)邏輯門不同外接電阻阻值有特別要求,否則會(huì)影響電路的正常工作。多余輸入端的處理:輸入端可以串入1只100Ω—10KΩ的電阻或直接接電源來(lái)獲得高電平輸入。直接接地為低電平輸入?;蜷T及或非門等TTL電路的多余輸入端不能懸空,只能接地。與門,與非門等TTL電路的多余輸入端可以懸空〔相當(dāng)高電平〕,但懸空時(shí)對(duì)地呈現(xiàn)阻抗很高,容易受到外界干擾,因此可將它們接電源或與其他輸入并聯(lián)使用,但并聯(lián)時(shí)對(duì)信號(hào)的驅(qū)動(dòng)電流的要求增加了。嚴(yán)禁帶電操作,要在電路切斷電源的時(shí)候拔插集成電路,否則容易引起集成電路的損壞。CMOS集成電路VCC接電源正極,VSS接電源負(fù)極〔通常接地〕,不允許反接。同樣在裝接電路,拔插集成電路時(shí),必須切斷電源,嚴(yán)禁帶電操作。多余輸入端不允許懸空,應(yīng)按邏輯要求處理接電源或地,否則將會(huì)使電路的邏輯混亂并損害器件。器件的輸入信號(hào)不允許超出電源電壓圍,或者說(shuō)輸入端的電流不得超過(guò)10毫安假設(shè)不能保證這一點(diǎn),必須在輸入端串聯(lián)限流電阻,CMOS電路的電源電. >.壓應(yīng)先接通,再接入信號(hào),否則會(huì)破壞輸入端的構(gòu)造,關(guān)機(jī)時(shí)應(yīng)先斷輸入信號(hào)再切斷電源。4.實(shí)驗(yàn)容及要求使用數(shù)字電路實(shí)驗(yàn)裝置,將相應(yīng)的集成芯片插入IC插座,并使用導(dǎo)線將門電路輸入端接實(shí)驗(yàn)箱的邏輯開(kāi)關(guān),輸出端接發(fā)光二極管LED,測(cè)試與非門、異或門、三態(tài)緩沖器的邏輯功能。驗(yàn)證與非門的邏輯功能。選擇74LS00集成電路芯片中的一個(gè)與非門,按照?qǐng)D1.9連接電路〔注意:按實(shí)驗(yàn)操作規(guī)要求,嚴(yán)禁帶電操作〕。電路通電運(yùn)行,驗(yàn)證不同輸入信號(hào)下,輸出信號(hào)的邏輯狀態(tài)。按表1.1分別設(shè)置輸入A,B〔0,1〕信號(hào),觀察輸出結(jié)果〔看發(fā)光二極管,如燈亮為1,燈滅為0〕,并將實(shí)驗(yàn)數(shù)據(jù)填入表1.1中。分析實(shí)驗(yàn)數(shù)據(jù),歸納總結(jié)實(shí)驗(yàn)測(cè)試結(jié)果,說(shuō)明與非門電路邏輯功能。1.1與非門電路邏輯功能測(cè)試表輸入與非門輸出Q=(AB),A〔S1〕B〔S2〕LED燈〔D0〕狀態(tài)邏輯值(0或1)用文字說(shuō)明0〔L〕0〔L〕0〔〕1〔〕1〔〕0〔〕1〔〕1〔〕(a)(b)圖1.9TTL與非門電路實(shí)驗(yàn)接線圖(2)與非門的應(yīng)用一選擇74LS00集成電路芯片中的另一個(gè)與非門,將兩個(gè)輸入端短接,當(dāng)一個(gè)輸入端用,參考圖1.10連接電路〔注意:按實(shí)驗(yàn)操作規(guī)要求,嚴(yán)禁帶電操作〕。電路通電運(yùn)行,撥動(dòng)開(kāi)關(guān)S3,觀察輸出信號(hào)邏輯狀態(tài)隨輸入的變化,并將實(shí)驗(yàn)數(shù)據(jù)填入表1.2中。分析實(shí)驗(yàn)現(xiàn)象,歸納總結(jié)實(shí)驗(yàn)測(cè)試結(jié)果。1.2與非門實(shí)現(xiàn)反相器〔非門〕電路邏輯功能測(cè)試表輸入反相器輸出Q=(A),A=B〔S3〕LED燈〔D1〕狀態(tài)邏輯值(0或1)用文字說(shuō)明0〔〕1〔〕c)分析表1.1的測(cè)試結(jié)果,設(shè)計(jì)用與非門實(shí)現(xiàn)反相器〔非門〕的第二種接線方案。圖1.10TTL與非門電路實(shí)驗(yàn)接線圖. >.(3)與非門的應(yīng)用二將上兩步實(shí)驗(yàn)電路中的第一個(gè)與非門輸出端與第二個(gè)反相器的輸入端相連,如1.11所示。使用裝置上的邏輯開(kāi)關(guān)輸入、LED燈邏輯電平顯示輸出資源進(jìn)展功能驗(yàn)證,將實(shí)驗(yàn)數(shù)據(jù)記錄于表1.3中。表1.3與非門應(yīng)用二電路邏輯功能測(cè)試表輸入輸出Q=((AB)’)’=ABA〔S1〕B〔S2〕LED燈顯示狀態(tài)邏輯值(0或1)說(shuō)明0〔〕0〔〕0〔〕1〔〕1〔〕0〔〕1〔〕1〔〕合理選擇數(shù)字電路實(shí)驗(yàn)裝置中的輸入、輸出資源模塊,設(shè)計(jì)實(shí)驗(yàn)方案,實(shí)現(xiàn)對(duì)1.12所示輸入、輸出信號(hào)的驗(yàn)證測(cè)試。將上述實(shí)驗(yàn)方案及測(cè)試效果寫入實(shí)驗(yàn)報(bào)告。驗(yàn)證異或門的邏輯功能。選擇74LS86集成電路芯片中的一個(gè)異或門,進(jìn)展異或門邏輯功能驗(yàn)證。參照1.9與非門實(shí)驗(yàn)電路,畫出異或門實(shí)驗(yàn)電路圖,并按照自己設(shè)計(jì)的實(shí)驗(yàn)方案連線電路〔注意:按實(shí)驗(yàn)操作規(guī)要求,嚴(yán)禁帶電操作〕。電路通電運(yùn)行,上、下?lián)軇?dòng)相應(yīng)輸入開(kāi)關(guān),觀察不同輸入信號(hào)下輸出信號(hào)的邏輯狀態(tài),并將實(shí)驗(yàn)數(shù)據(jù)填入表1.3異或門功能驗(yàn)證測(cè)試表中。選擇適宜的萬(wàn)用表電壓檔位進(jìn)展量測(cè)。測(cè)量開(kāi)關(guān)信號(hào)上下?lián)軇?dòng)時(shí)的高、低電平值,測(cè)量在開(kāi)關(guān)電平輸入信號(hào)鼓勵(lì)下異或門輸出信號(hào)的高、低電平值,將測(cè)量結(jié)果記錄補(bǔ)充填入表1.3?!补?jié)點(diǎn)電平值:即電氣節(jié)點(diǎn)"對(duì)地〞的電壓值。〕表1.3異或門電路邏輯功能測(cè)試表輸入異或門輸出Q=ABA〔S1電平〕B〔S2電平〕邏輯值(0或1)電平值〔單位〕

說(shuō)明0〔〕0〔1〔1〔

0〔〕1〔〕0〔〕1〔

〕〕〕〕測(cè)試中萬(wàn)用表電壓測(cè)量量程檔位:分析實(shí)驗(yàn)數(shù)據(jù),歸納總結(jié)實(shí)驗(yàn)測(cè)試結(jié)果,說(shuō)明異或門邏輯功能。分析表1.3,將異或門的一個(gè)輸入端分別接0或接1應(yīng)用情況,說(shuō)明這種應(yīng)用下異或門實(shí)現(xiàn)的輸入、輸出之間的邏輯變換功能。〔5〕三態(tài)門功能驗(yàn)證74LS125是一個(gè)部集成了4個(gè)三態(tài)同相緩沖器的集成電路芯片,其部邏輯及管腳分配如圖1.7所示。選擇74LS125集成電路芯片中的1個(gè)三態(tài)同相緩沖器,按照?qǐng)D1.13連接電路〔注意:按實(shí)驗(yàn)操作規(guī)要求,嚴(yán)禁帶電操作〕。電路通電運(yùn)行,首先,撥動(dòng)開(kāi)關(guān)S1至"H〞,隨后上、下?lián)軇?dòng)開(kāi)關(guān)S2,觀察并記錄LED燈的邏輯狀態(tài);然后,將開(kāi)關(guān)S1撥至"L〞,隨后上、下?lián)軇?dòng)開(kāi)關(guān)S2,觀察并記錄LED燈的邏輯狀態(tài)。將實(shí)驗(yàn)數(shù)據(jù)填入表1.4中??偨Y(jié)歸納三態(tài)同相緩沖器的三個(gè)輸出狀態(tài)以及同相輸出的含義。. >.圖1.13表1.4三態(tài)同相輸出緩沖器邏輯功能測(cè)試表輸入輸出QA〔S1〕

B〔S2〕LED燈〔D0〕狀態(tài)

邏輯值(0或1)說(shuō)明1〔H〕 0〔L〕1〔H〕0〔L〕0〔L〕1〔H〕〔6〕三態(tài)門應(yīng)用使用一片74LS125部的3個(gè)三態(tài)門接成圖1.14所示電路。3個(gè)三態(tài)門的控制端分別由是S1、S2、S3控制,數(shù)據(jù)輸入端分別接連續(xù)脈沖信號(hào)、+VCC(+5V)以及接地,將3個(gè)三態(tài)門輸出端短接,實(shí)現(xiàn)一個(gè)輸出。根據(jù)三個(gè)開(kāi)關(guān)不同狀態(tài)觀察指示燈的變化,按照表1.5記錄實(shí)驗(yàn)數(shù)據(jù)。分析實(shí)驗(yàn)數(shù)據(jù),總結(jié)歸納三態(tài)門輸出短接正常應(yīng)用時(shí)S1、S2、S3控制信號(hào)的組合情況。圖1.14表1.5三態(tài)門應(yīng)用測(cè)試表輸入信號(hào)輸出A1A2A3S1S2S3LED狀態(tài)邏輯值0000010100〔地〕1〔+5V〕連續(xù)脈011沖100101110111預(yù)習(xí)要求〔1〕認(rèn)真閱讀實(shí)驗(yàn)講義容. >.〔2〕查閱74LS00\74LS86\74LS125器件手冊(cè)〔3〕畫好進(jìn)展實(shí)驗(yàn)用各芯片管腳圖,實(shí)驗(yàn)接線圖?!?〕畫好實(shí)驗(yàn)用記錄表格。實(shí)驗(yàn)報(bào)告要求〔1〕分析、整理實(shí)驗(yàn)表格,總結(jié)歸納實(shí)驗(yàn)結(jié)果?!?〕分析總結(jié)與非

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論