電腦硬體基礎(chǔ)知識(shí)大全_第1頁(yè)
電腦硬體基礎(chǔ)知識(shí)大全_第2頁(yè)
電腦硬體基礎(chǔ)知識(shí)大全_第3頁(yè)
電腦硬體基礎(chǔ)知識(shí)大全_第4頁(yè)
電腦硬體基礎(chǔ)知識(shí)大全_第5頁(yè)
已閱讀5頁(yè),還剩25頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

付費(fèi)下載

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

重月第硬醴基碘知^大全(上)主板之所以把道柬西放在第一位,是因卷作卷它太重要。我件子常足的主板是ATX主板。它是探用印刷雷路板(PCB)裂造而成。是在一槿幺色冬彖材料上揉用霜子印刷工蓼裂造的。市埸上主要有4盾板輿6眉板二槿。常足的都是4眉板。用61PCB板^音十的主板不易燮形,穩(wěn)定性大大提高。如果你有幸黃到了61板,那可幺田舉寸超值?。」?!在主板的每1都怖滿(mǎn)了雷路,所以,如果PCB板堞壤,比較馨的懣藉我憑工程肺高超的技彳桿,可以通謾搭明2泉雉修,比較殿重的吉舌,造片主板的生命也就到此結(jié)束了!主板上面的零件看起來(lái)眼花^^L,可他憑都是非常有脩有理的排列著。主要包括一彳固CPU插座;北槁晶片、南槁晶片、BIOS晶片等三大晶片;前端系統(tǒng)隆流排FSB、^l意醴隆流排、圈形隆流排AGP、數(shù)摞交換隆流排HUB、外^^流排PCI等五大隆流排;^^介面FDD、通用串行^^介面USB、集成^勤重子^^介面IDE等七大介面。一、主板上的主要晶片1、北槁晶片MCH在CPU插座的左方是一固言己I意醴控制晶片,也叫北槁晶片、一般上面有一金呂^的散熱片。北槁晶片的主要功能是數(shù)摞僖輸?shù)湫烹娇刂?。它一方面通謾前端隆流排輿CPU交換信虢,另一方面又要輿言己意颼、AGP、南槁交換信虢。北槁晶片壤了以彳爰的現(xiàn)象多卷不亮,有畤亮彳爰也不斷死檄。如果工程白幣判定你的北槁晶片塌了,再如果你的主板又比較老的三舌,基本上就沒(méi)有什麼雉修的^值了。2、南槁晶片ICH4南槁晶片主要^^外部^^的數(shù)摞虞理輿僖翰。比ICH4早的有ICH1、ICH2、ICH3,但它不支持USB2.0。而ICH4支持USB2.0。顯分它件號(hào)也很曾罩:南槁晶片上有82801AB82801BB82801cB82801DB分別舉寸鷹ICH1ICH2ICH3ICH4。南槁晶片壤彳爰的現(xiàn)象也多卷不亮,某些遇遏^^不能用,比如IDE口、FDD口等不能用,也可能是南槁塌了。因卷南北槁晶片比較貴,焊接又比較特殊,取下它件號(hào)需要事力的BGA倭,所以一般的雉修黠瓢法修彳復(fù)南北槁。3、BIOS晶片F(xiàn)WH它是把一些直接的硬醴資^固化在一固只^言己|意醴內(nèi)。是軟醴和硬醴之^^重要介面。系統(tǒng)改勤畤首先彳隹它道裹^用一些硬醴資言電它的性能直接影警著系統(tǒng)軟醴輿硬醴的相容性。例如一些早期的主板不支持大於二十G的硬碟等冏題,都可以通謾升級(jí)BIOS來(lái)解決。我憑日常便用畤遇到的一些典新^^不相容的冏題也可以通謾升級(jí)來(lái)解決。如果你的主板突然不亮了,而CPU凰扇仍在傅勤,那麼你首先)?^考感BIOS晶片是否損壤。4、系統(tǒng)畤金童彝生器CLK在主板的中^位置有彳固晶振元件,它曾羥生一系列高步期隔薊波,適些原始的月府薊波再輸入到畤金童彝生器晶片內(nèi),^謾整形典分步削然彳爰分配幺合^^需要的各槿步真率。5、超級(jí)輸入輸出介面晶片I/O它一般位於主板的左下方或左上方,主要晶片有Winbond輿ITE,它^^把維然、滑鼠、串口迤來(lái)的串行數(shù)摞醇化卷旋行數(shù)摞。同畤也舉寸加口輿軟^口的數(shù)摞迤行慮理。在我件號(hào)的雉修現(xiàn)埸,言者如維然輿滑鼠口壤,列印口壤等一些外^不能用,多卷I/O晶片壤,有畤甚至造成不亮的現(xiàn)象。6、磬卡晶片因卷現(xiàn)在的主板多數(shù)都集成了磬卡,而且集成的多卷AC’97磬卡晶片。常然,也有CMI的8738磬卡晶片等。如果你的集成磬卡波有磬音,道兄壤了的可能性最大。二、主板上主要的插座1、CPU插座目前所有的主板都揉用了socket系列零拔力插座。早期的P3探用的socket370插座,現(xiàn)在的P4多探用socket478插座,早期的P4也有探用socket423插座的,intel的伺服器CPU如:至弓金(Xeon)即探用了socket603插座。Intel舉寸CPU封裝格式的不斷燮化^我件號(hào)造些fan件膝合他送了不少^啊!不謾近日醵^intel下一代CPU的封裝格式遢是揉用socket478的格式,造舉寸於不斷追求性能的DIYer件號(hào)來(lái)^可是一固好消息啊。2、^^意醴隆流排插座現(xiàn)在市埸上我憑能兄到的言己I意醴有SDRAM、DDRSDRAM、RAMBUS三不重。SDRAM者己意颼由於DDR者己意颼的^格下^已^逐漸淡出市埸它探用168幺泉插座中^輿左遏有雨固防反插斷口;DDRSDRAM由於非常高的性^比已^成卷市埸的主流。它探用1842泉插座,在中^只有一固防反插斷口;RAMBUS言己|意醴雎然性能好,但是^格一直高踞不下,加上intel已^放粢了舉寸它的支持,所以它的前途至今遢只是一固熟念!它的插座探用184幺泉RIMM插座,是在中^有雨固防反插斷口。有些客戶(hù)多次反映在845主板上有畤言己1意骨髓忍不全的現(xiàn)象,道是因卷Iintel845系列主板只能支持4固Bank(一固Bank可以理解^”意鵬?條的一面),在845系列主板上一般^有三固者己意颼插槽,而第二固插槽輿第三固插槽共用二固Bank。所以,如果你在第二彳固典第三彳固插槽插的言己I意醴脩卷曼面的256M,那麼就只能言忍到一彳固256M。3、AGP圈形隆流排插座它位於CPU插座的左遏,呈棕色。它的步真率卷64MHZ。彳隹速度上分卷AGP2X,現(xiàn)在的多卷AGP4X,也有一些主板已^支持AGP8X。由於不同的速度所需要的重屋不同,所以一些主板不亮主要是用戶(hù)把老的AGP2X^卡插在的新的AGP2X主板上,彳隹而把AGP插座堞壤!令人欣慰的是一些新的主板已太坐在主板上集成了重屋自勤^第裝置它可以自勤虛散別^卡的重屋。4、PCI隆流排插座它呈現(xiàn)卷白色,在AGP插座的旁遏,因主板不同,多少不等。它的步真率卷32MHZ。多插條罔卡,磬卡等其他一些外^。5、IDE^^介面它一般位於主板的下委面。有四十金十八十幺泉。雨固IDE口加在一起,有畤一固呈^色,表示它卷IDE1。因卷系統(tǒng)首先檢測(cè)IDE1,所以IDE1^^接系統(tǒng)引醇硬碟?,F(xiàn)在的主板多已支持ATA100有得支持ATA133,但更高端的主板已^支持串行ATA它是在加行僖輸速率瓢法迤一步提高的情況下出現(xiàn)的一槿新的、具有更高僖輸速度的技彳桿,也符是下一代的主流技彳桿。一口^^了道麼多,我已余監(jiān)口乾舌燥了,大家再看看自己的主板,是不是感受它比以前熟悉了多了?哈哈!我件子也到^再兄的畤候了,即然今天^主板,那麼我就再^一固^於主板的消息吧,我憑技服中心近日接受了一批雉修的板子,我件號(hào)的工程白幣雉修起來(lái)特別困^,彳爰來(lái)^知情人士指黠,才樊現(xiàn)造批主板的PCB板遏余彖都有一固金十眼大小的缺口。不仔余田看根本分辨不出來(lái)。大家可不要小看道固小口中,它是耳箭想舉寸幸艮座主板打的事力的印言己!我件號(hào)居然修彳復(fù)了好多片,我都不得不傀服我件子的技彳桿水型了!道可不是自善的夠勺!所以,大家黃二手主板畤可一定要小心啊!CPU主要^^步真率。1.凡是懂得黠霜月細(xì)勺朋友,都)《吉亥舉寸瀕率‘雨固字熟悉透了吧!作卷檄器的核心CPU的步真率常然是非常重要的,因卷它能直接影警檄器的性能。那麼,您是否舉寸CPU步真率方面的冏魅瞭解得很透彳散呢?所需主步鼠也就是CPU正常工作畤的畤金童步真率,彳隹理^上言毒CPU的主步真越高,它的速度也就越快,因卷步真率越高,軍位畤金童遇期內(nèi)完成的指令就越多,彳隹而速度也就越快了。但是由於各槿CPU內(nèi)部結(jié)橫的差昊(如幺爰存、指令集),加不是畤童步真率相同速度就相同,比如PIII和賽揭,雷舄和DURON,賽揭和DURON,PIII輿雷舄,在相同主步真下性能都不同程度的存在著差昇。目前主流CPU的主步真都在600MHz以上,而步真率最高(注意,加非最快)的P4已^逢到1.7GHz,AMD的雷舄也已^逢到了1.3GHz,而且遢曾不斷提升。在486出現(xiàn)以彳爰,由於CPU工作步真率不斷提高,而PC檄的一些其他^^(如插卡、硬碟等)郤受到工蓼的限制,不能承受更高的步真率,因此限制了CPU步真率的迤一步提高。因此,出現(xiàn)了倍步真技彳桿,言亥技彳桿能別使CPU內(nèi)部工作步真率燮卷外部步真率的倍數(shù),彳隹而通謾提升倍步真而逢到提升主步真的目的。因此在486以彳爰我憑接角蜀到雨他新的概念-外步真典倍步鼠它件號(hào)典主步真之^的^保是外步真X倍步盟主版一顆CPU的外步真典今天我憑常^的FSB(Frontsidebus,前端踵流排)步真率是相同的(注意,是步真率相同),目前市埸上的CPU的外步真主要有66MHz(賽揭系列)、100MHz(部分PIII和部分雷舄以及所有P4和DURON)、133MHz(部分PIII和部分雷舄)。值得一提的是,目前有些媒醴宣僖一些CPU的外步真逢到了200MHz(DURON)、266MHz(雷舄)甚至400MHz(P4),^除上是把外步真典前端踵流排混卷一^了,其^它件號(hào)的外步真仍然是100MHz和133MHz,但是由於探用了特殊的技彳桿,使前端隆流排能別在一彳固畤金童遇期內(nèi)完成2次甚至4次僖翰,因此相常於聘前端隆流排步真率提升了好黑倍。不謾彳隹外步真典倍步真的定羲來(lái)看,它件號(hào)的外步真加未因此而彝生改燮,希望大家注意造一黠。今天外步真加未比常初提升多少,但是倍步真技彳桿今天已^^展到一固很高的陷段。以往的倍步真都只能逢到2-3倍,而現(xiàn)在的P4、雷舄都已^逢到了10倍以上,真不知道以彳爰遢曾不曾更高。眼下的CPU倍步真一般都已^在出摩前被^定(除了部分工程檬品),而外步真即未上金^。部分CPU如AMD的DURON和雷舄能別通謾特殊手段舉寸其倍步真迤行解金凱而INTEL4CPU即不行。由於外步真不斷提高,漸漸地提高到其他^^瓢法承受了,因此出現(xiàn)了分步真技彳行(其^^是主板北槁晶片的功能)。分步真技彳桿就是通謾主板的北槁晶片符CPU外步真降低,然彳爰再提供幺合各插卡、硬碟等^^。早期的66MHz外步真畤代是PCI^^2分填A(yù)GP^^不分步臭彳爰來(lái)的100MHz外步真畤代即是PCI^^3分步削AGP^^2/3分步真(有些100MHz的北槁晶片也支持PCI^^4分步真);目前的北槁晶片一般都支持133MHz外步鼠即PCI^^4分步星AGP^^2分步隊(duì)太恩之,在襟型外步真(66MHz、100MHz、133MHz)下北槁晶片必須使PCI^^工作在33MHz,AGP^^工作在66MHz,才能^亥晶片能正式支持亥槿外步短最彳爰再來(lái)^^CPU的超步隊(duì)CPU超步真其^就是通謾提高外步真或者倍步真的手段來(lái)提高CPU主步受隹而提升整固系統(tǒng)的性能。超步真的屣史已余監(jiān)很久逮(其^也就黑年),但是真正卷大家所喜愛(ài)即是彳隹賽揭系列的出4而^始的,其中賽揭300A超450、366超550直到今天遢卷人件號(hào)所津津攀道。而它件號(hào)就是通謾符賽揭CPU的66MHz外步真提升到100MHz彳隹而提升了CPU的主步兔而早期的DURON超步真劇典賽揭不同,它是通謾破解倍步靜^然彳爰提升倍步真的方式來(lái)提高步真率。^的看來(lái),超倍步真比超外步真更穩(wěn)定,因卷超倍步真沒(méi)有改燮外步鼠也就不曾影警到其他^^的正常建作;但是如果超外步鼠就可能遇到非襟型外步真如75MHz、83MHz、112MHz等,適些情況下由於分步真技彳桿的限制,致使其他^^都不能工作在正常的步真率下,彳隹而可能造成系統(tǒng)的不穩(wěn)定,甚至出現(xiàn)硬碟數(shù)摞丟失、殿重的可能損壤。因此,肇者在道裹告^大家:超步真雎有好慮,但是也十分危除,所以^大家慎重超步班2斶於超步真如果是AMD的CPU要超的^就瞭解一下他的步真率趣限吧AMD在不久前彝怖了它件號(hào)全新的AthlonXP慮理器,其步真率分別^XP1500+,1600+,1700+和1800+。^了舉寸抗IntelPentium4慮理器,AthlonXP重新探用了PR值(性能指數(shù))來(lái)襟耦慮理器,而AhlonXP1600+意味著挑有典Pentium41600MHz相同的性能。AthlonXP探用了全新基於0.18微米制程的Palonmino核心,其核心面稹由雷舄的120mm2增加卷128mm2。而封裝方式也燮卷類(lèi)期以FC-PGAPentiumIII的OPGA封裝。AMD宣耦在探用新核心彳爰AthlonXP的樊熱量符較同步加勺雷舄低20%。而更低的散熱量,自然也就意味著更弓金如的超步鼾生能。所以,我憑決定汨鬧一下AthlonXP的超步真能力。我件號(hào)逗攆了性^比較好的AthlonXP1600+。它比1800+要便宜言午多,但超步真能力似乎可以逢到1900Mhz以上。AthlonXP同檬有輿雷舄^似的L1槁路,不謾已被^射切斷,要想超步削首先必須符L1槁路重新相速。具醴速接槁路的方式可以參足本站相^文章。由於慮理器默熬重屋卷1.75v,要更好的樊揮慮理器的超步真趣限,道需要一現(xiàn)具借重^^^功能的主板。我件吩采用了磐英8K7A和8KHA+迤行了舉寸比,儒管8K7A在^^方式上較不便,但超步真性能郤好於新的8KHA+。在解步真之彳爰,我憑首先招倍步真^置卷6,然彳爰符外步真^置卷最高,在8K7A下,我件設(shè)尋慮理器超至最高200MHz(400MHzDDR)外步鼠通謾200MHz外步真下的”意醴性能汨鬧,我什何以看出超步靜爰的”意醴帶寞已^超出AMD760晶片40%左右。剛才的汨唁式僮僮只是凰冷狀魅下的結(jié)果,道不謾是彳固^始,接下來(lái)我件設(shè)辱在趣限致冷琪境下汨唁式慮理器的超步真趣限。安裝上水冷器彳爰。我件設(shè)冬重^^至2.k。而VDDR^至2.9v。汨唁式結(jié)果令人鷲欺,我件號(hào)最余冬符慮理器穩(wěn)定於178MHz外步真下,此畤步真率已高蓬1873.89MHz。雎然我伊子希望能突破1900MHz的障碾,但沒(méi)有成功。同畤我件號(hào)也褻現(xiàn)主板舉寸於AthlonXP的超步真也致^重要,雎然8KHA+探用更新的晶片^^挑有更好的性能,但在超步真能力方面郤不如其前輩8K7A。而新核心的AthlonXP超步真能力,也得到了瞬瞪?!币怩?.^^意醴的基碘知^RAM技彳桿搟麋CDRAM-CachedDRAM——高速^存言己I意醴CVRAM-CachedVRAM——高速^存視步真言己I意醴DRAM-DynamicRAM——勤熊言己I醴EDRAM-EnhancedDRAM——增弓金型勤熊者己I醴EDORAM-ExtendedDateOutRAM——外^充數(shù)摞模式者己I醴EDOSRAM-ExtendedDateOutSRAM——外^充數(shù)摞模式靜魅言己I醴EDOVRAM-ExtendedDateOutVRAM——外^充數(shù)摞模式視步斯己I醴FPM-FastPageMode 快速^模式FRAM-FerroelectricRAM——徽雷曾耨己I醴SDRAM-SynchronousDRAM——同步勤熊言己I醴SRAM-StaticRAM——靜魅言己I醴SVRAM-SynchronousVRAM——同步視步真言己I醴3DRAM-3DIMESIONRAM——3雉視步真慮理器事用者己I醴VRAM-VideoRAM——視步真言己I醴WRAM-WindowsRAM——視步斯己I醴(I■形慮理能力侵於VRAM)MDRAM-MultiBankDRAM——多槽勤熊言己I醴SGRAM-SignalRAM——罩口言己I醴言己I醴有哪些主要技彳桿指襟言己I意醴是具有喟己意'功能的^^,它用具有雨槿穩(wěn)定狀熊的物理器件來(lái)表示二迤位數(shù)碼“0”和“1”,造槿器件耦卷者己|意元件或者己|意罩元。者己|意元件可以是磁芯,半醇醴角蜀彝器、MOS雷路或重容器等。位(歷。是二迤位數(shù)的最基本軍位,也是言己|意醴存^^^的最小軍位,8位二迤位數(shù)耦卷一彳固位元^(Byte),可以由一彳固位元^或若干彳固位元^^成一彳固字(Word)在PC檄中一般言忍卷1固或2固位元^^成一固字。若干固I言己軍元^成一固存^罩元,大量的存^軍元的集合^成一固存^醴(MemoryBank)。卷了顯分存^醴內(nèi)的存^軍元,必須符它憑逐一迤行編虢,耦卷地址。地址典存^^元之^一一舉寸)?,且是存^^元的唯一襟言志。)?注意存^^元的地址和它裹面存放的內(nèi)容完全是雨回事。根摞言己1意醴在重月第中虞於不同的位置,可分卷主言己1意醴和輔助者己1意醴。在主檄內(nèi)部,直接輿CPU交換^^的言己1意首期有主言己1意醴或內(nèi)言己1意醴。在軌行期^,程式的數(shù)摞放在主言己|意醴丸各固存^罩元的內(nèi)容可通謾指令隨檄^^^冏的^I首期再卷隨檄存取者己1意醴(RAM)。另一槿言己|意醴叫只^言己|意醴(ROM),裹面存放一次性^入的程式或數(shù)摞,僮能隨檄^出。RAM和ROM共同分享主者己|意醴的地址空^。RAM中存取的數(shù)摞掉雷彳爰就曾丟失,而掉霜彳爰ROM中的數(shù)摞可保持不燮。因卷結(jié)橫、^格原因,主言己意颼的容量受限。卷滿(mǎn)足言十算的需要而探用了大容量的輔助存^器或耦外存^器,如磁片、光碟等者己1意醴的特性由它的技彳行參數(shù)來(lái)描述。存^容量:者己1意醴可以容納的二迤位瓷^量耦卷存^容量。一般主言己1意醴信己I醴)容量在襄十K到襄十M位元^左右;輔助者己1意醴(外存)在黑百K到襄千M位元^。存取遇期:言己|意醴的雨固基本操作卷者亶出輿嘉入,是指符^^在存^^元典存^寄存器(MDR)之^迤行^嘉。言己|意醴彳隹接收^出命令到被^出^^穩(wěn)定在MDR的輸出端卷止的畤^^隔,耦卷取數(shù)畤^TA雨次褐立的存取操作之^所需的最短畤^耦卷存^^期TMC。半醇醴言己1意醴的存取遇期一般卷60ns-100ns。言己1意醴的可靠性:言己1意醴的可靠性用平均故障^隔畤^MTBF來(lái)衡量。MTBF可以理解卷甬次故障之^的平均畤^^隔。MTBF越晨,表示可靠性越高,即保持正碓工作能力越弓金。性能^格比:性能主要包括言己1意醴容量、存^遇期和可靠性三^內(nèi)容。性能^格比是一固粽合性指襟,舉寸於不同的者己1意醴有不同的要求。舉寸於外存^器,要求容量趣大,而舉故爰僮常己I意醴即要求速度非??欤萘坎灰欢ù?。因此性能/^格比是^^整固言己意颼系統(tǒng)很重要的指襟。SDARM能成卷下一代言己|意醴的主流喝?快^模式(FPM)DRAM的黃金畤代已余監(jiān)謾去。隨著高效言己I意醴稹醴雷路的出現(xiàn)和卷侵化Pentium晶片建行效能而^音十的INTELHX、VX等核心暹輯晶片^的支持,人件號(hào)越來(lái)越陽(yáng)向於探用^展數(shù)摞輸出(EDO)DRAM。EDODRAM探用一槿特殊的言己1意醴^出雷路控制暹輯,在^^一彳固地址罩元畤,同畤改勤下一彳固速太亶地址軍元的^^遇期。彳隹而第省了重逗地址的畤^,使存^^流排的速率提高到40MHz。也就是^,輿快^言己|意醴相比,言己|意醴性能提高了招近15%?30%,而其裂造成本輿快^言己1意醴相近。但是EDO者己|意醴也只能輝煌一畤,其耦霸市埸的畤^符趣卷短暫。不久以彳爰市埸上主流CPU的主步躺尋高蓬200MHz以上。卷僵化慮理器建行效能,隆流排畤金童步真率至少要逢到66MHz以上。多媒醴愿用程式以及Windows95和WindowsNT操作系統(tǒng)舉寸內(nèi)存的要求也越來(lái)越高,卷幺爰解瓶第瓦只有探用新的言己1意醴結(jié)情,以支持高速隆流排畤童步真率,而不至於插入指令等待遇期。適檬,卷遹)?下一代主流CPU的需要,在理^上速度可輿CPU步真率同步,輿CPU共用一固畤童遇期的同步DRAM(SYNCHRONOUSDRAMS)即SDRAM(注意和用作CACHE的SRAMH別,SRAM的全嘉是StaticRAM即靜魅RAM,速度雎快,但成本高,不遹合做主存)愿建而生,典其它言己1意醴結(jié)情相比,性能'^格比最高,勢(shì)必招成卷言己I醴樊展的主流。SDRAM基於曼存^醴結(jié)橫,內(nèi)含雨固交金昔的存^障列,常CPU彳隹一固存^醴或障列^冏數(shù)摞的同畤,另一固已舉借好者亶嘉數(shù)摞。通謾雨固存^障列的繁密切換,言亶取效率得到成倍提高。去年推出除DRAM最高速度可逢100MHz,輿中槽Pentium同步,存^畤^高逢5?8ns,可符Pentium系統(tǒng)性能提高140%,輿Pentium100、133、166等每一槽次只能提高性能百分之襄十的CPU相比,換用SDRAM似乎是更明智的升級(jí)策略。在去年初言午多DRAM生羥摩家已^始上市4MBx4和2MBx8的16MBSDRAM者己意酬第但其成本較高。現(xiàn)在每一固言己1意醴生羥摩家都在^建SDRAM生羥幺泉。予直言十到今年底和1998年初,隨著64MSDRAM言己意颼脩的大量上市,SDRAM符估摞主醇地位。其^格也符大幅下降。但是SDRAM的樊展仍有^多困^要加以克服其中之一便是主板核心暹輯晶片^的限制。VX晶片^已^始支持168幺泉SDRAM,但一般VX主板只有一脩168幺泉者己|意醴槽,最多可上32MSDRAM,而曾瀑高效的HX主板即不支持SDRAM。^音十下一代Pentium主板晶片^TX符更好的支持SDRAM。Intel最新推出的下一代Pentium主板晶片^TX符更好的支持SDRAM。SDRAM不僮可用作主存,在^示卡事用者己|意醴方面也有廉泛)?用。舉寸^示卡來(lái)^,數(shù)摞帶寞越寞,同畤慮理的數(shù)摞就越多,^示的^^就越多,^示品^也就越高。以前用一槿可同畤迤行^^的曼端口視步真言己|意醴(VRAM)來(lái)提高帶寞,但道槿言己|意醴成本高,愿用受很大限制。因此在一般^示卡上,廉^的DRAM和高效的EDODRAM愿用很廉。但隨著64位^示卡的上市,帶寞已^大到EDODRAM所能逢到的帶寞的趣限,要逢到更高的1600x1200的解析度,而又儒量降低成本,就只能探用步真率逢66MHz、高帶寞的SDRAM了。SDRAM也符)?用於共用言己I意醴結(jié)橫(UMA)———槿集成主存和^示言己I意醴的結(jié)橫。道槿結(jié)橫在很大程度上降低了系統(tǒng)成本,因卷音午多高性能^示卡^格高昂,就是因卷其事用^示者己1意醴成本趣高,而UMA技彳桿符利用主存作^示者己意颼,不再需要增加事力^示言己意颼,因而降低了成本。什麼是FlashMemory者己I首亶?介貂^於為速言己1意醴有^知^近年來(lái),樊展很快的新型半醇醴者己1意醴是為速言己1意醴(FlashMemory)。它的主要特黠是在不加重的情況下能晨期保持存^的^^。就其本^而言,F(xiàn)lashMemory^於EEPROM值擦除可編程只^^意腮^型。它既有ROM的特黠,又有很高的存取速度,而且易於擦除和重嘉,功耗很小。目前其集成度已逢4MB,同畤^格也有所下降。由於FlashMemory的褐特侵黠,如在一些較新的主板上揉用FlashROMBIOS,曾使得BIOS升級(jí)非常方便。FlashMemory可用作固^大容量言己|意醴。目前普遍使用的大容量者己1意醴仍卷硬碟。硬碟雎有容量大和^格低的侵黠,但它是檄霜^借,有檄械磨損,可*性及耐用性相舉寸較差,抗彳薊擎、抗振勤能力弱,功耗大。因此,一直希望找到取代硬碟的手段。由於FlashMemory集成度不斷提高,^格降低,使其在便摧檄上取代小容量硬碟已成卷可能。目前研裂的FlashMemory都符合PCMCIA襟津可以十分方便地用於各槿可摧式重月第中以取代磁片。常前有雨槿^型的PCMCIA卡,一槿耦卷Flash者己|意醴卡,此卡中只有FlashMemory晶片^成的存^醴,在使用畤遢需要事力的軟醴迤行管理。另一槿耦卷Flash匿癌勤卡,此卡中除Flash晶片外遢有由微慮理器和其他暹輯重路^成的控制重路。它件號(hào)輿IDE襟型相容,可在DOS下象硬碟一檬直接操作。因此也常把它ffiffi^Flash固魅然。FlashMemory不足之虞仍然是容量遢不別大,^格遢不別便宜。因此主要用於要求可*性高,重量串鴛但容量不大的可摧式系統(tǒng)中。在586微檄中已把BIOS系統(tǒng)融留在Flash存^器中。什麼是ShadowRAM言己|意醴?ShadowRAM也耦卷“影子嘴己|意醴。它是卷了提高系統(tǒng)效率而探用的一槿事力技彳桿。ShadowRAM所使用的物理晶片仍然是CMOSDRAM(勤熊隨檄存取言己1意醴)晶片。ShadowRAM估摞了系統(tǒng)主存的一部分地址空^。其編址輪圉卷C0000?FFFFF,即卷1MB主存中的768KB?1024KB顯域。道彳固顯域通常也耦卷者己1意醴保留顯,用戶(hù)程式不能直接^冏。ShadowRAM的功能是用來(lái)存放各不重ROMBIOS的內(nèi)容?;蛘過(guò)ShadowRAM中的內(nèi)容是ROMBIOS的拷具。因此也把它耦卷ROMShadow(WShadowRAM的內(nèi)容是ROMBIOS的“影子”)。在檄器上重畤,符自勤地把系統(tǒng)BIOS、^示BIOS及其它遹配器的BIOS裝載到ShadowRAM的指定癌域中。由於ShadowRAM的物理編址輿舉寸鷹的ROM相同所以常需要^冏BIOS畤,只需^冏ShadowRAM即可而不必再^冏R(shí)OM通常^冏R(shí)OM的畤^在200ns左右,而^冏DRAM的畤^小於100ns(最新的DRAM晶片^冏畤^^60ns左右或者更小)。在系統(tǒng)建行的謾程中,^取BIOS中的數(shù)摞或^用BIOS中的程式模^是相常步真繁的。^然,探用了Shadow技彳桿彳爰,招大大提高系統(tǒng)的工作效率。按下按維你可以看到^地址空^分配圈,在如圈所示的1MB主存地址空^中,640KB以下的顯域是常規(guī)言己I意醴。640KB?768KB顯域保留^^示^彳薊癌。768KB?1024KB顯域即卷ShadowRAM顯。在系統(tǒng)^置中,又把逼他癌域按16KB大小的尺寸分卷現(xiàn),由用戶(hù)^定是否允言午使用。C0000?C7FFF造雨彳固16KB現(xiàn)(共32KB)通常用作^示卡的ROMBIOS的Shadow醴C8000?EFFFF造10固16KB現(xiàn)可作卷其他遹配器的ROMBIOS的ShadowHoF0000?FFFFF共64KB規(guī)定由系統(tǒng)ROMBIOS使用。ffi^^明的是,只有常系統(tǒng)配置有640KB以上的言己|意醴畤才有可能使用ShadowRAM。在系統(tǒng)者己1意醴大於640KB嗪用戶(hù)可在CMOS^置中按照ROMShadow分現(xiàn)提示,把超謾640KB以上的言己|意醴分月咸置卷“允^”(Enabled)即可。什麼是EDORAM?言己1意醴是重月第中最主要的部件之一。微檄^生以來(lái),它的心朦-CPU^^改朝換代,目前已彝展到了Pentiumll,較之於常初,它在速度上已有雨固數(shù)量級(jí)的增辰。而言己1意醴的橫成器件RAM(隨檄者己|意醴)—一般卷DRAM(勤熊隨檄言己|意醴),雎然罩固晶片的容量不斷^大,但存取速度加波有太大的提高。雎然人伸早就探用高速但昂貴的SRAM晶片在CPU和言己|意醴之^增加一槿幺爰彳薊^^--Cache,以幺爰彳薊雨者之^的速度不匹配冏題。但道加不能根本解決冏題。於是人伊眥注意力集中到DRAM介面(晶片收樊?dāng)?shù)摞的途彳堡上)。在RAM晶片之中,除存^^元之外,遢有一些附加暹輯重路,現(xiàn)在,人憑已注意到RAM晶片的附加暹輯重路,通謾增加少量的額外暹輯重路,可以提高在軍位畤^內(nèi)的數(shù)摞流量,即所需的增加帶寞。EDO正是在適固方面作出了管言式。^展數(shù)摞輸出(Extendeddataout--EDO,有畤也不再卷超^模式--hypermode)DRAM,和突彝式EDO(BustEDO-BEDO)DRAM是雨木重基於^模式”意醴的”意醴技彳桿。EDO大女勺一年前被引入主流PC,彳隹那以彳爰成標(biāo)午多系統(tǒng)摩商的主要者己1意醴逗攆。BEDO相舉寸更新一些,舉寸市埸的吸引遢未能逢到EDO的水型。EDO的工作方式頗類(lèi)期以於FPMDRAM:先角翳弗己|意醴中的一行,然彳然蜀彝所需的那一列。但是常找到所需的那脩^^畤,EDODRAM不是N翁亥列燮卷非角蜀陽(yáng)犬熊而且^^輸出蜀重偃他是FPMDRAM探取的方式),而是符輸出數(shù)摞幺爰彳薊顯保持^放,直到下一列存取或下一^遇期^始。由於幺爰彳薊癌保持^放,因而EDO消除了等待狀熊,且突彝式僖送更加迅速。EDO遢具有比FPMDRAM的6-3-3-3更快的理想化突彝式^^期畤金童安排:6-2-2-2。逼使得在66MHz隆流排上彳隹DRAM中^取一^由四彳固元素^成的數(shù)摞瑰畤能第省3彳固畤童遇期。EDO易於^^,而且在^格上EDO輿FPM沒(méi)有什麼差別,所以沒(méi)有理由不逗攆EDO。BEDODRAM比EDO能更大程度地改善FPM的畤童遇期。由於大多數(shù)PC鷹用程式以四周期突彝方式言方冏言己I意醴,以便填充高速幺爰僮常己I意醴(系統(tǒng)者己1意醴招數(shù)摞填充至L2高速幺爰存,如果沒(méi)有L2高速幺爰存,即填充至CPU),所以一旦知道了第一固地址,接下來(lái)的三固就可以很快地由DRAM提供。BEDO最本^的改迤是在晶片上增加了一固地址言十?dāng)?shù)器,用來(lái)跟蹬下一固地址。BEDO遢增加了流水幺泉級(jí),允言午^言方冏遇期被副分卷雨固部分。舉寸於言己1意醴^操作,第一部分^^^數(shù)摞彳隹言己1意醴障列中^至輸出級(jí)(第二級(jí)金^存),第二部分^^彳隹道一^存符數(shù)摞隆流排^勤至相)《的暹輯級(jí)別。因卷數(shù)摞已太坐在輸出幺爰彳薊顯內(nèi),所以^冏畤^得以縮短。BEDO能逢到的最大突彝式畤童安排卷5-1-1-1(探用52nsBEDO和66-MHz隆流排)比僵化EDO者己|意醴又第省了四固畤童遇期。RAM是如何工作的?^除的言己1意曾聯(lián)吉情由吉午言午多多的基本存^軍元排列成矩障形式加加上地址逗攆及^^控制等暹輯重路橫成。常CPU要彳隹言己1意醴中^取數(shù)摞畤,就曾逗攆者己1意醴中某一地址,加^^地址上存^^元所存^的內(nèi)容^走。早期的DRAM的存^速度很慢,但隨著言己|意醴技彳桿的來(lái)速樊展,隨彳爰樊展了一矛重耦卷快速^面模式(FastPageMode)的DRAM技彳桿,耦卷FPDRAMLFPM言己1意醴的^遇期彳隹DRAM障列中某一行的角蜀彝^始,然彳爰移至者己1意醴地址所指位置的第一列加角翳克^位置即包含所需要的數(shù)摞。第一脩^^需要被瞪^是否有效,然彳爰遢需要招數(shù)摞存至系統(tǒng)。一旦褻現(xiàn)第一脩正碓資言電言亥列即被燮卷非角翳朗犬熊,加卷下一固遇期作好舉借。適檬就引入了“等待狀熊”,因卷在^列卷非角翳朗犬熊畤不曾彝生任何事情(CPU必須等待言己1意醴完成一固遇期)。直到下一遇期^始或下一脩^^被^求畤,數(shù)摞輸出幺爰彳薊顯才被^^。在快^模式中,常^測(cè)到所需下一脩數(shù)摞所放位置相郝畤,就角蜀彝數(shù)摞所在行的下一列。下一列的角蜀彝只有在內(nèi)存中幺合定行上迤行順序^操作畤才有良好的效果。彳隹50納秒FPM言己|意醴中迤行^操作,理想化的情形是一固以6-3-3-3形式安排的突彝式遇期(6固畤童遇期用於^取第一固數(shù)摞元素接下來(lái)的每3固畤童遇期用於彳爰面3固數(shù)摞元素)。第一固陷段包含用於^取角蜀彝行列所需要的額外畤童遇期。一旦行列被角蜀彝彳爰,言己|意醴就可以用每脩數(shù)摞3固畤童遇期的速度僖送數(shù)摞了。FPRAM雎然速度有所提高,但仍然跟不上新型高速的CPU。很快又出現(xiàn)了EDORAM和SDRAM等新型高速的吉己|意醴晶片。介貂慮理器高速幺爰存的有^知^所需高速幺爰存,通常指的是Level2高速幺爰存,或外部高速幺爰存。L2高速幺爰存一直都^於速度趣快而^格也相常昂貴的一類(lèi)^^{意醴,耦卷SRAM(靜魅RAM),用來(lái)存放那些被CPU步真繁使用的數(shù)摞,以便使CPU不必依賴(lài)於速度較慢的DRAM。最曾罩形式的SRAM探用的是非同步^音十,即CPU符地址樊送幺合高速幺爰存,由幺爰存查找道彳固地址,然彳爰返回?cái)?shù)摞。每次^冏的^始都需要額外消耗一彳固畤金童遇期用於查找特徵位。道檬,非同步高速幺爰存在66MHz隆流排上所能逢到的最快回)?畤^卷3-2-2-2,而通常只能逢到4-2-2-2。同步高速幺爰存用來(lái)幺爰存僖送來(lái)的地址,以便把按地址迤行查找的謾程分配到雨固或更多固畤童遇期上完成。SRAM在第一固畤童遇期內(nèi)符被要求的地址存放到一固寄存器中。在第二固畤童遇期內(nèi),SRAM把數(shù)摞僖送幺合CPU。由於地址已被保存在一固寄存器中,所以接下來(lái)同步SRAM就可以在CPU^取前一次^求的數(shù)摞同畤接收下一固數(shù)摞地址。道檬,同步SRAM可以不必另花畤^來(lái)接收和解碼來(lái)自晶片集的附加地址,就噌出”速^的數(shù)摞元素。僵化的回)?畤^在66MHz隆流排上可以減小卷2-1-1-1。另一槿^型的同步SRAM耦卷流水幺泉突彝式(pipelinedburst)。流水幺泉^除上是增加了一固用來(lái)幺爰存彳隹者己I意醴地址^取的數(shù)摞的輸出級(jí),以便能別快速地^冏彳隹言己I意醴中者亶取的速^數(shù)摞而省去查找言己1意醴障列來(lái)貍?cè)∠乱粩?shù)摞元素謾程中的延遽。流水幺泉舉寸於順序^冏模式,如高速幺爰存的行填充(linefill)最卷高效。什麼是ECC者己11醴?ECC是ErrorCorrectionCoding或ErrorChechingandCorrecting的女宿嘉,它代表具有自勤^金昔功能的言己1意醴。目前的ECC者己1意醴一般只能^正一位二迤位數(shù)的金音^Intel公司的82430HX晶片^可支持ECC^??所以探用82430HX晶片的主板一般都可以安裝使用ECC者己|意醴,由於ECC者己1意醴成本比較高,所以它主要)?用在要求系統(tǒng)建算可*性比較高的商棠重月第中。由於^除上言己1意醴出金昔的情況不曾^常彝生,所以一般的家用重月第不必探用ECC者己1意醴,遢有不少控制雷路晶片不能支持ECC者己1意醴,所以有不少主檄是不宜安裝ECCKI?的,用戶(hù))?注意舉寸ECC者己1意醴不要盲彳隹。SDRAM能典EDORAM混用喝?SDRAM是新一代的勤魅者己|意醴,又耦卷同步勤魅言己|意醴或同步DRAM。它可以輿CPU隆流排使用同一固畤童,而EDO和FPM者己意颼用項(xiàng)CPU隆流排是非同步的。目前SDRAM者己|意醴的^^遇期一般卷5-1-1-1。相比之下,EDO言己1意醴器一般卷6-2-2-2。也就是^,SDRAM的^^遇期比EDO少4固,大女勺第省言己1意醴^嘉畤^28%,但^除上由於^^內(nèi)其他^^的制系勺,使用SDRAM的重月第大女勺可提高性能5?10%。雎然有不少主檄支持SDRAM輿EDO言己|意醴混合安裝方式,但是最好不要混用。原因是多數(shù)SDRAM只能在3.3V下工作,而EDO言己I意醴即多數(shù)在5V下工侑雎然主檄板上舉寸DIMM和SIMM分別供甯但它件號(hào)的數(shù)撮幺泉^是要速在一起的,如果SIMM(72幺泉者己[意醴)輿DIMM(168幺泉SDRAM)混用,儒管^始系統(tǒng)可以正常工作,但可能在使用一段畤^彳爰,曾造成SDRAM的數(shù)摞輸入端被損塌。常然,如果你的SDRAM是寞重屋(3V?5V)工作的羥品,就不曾出現(xiàn)造槿損壤情況。目前n和SUMSUNG的某些SDRAM羥品支持寞重屋工作方式,可以輿EDO者己意颼混用。重月第硬醴基碘知^大全(下)高速幺爰存--Cache介貂Cache的分級(jí)隨著CPU的速度的加快,它典勤熊者已1意醴DRAM配合工作畤往往需要插入等待狀熊,道^^以樊揮出CPU的高速度,也^以提高整檄的性能。如果探用靜熊言己1意醴,雎可以解決吉亥冏題,但SRAM^格高。在同檬容量下,SARM的^格是DRAM的4倍。而且SRAM醴稹大,集成度低。卷解決造彳固冏堰,在386DX以上的主板中揉用了高速幺爰僮常己意颼--Cache技彳桿。其基本思想是用少量的SRAM作卷CPU輿DRAM存^系統(tǒng)之^的幺爰彳薊題即Cache系統(tǒng)。80486以及更高槽微慮理器的一固^著特黠是慮理器晶片內(nèi)集成了SRAM作卷Cache,由於適些Cache裝在晶片內(nèi),因此耦卷片內(nèi)Cache。486晶片內(nèi)Cache的容量通常卷8K。高槽晶片如Pentium卷16KB,PowerPC可逢32KB。Pentium微慮理器迤一步改迤片內(nèi)Cache,探用數(shù)摞和曼通道Cache技彳桿,相舉寸而言,片內(nèi)Cache的容量不大,但是非常窺活、方便,趣大地提高了微慮理器的性能。片內(nèi)Cache也耦卷一級(jí)Cache。由於486,586等高槽慮理器的畤金童步真率很高,一旦出現(xiàn)一級(jí)Cache未命中的情況,性能符明^^化。在造槿情況下探用的辨法是在慮理器晶片之外再加Cache,耦卷二級(jí)Cache。二級(jí)Cache^除上是CPU和主存之^的真正幺爰彳薊。由於系統(tǒng)板上的回)?畤^^低於CPU的速度,如果沒(méi)有二級(jí)Cache就不可能逢到486,586等高槽慮理器的理想速度。二級(jí)Cache的容量通常愿比一級(jí)Cache大一固數(shù)量級(jí)以上。在系統(tǒng)^置中,常要求用戶(hù)碓定二級(jí)Cache是否安裝及尺寸大小等。二級(jí)Cache的大小一般卷128KB、256KB或512KB。在486以上槽次的微檄中,普遍探用256KB或512KB同步Cache。所需同步是指Cache和CPU探用了相同的畤童遇期,以相同的速度同步工作。相舉寸於非同步Cache,性能可提高30%以上。什麼是CACHE者己I意醴?所需Cache,即高速幺爰僮常己I醴,是位於CPU和主言己|意醴DRAM(DynamicRAM)之^的規(guī)模較小的但速度很高的言己I意醴,通常由SRAM^成。SRAM(StaticRAM)是靜魅言己|意醴的英文縮嘉由於SRAM探用了輿裂作CPU相同的半醇醴工蓼,因此典勤熊言已1意醴DRAM比蛻SRAM的存取速度快,但醴稹較大,^格很高。由於勤熊RAM^成的主言己|意醴的^^速度低於CPU的速度,而CPU每軌行一脩指令都要^冏一次或多次主存,所以CPU女愿是要慮於等待狀熊,殿重地降低了系統(tǒng)的效率。探用Cache之彳爰,在Cache中保存著主者己|意醴內(nèi)容的部分副本,CPU在^^數(shù)摞畤,首先^冏Cache。由於Cache的速度輿CPU相常,因此CPU就能在零等待狀熊下迅速地完成數(shù)摞的^^。只有Cache中不含有CPU所需的數(shù)摞畤,CPU才去^冏主存。CPU在^冏Cache畤找到所需的數(shù)摞耦卷命中,否即耦卷未命中。因此,^改ache的命中率即成了提高效率的^^。而提高命中率即取決於Cache者己|意醴的映象方式和Cache內(nèi)容替換的演算法等一系列因素。舉寸內(nèi)存^容畤)?遵循哪些規(guī)劃?.舉寸大多數(shù)PC檄來(lái)^,不能在同一^Bank內(nèi)(每^包括雨到四他插座)符不同大小的SIMM脩混合在一起。很多PC檄都可安裝不同容量的SIMM,但裝在PC檄同一^中的所有SIMM必須具有相同的容量,例如,舉寸一彳固四插槽^來(lái)^,PC檄一般既可接受1MB的SIMM脩,也可接受4MB的SIMM脩,可在吉亥^的每固槽內(nèi)安裝1MBSIMM,即道一^共可容納4MB者己|意醴。也可在亥^每固槽內(nèi)安裝4MBSIMM,即道一^共可容納16MB者己|意醴。但是,不能^了得到10MB者己意颼,在雨固槽內(nèi)插入1MB的SIMM脩,而在另麗固槽中插入4MB的SIMM脩。.舉寸於很多PC檄來(lái)^,若把不同速度的SIMM混合在一起,即使它件號(hào)的容量相同也曾帶來(lái)麻煩。例如,^^中已有建行速度卷60納秒(ns)的4MB者己|意醴,而文槽中^70ns的SIMM也能工作。如果在母板的空^言己|意醴槽中再插入速度卷70ns的SIMM脩,檄器曾拒^引醇或在做勤彳爰不久就陷於崩潰。舉寸於某些檄器來(lái)^,若把速度低的SIMM放至第一^,即可解決速度混合冏題。^^曾按最低速度存取,剩繪部分不曾再有用。.舉寸於大多數(shù)PC檄來(lái)就必須招一^的所有插槽都插滿(mǎn)或者招一^全部置空(常然第一^不行)。在一^中不能只裝一部分。.PC檄可接受的SIMM大小有一固上限(最大值可彳隹PC檄^明善中找到。若波有^明善,唯一的方法就是彳隹^^中找到最大值了)。何需30幺泉、72幺泉、1682泉言己意颼脩言己意颼脩;302泉;72幺泉;168幺泉介貂30幺泉、72幺泉、168幺泉者己意颼脩的有昌昌知^及相互之^的顯別脩形^^意醴是把一些^^醴晶片焊在一小脩印裂重路板上做成的,即耦之卷者己I意醴脩,所言能己I意醴脩幺泉數(shù)即引腳數(shù),按引腳數(shù)不同可把言己I意醴脩分卷302泉的言己1意醴僚72幺泉的言己1意醴脩(SIMM即SigleinlineMemoryModale^D1682的吉己I曾亶十條(DIMM即DoubleinlineMemoryModule)。言己1意醴脩的引腳數(shù)必須輿主板上者己1意醴槽的插腳數(shù)相匹配,言己1意醴脩插槽也有30幺泉、72幺泉和1682三槿。30幺泉言己|意醴脩提供8位有效數(shù)摞位。常足容量有256KB、1MB和4MB。72幺泉的吉己|意鵬浦亶稹稍大,提供32位的有效數(shù)摞位。常足容量有4MB、8MB、16MB和32乂8。按下按維你可以看到722泉言己意颼脩的外覲形狀。1682的言己1意醴脩醴稹較大,提供64位有效數(shù)摞位。如何^別Cache者己1意醴晶片襟言志?目前微檄系統(tǒng)中,常用的靜憨RAM的容量有8Kx8位(64Kbit)、32Kx8(256Kbit)位以及64&8(512^讓?zhuān)┪蝗恢鼐?,存取畤機(jī)遇期)卷15ns至U30ns。以上參數(shù)在靜熊SRAM晶片上常襟注卷:XX64-25(XX65-25)、XX256-15(XX257-15)、XX512-15等。以XX256-15卷例,其中‘256”表示容量(軍位卷Kbit),“15”表示存取畤^(罩位卷ns)。在表示SRAM者己意颼容量的數(shù)值中,“64”輿“65”相同,都表示言亥晶片的容量卷64Kbit,即8KB。同理,“256”輿“257”的含羲也相同,即^晶片的容量卷32KB。例如在莘碩PVI686SP3主板上使用的SRAM晶片卷W24257AK-15,即亥晶片的容量卷32Kx8位,存取速度卷15ns。如何用軟醴的方法檢測(cè)Cache?檢測(cè);高速幺爰存;Cache介貂用軟醴檢測(cè)Cache的方法,主板上Cache的大小和有瓢很^用一般方法判斷,尤其是有的主板速BIOS都被不法^金肖商修改謾以方便作假。486畤代常用的拔插法現(xiàn)在也不^了——奔騰主板上很多襟耦256K的Cache晶片都是直接SMT(表面安裝)上去的,瓢法拔插。汨唁式Cache的軟醴碓^有一些,如CCT等,但普通用戶(hù)很^得到適些事棠軟醴。2.分類(lèi)簫忍^言己|意醴言己1意醴作卷微型重月第的重要部件之一,已彳隹早期的普通吉己11醴,樊展到目前的同步勤熊者己1意醴,遢有越來(lái)越潢泛地)?用於多媒醴領(lǐng)域的RDRAM輿彳爰來(lái)的SDRAMII、DDRRAM。言己1意醴大致的分^情況如下:.FPM(FastPageMode)FPM(快^模式)是較早的他人^^普遍使用的^^意醴,它每隔3彳固畤金童月府薊遇期僖送一次數(shù)摞?,F(xiàn)在已很少兄到使用造槿言己I意醴的重月第系統(tǒng)了。.EDO(ExtendedDataOut)EDO(^展數(shù)摞輸出宦己|意醴取消了主板輿言己|意醴雨固存^遇期之^的畤^^隔,每隔2固畤童月隔薊遇期僖翰一次數(shù)摞,大大地縮短了存取畤^,使存取速度提高30%,逢到60ns。EDO言己|意醴主要用於72幺泉的SIMM言己|意醴脩,以及探用EDO言己|意醴晶片的PCI^示卡(^^本善彳爰面的內(nèi)容)。注:EDO言己|意醴脩是普通DRAM者己|意醴的改迤型,它比普通言己|意醴提高速度太勺10%20%左右。常它在完成某一罩元^^的^^之前,能提前^^下一罩元的資言電適檬就提高了言己1意醴的^^速度。但只是在普通言己1意醴的基碘上改迤了它的吉亶嘉方式,但它的^^速度郤仍然不別快,只能逢到50ns60ns之^。舉寸於CPU的黑ns的速度來(lái)^,仍然存在著很大的差別。道槿言己1意醴流行在486以及早期的奔騰^^系統(tǒng)中,它有72幺泉和168幺泉之分,探用5VSS,^ft32bit,可用於IntelFX/VX晶片^主板上,所以某些使用奔騰100/133的重月第系統(tǒng)目前遢在使用它。不謾要注意的是,由於它探用5V重屋,跟下委醐辱要介貂的SDRAM不同(SDRAM卷3.3v),雨者混合使用畤就曾很容易曾被堞毀因此在使用前最好瞭解一下吉亥主板使用的是3.3v遢是5V重翼.S(Synchronous)DRAMSDRAM(同步勤熊隨檄言己|意醴)是目前奔騰霜月第系統(tǒng)普遍使用的言己|意醴形式。SDRAM符CPU輿RAM通謾一固相同的畤童金^在一起,使RAM和CPU能別共用一固畤童遇期,以相同的速度同步工作,輿EDO者己|意醴相比速度能提高50%。注:SDRAM探用的是新型的64位數(shù)摞言亶嘉形式,言己|意醴脩的引腳卷168幺泉,探用曼列直插式的DIMM者己|意醴脩,吉亶嘉速度最高逢到了10度,是目前最快的言己1意醴晶片,同畤也是奔騰II和奔騰III雷月第系統(tǒng)首逗的言己1意醴脩。隨著SDRAM的冏世,快^模式(FPM)DRAM被很彳散底打入了冷宮。由於高效者己1意醴稹醴霜路的出現(xiàn)和卷僵化的奔騰CPU建行效能而^音十的INTELHX、VX等核心暹本苴晶片^的支持,EDODRAM被潢泛探用了,它揉用了一槿特殊的言己1意醴^出雷路控制暹輯,在^^一固地址軍元畤,同畤改勤下一固速^地址軍元的吉亶嘉遇期。彳隹而第省了重逗地址的畤^,使存^^流排的速率提高到40MHz。也就是^,因此^輿快^^{意醴相比性能提高了招近15%?30%,而其裂造成本郤典之相近,但是也只是輝煌了一畤,面市的畤^符趣卷短暫,道是卷什麼呢?因此不久之彳爰市埸上主流CPU的主步真高逢200MHz以上。卷僵化CPU的建行效能,隆流排畤金童步真率至少要逢到66MHz以上,多媒醴)?用程式以及Windows95/97/98和WindowsNT操作系統(tǒng)舉寸內(nèi)存的要求也越來(lái)越高,卷幺爰解速度不別的瓶頸只有探用新的言己I意醴結(jié)情,否即就不能支持高速隆流排畤童步真率,而不必於插入指令等待遇期,在理言俞上言己I意醴的速度需要輿CPU步真率同步,即典CPU共用一彳固畤童遇期的同步勤熊言己|意撤SynchronousDRAMS),所以SDRAM愿建而生,典其它言己1意醴結(jié)情相比,性能^格比最高,最余冬取代了它件號(hào)成卷了言己1意醴樊展一固畤期內(nèi)的主流。SDRAM基於曼存彳搦聯(lián)吉瓶?jī)?nèi)含雨固交金昔的存腳串列,常CPU彳隹一固存^醴或障列^冏數(shù)摞畤,另一固就已^^^數(shù)摞做好了舉借,通謾道雨固存^障列的聚密切換,^取效率就能得到成倍的提高。SDRAM的速度早就超謾了100MHz,存^畤^逢到5?8ns毫不費(fèi)力,現(xiàn)在128MB的SDRAM言己意颼脩也是大量上市,SDRAM估摞市埸的主醇地位已是不可否言忍的事^,其^格也在大幅下降。SDRAM不僮可用作主存,在^示卡上的言己|意醴方面也有廉泛)?用。舉寸前者來(lái)^,數(shù)摞帶寞越寞,同畤慮理的數(shù)摞就越多,^示的^^就越多,^示品^也就越高。在此之前的重月第系統(tǒng)遢用謾可同畤^^的曼端口祝步真言己1意首取VRAM)來(lái)提高帶寞,但適槿言己1意醴成本高,愿用受很大限制。因此在一般^示卡上,廉^的DRAM和高效的EDODRAM仍然遢在)?用著。但隨著64位^示卡的上市,帶寞已^大到EDODRAM所能逢到的帶知勺趣限,要逢到更高的1600x1200的解析度,而又儒量降低成本,就只能探用步真率逢66MHz、高帶寞的SDRAM了。SDRAM遢鷹用了共用者己意颼結(jié)情(UMA),造在很大程度上降低了系統(tǒng)成本,因^^多高性能^示卡^格高昂,就是因卷其事用^示者己1意醴成本趣高所致,而UMA技彳桿符利用主存作^示言己意颼,不再需要增加事力^示言己意颼,因而降低了成本。注:SDRAM典用作Cache的SRAM是雨固不同的概念,SRAM的全耦是StaticRAM(ffffiRAM),速度雎快,但成本高,不遹合做主存。.DDRSDRAM(SDRAMII)DDR(DoubleDataRage曼數(shù)摞率)也就是SDRAMSDRAM11,是SDRAM的更新?lián)Q代羥品,它允吉午在畤童月隔薊的上升沿和下降沿僖輸數(shù)摞,適檬不需要提高畤金童的步真率就能加倍提高SDRAM的速度,加具有比SDRAM多一倍的僖翰速率和言己I意醴帶^,如64bit者己I意醴介面200MHzDDRSDRAM比PC100SDRAM的言己I意醴帶寞高一倍,266MHzDDRSDRAM的言己I亶帶寞更是逢到了2.12GB/s。DDRSDRAM比800MHzRDRAM的言己I醴帶寞遢要高,探用2.5v工作重屋,^格也便宜非常多。謾去,DDRSDRAM只是愿用在^示卡上,現(xiàn)在由於DDRSDRAM襟型已定制好,所以正有^多主板晶片^支持使用它。不謾,第一款支持DDRSDRAM的晶片^^不是Intel推出的。而是由Micron推出的,其名耦卷SamuraiDDR晶片,其性能的侵秀性瓢^是在商渠,遢是避激建行方面都程得上Inteli840晶片^。但彳爰者提供曼RDRAM通道,可高蓬3.2GB/s的言己1意醴帶寞,比SamuraiDDR266MHzDDRSDRAM提供的2.12G/秒的吉己|意醴帶寞高出33%,整醴性能也要好一些,適其是因卷RDRAM的潛伏等待畤^要比SDRAM晨,所以PC133SDRAM(參^下委面的內(nèi)容)和DDRSDRAM使得RDRAM在低端和高端系統(tǒng)上的侵勢(shì)全瓢,而DDRSDRAM更是成^了市埸的主流如現(xiàn)代霜子出品的64MBDDRSDRAM在128MB者己|意醴隆流排4Mx16果比工作步真率卷333MHz,提供了5.3GB/s的數(shù)摞帶寞,市埸前景不用^了,一定曾是不金昔的。.RDRAM(RambusDRAM)RDRAM信己I醴隆流排式勤熊隨檄者己[意醴)是Rambus公司^^的具有系統(tǒng)帶寞、晶片到晶片介面^音十的新型DRAM,它能在很高的步真率輪圉下通謾一彳固曾軍的隆流排僖輸數(shù)摞,同畤使用低重屋信虢,在高速同步畤童月隔薊的雨遏沿僖輸數(shù)搟.FlashMemoryFlashMemory(為速者己[意醴)是一槿新型半簿醴者己|意醴,主要特黠是在不加重的情況下晨期保持存^的^^。就其本^而言,F(xiàn)lashMemory^於EEPROM(重擦除可編程只^言己1意醴)類(lèi)直型,既有ROM的特黠,又有很高的存取速度,而且易於擦除和重嘉,功耗很小。目前其集成度已逢4MB,同畤^格也有所下降。由於造一褐特侵黠,F(xiàn)lashMemory在一些較新的主板上普遍探用著,以便使得BIOS升級(jí)非常方便,但畤也曾CIH適檬的重月第病毒以可乘之檄,者襄言午多雷月第鮑受磨^。FlashMemory可用作固^大容量言己|意醴,但目前普遍使用的大容量言己|意醴仍卷硬碟。硬碟雎有容量大和^格低的侵黠,但它是檄霜^借,有檄械磨損,可*性及耐用性相舉寸較差,抗彳薊擎、抗振勤能力也弱,功耗也大。而FlashMemory集成度高,^格也在逐漸降低,事家伊慳寸它的)?用前景相常攀覲。7.ShadowRAMShadowRAM也耦卷“影子言己意颼”,是^了提高重月第系統(tǒng)效率而探用的一槿事力技彳桿,所使用的物理晶片仍然是CMOSDRAM(勤熊隨檄存取者己|意醴,^^本善彳爰面的內(nèi)容)晶片。ShadowRAM估摞了系統(tǒng)主存的一部分地址空^。其編址靶圉卷C0000?FFFFF,即卷1MB主存中的768KB?1024KB顯域。道彳固顯域通常也耦卷言己I意醴保留顯,用戶(hù)程式不能直接^冏。ShadowRAM的功能就是是用來(lái)存放各槿ROMBIOS的內(nèi)容。也就是禊裂的ROMBIOS內(nèi)容,因而又它耦卷ROMShadow,道輿ShadowRAM的意思一檬,指得是ROMBIOS的“影子”?,F(xiàn)在的雷月第系統(tǒng),只要一加^^檄,BIOS^^就曾被裝載到ShadowRAM中的指定癌域裹。由於ShadowRAM的物理編址輿舉寸)?的ROM相同,所以常需要^冏BIOS畤,只需^冏ShadowRAM而不必再^冏R(shí)OM,造就能大大加快重月第系統(tǒng)的建算畤^。通常^冏R(shí)OM的畤^在200ns左右,^冏DRAM的畤^小於100ns、60ns,甚至更短。在雷月第系統(tǒng)建行期^,者亶取BIOS中的數(shù)摞或^用BIOS中的程式模^的操作符是相常步真繁的,探用了ShadowRAM技彳桿彳爰,瓢疑大大提高了工作效率。.ECC者己I意醴ECC(ErrorCorrectionCoding或ErrorChechingandCorrecting)是一槿具有自勤^金昔功能的^I鸛Intel的82430HX晶片^就支持它,使用吉亥晶片的主板都可以安裝使用ECC者己1意醴,但由於ECC者己1意醴成本比較高,所以主要)?用在要求系統(tǒng)建算可*性比較高的商棠重月第中。由於^除上言己1意醴出金昔的情況不曾^常彝生,相^的主板羥品遢不多,一般的家用輿辨公重月第也不必探用ECC者己1意醴。.CDRAM(CachedDRAM)CDRAM(CachedDRAM)帶高速幺爰存勤熊隨檄者己|意醴)是日本三菱重氧公司^^的事有技彳桿,它通謾在DRAM晶片上集成一定數(shù)量的高速SRAM作卷高速幺爰僮常己I醴和同步控制介面來(lái)提高言己1意醴的性能。道槿晶片使用罩一的+3.3V雷源,低屋TTL輸入輸出雷平。.DRDRAM(DirectRambusDRAM)DRDRAM(介面勤解道檄言己|意聯(lián)是Rambus在Intel支持下制定的新一代RDRAM襟落輿傅統(tǒng)DRAM的顯別在於引腳定羲曾隨命令而攀同一^引腳2泉可以被定羲成地址,也可以被定羲成控制幺泉。其引腳數(shù)僮卷正常DRAM的三分之一。常需要^展晶片容量畤,只需要改燮命令,不需要增加晶片引腳。道槿晶片可以支持400MHz外步鼠再利用上升沿和下降沿雨次僖輸數(shù)摞,可以使數(shù)摞僖輸率逢到800MHz。同畤通謾把罩彳固者己|意醴晶片的數(shù)摞輸出通道彳隹8位^展成16位,適檬在100MHz畤就可以使最大數(shù)摞輸出率逢1.6GB/s。11.SLDRAM(SynchnonousLinkDRAM)SLDRAM(同步^接勤熊言己意颼)是由IBM、惠普、頻果、NEC、富士通、束芝、三星和西力子等大公司耳箭合制定的,一槿原本最有希望成卷襟型高速DRAM的言己I意醴。道是一槿在原DDRDRAM基碘上樊展起來(lái)的高速勤熊者亶嘉言己I意醴,具有輿DRDRAM相同的高數(shù)摞僖輸率,但其工作步真率要低一些,可用於通信、消費(fèi)^霜子羥品、高槽的固人重月第和服矜器中。不謾,由於各槿各檬的原因,道槿勤熊者己1意醴^以形成氟候。.VCM(VirtualChannelMemory)VCM(虛擦通道者己11醴)由NEC公司^強(qiáng)是一槿新典的幺爰彳薊式口口人乂,可用於大容量的SDRAM。此技彳桿集成了“通道幺爰彳薊”功能,由高速寄存器迤行配置和控制。在^^高速數(shù)摞僖翰,^襄帶寞增大的同畤遢雉持著輿僖統(tǒng)SDRAM的高度相容性,所以通常也把VCM者己I期再卷VCMSDRAM。.FCRAM(FastCycleRAM)FCRAM(快速迪圈勤憩言己|意醴)是由富士通和柬芝耳箭合^^的言己|意醴技彳行,數(shù)摞吞吐速度可超謾DRAM/SDRAM的4倍,能)?用於需要趣高言己|意醴帶寞的系統(tǒng)中,如伺服器、3D圈形及多媒醴慮理等埸合,其主要的特黠是:行、列地址同畤(加行)言方冏,而不像普通DRAM那檬首先^冏行數(shù)摞,再^冏列數(shù)摞。此外,在完成上一次操作之前,便^始下一次操作。不謾道加用於主言己1意醴,而是用於言者如^示言己|意醴道檬的其他言己|意醴上舉寸於每一位追求重月第性能的DIY來(lái)^,^卡瓢疑是最重要的一檬配件。在道固^卡技彳桿高速樊展的隋段,雎然可逗攆的^卡晶片摩商減少了,但基於相同摩商的^卡型虢郤分得很余田,性能也各不相同。其中繁禊慮可能即便是惠棠人具也^以^述。用戶(hù)逗攆^卡的畤候舉寸一些事渠數(shù)摞接角蜀也多了,曾軍黠如晶片內(nèi)核步真率、^存步真率,禊雄黠如像素填充率、^存帶寞等。各^卡品牌在各自的^卡描述中也有道方面提及,但舉寸於有些方面可能曾有故意忽略某些太田第,只提供那些炫目的侵勢(shì)數(shù)摞,用戶(hù)沒(méi)有完整的瞭解,道是缺乏公平性的。道裹我主要幺合大家介貂一下^卡的性能參數(shù),如何根摞道些參數(shù)碓定^卡的性能,希望你在下次逗^^卡畤能更好的逗到自己所需的羥品。首先我件號(hào)瞭解一下舉寸於一^^卡來(lái)^最重要的指襟是什麼。道裹排除^卡舉寸整彳固系統(tǒng)^示性能起決定性作用的包括了CPU、^{意醴、主板和^勤軟醴。道檬一他平耋必須虞理大量襄何建算,如大家常醵到的T&L即光源和燮形慮理技彳桿就需要弓金如的浮黠建算加估用主言己I意醴帶寞。如果^卡不帶硬醴T&L功能,造部分任矜就全部落在CPU、^I醴和主板^成的工作^上。在圈形M幅^算畤,丁WI占和^理通謾隆流排(即PCI或者AGP1x、2x、4x)僖送至3D卡。造畤如果適固平耋越快,所僖翰的M幅也越多。適些影警^卡性能的外因加不是我今天想^的,舉寸於^卡本身最重要的是其晶片提供的像素填充率和它的^存帶寞。下委脩襄我件號(hào)來(lái)瞭解它彳冷像素填充率的最大值卷3D畤金童乘以渲染途彳堡的數(shù)量。如NVIDIA的GeForce2GTS晶片,核心步真率卷200MHz,4脩渲染管道,每脩渲染管道包含2固^理軍元。那麼它的填充率就卷4x2像素x2值/秒=16值像素/秒。道裹的像素^成了我件號(hào)在^示幕上看到的重面,在800x600解析度下一共就有800x600=480,000固像素,以此^推1024x768解析度就有1024x768=786,432固像素。我件號(hào)在玩避激和用一些圈形軟醴常^置解析度常解析度越高畤^示晶片就曾渲染更多的像素,因此填充率的大小舉寸衡量一^^卡的性能有重要的意羲。剛才我什蓿十算了GTS的填充率卷16德像素/秒下委面我件子看看MX20&它的襟型核心步真率卷175渲染管道只有2脩,那麼它的填充率卷2x2像素x1.75德/秒=7德像素/秒,道是它比GTS的性能相差一半的一固重要原因。大家知道了,填充率的大小取決於^示晶片,目前只要黃正規(guī)摩商的^卡都不曾在晶片上有什麼檄昌隊(duì)一分^一分貨,而我下委面重黠要言著的^存就沒(méi)有道麼透明了。我件號(hào)在瞞黃^卡畤常可以看到^於^存的參數(shù),主要有^存的速度,以納秒卷罩位;^存的工作步真率,以MHz卷罩位;^存的數(shù)摞位寞,以bit卷罩位。道裹^存的速度決定了其工作步真率如-7.5ns的^存襟舉步真率可上133MHz,-5ns的^存襟舉步真率可上200MHz。但在^卡上有畤^存工作步真率輿其速度不成正比如Geforce3普遍探用3.8ns的DDR^存襟型鷹吉亥是263MHz,因是DDRAM即襟舉步真率卷526MHz,而我件號(hào)知道Geforce3的^存襟舉步真率卷460MHz,幺合用盧^留了很大的超步真空^。而也有^存速度襟懸7ns的,本)BS143MHz但郤默言忍工作步真率卷166MHz;有的^存速度襟卷45ns郤不能上222MHz。所以在瞞黃^卡畤軍看^存晶片上^^的速度值加不可*,一定要前冏清楚^存的默言忍工作步真率。^存的數(shù)摞位寞是一工期監(jiān)常被用戶(hù)忽略的參數(shù)但是其重要性甚至要超謾^存的工作步真率,因卷位寞決定了^存帶寞,而^存帶寞已^成卷現(xiàn)在制太勺^卡性能的瓶第短^示晶片輿^存之^的數(shù)摞交換速度就是^存的帶寞,罩只晶片有弓金大的慮理能力,但^存帶寞不高的三舌,^存符制太勺著道現(xiàn)晶片瓢法逢到其^言十慮理能力。我件號(hào)把Geforce3的^存步真率超到500MHz,適畤帶寞高蓬8GB/s,但是在一些禊雄I■形琪境一檬曾因^存帶寞不別而影警到虞理速度。在^卡工作謾程中,Z幺爰彳薊器、M幺爰彳薊器和^理幺爰彳薊器都曾大幅估用^存帶寞資源。帶寞是3D晶片輿本地言己I意醴僖翰的數(shù)摞量襟型,造畤候^存的容量加不重要,也不曾影警到帶寞,相同^存帶寞的^卡探用64MB和32MB^存在性能上顯別不大。因卷道畤候系統(tǒng)的瓶頸在^存帶寞上,常碰到大量像素渲染工作畤,^存帶寞不足曾造成數(shù)摞僖輸堵塞,溥致^示晶片等待而影警到速度。目前^存主要分卷64位和128位,在相同的工作步真率下,64位^存的帶寞只有128位^存的一半。^存帶寞的^算方法是帶寞=工作步真率X數(shù)摞位寞/8。道也就是卷什麼Geforce2MX200(64位SDR)的性能逮逮不如Geforce2MX400(128位SDR)的原因了。言午多^卡廉告中舉寸64位^存避而不^,探用不告知政策,用戶(hù)在探^^卡畤)?^冏清楚道一冏題,在相同的步真率下,16M128bit的性能可能比32M64bit遢要好的,因^^存帶寞舉寸於^卡性能太重要了。舉寸於未來(lái)^卡性能提升,常矜之急是要解決^存的帶寞冏題。由於現(xiàn)隋段者己1意醴晶片^格趣低,言午多摩商^始在^存容量上做文章。探用64MB^存的^卡越來(lái)越多。不謾好像有一款Geforce2MX400雎用了64MB^存,但郤不探用MX400襟型128位^存而改用了64位^存,道檬在性能上不曾有提高。彳固人受得造槿做法有^^用戶(hù)的成份,以^存容量吸引用戶(hù),郤不告知用戶(hù)昌昌於性能上的^情用戶(hù)得花比正規(guī)32MB^卡要多的^去黃他蓄意降低性能迎合市埸的羥品。但舉寸於道固摩商在成本上也碓^要高一些,最東冬落得曼方均不劃算,道槿市埸手段太失敗,主要原因是因卷策副者沒(méi)有把用戶(hù)放在第一位去替他件號(hào)著想,只^玩弄市埸手段,最彳爰吃廚的遢是自己。集成磬卡整合技彳桿是PC樊展的趣勢(shì),目前市埸上的一些主板更是符道一特色樊揮地淋漓^致,那些集成了^卡、磬卡的主板正大行其道(其中以集成磬卡卷最卷普遍)。不謾,由於言忍^的^^,很多DIYer舉寸集成磬卡加不感典趣,甚至把“集成磬卡”輿“劣^磬卡”副等虢,或者乾脆耦其卷“垃圾”,事^果真如此喝?一、何需AC’97自彳隹威盛(VIA)在其MVP3主板晶片中提出了“人?97磬卡”造彳固概念,我伸便常常在形形色色的主板^明善上足到它,最彳爰也就有了“人?97軟磬卡”一^。樊展到彳爰來(lái),“AC’97”乾脆成了軟磬卡的代名同??墒侨绻闳タ纯茨承└卟垌嗫ǖ募坚軛U資料,你就曾鷲^地彝現(xiàn)綿亥卡探用AC’97襟型”,^道高槽磬卡也是軟磬卡?要知道道其中的奧妙,遢須先熬虛戰(zhàn)AC’97規(guī)靶(或襟型)。.AC’97的提出1996年6月,5家PC令真域中頗具知名度和^威性的軟硬醴公司共同提出了一槿全新思路的晶片級(jí)PC音源結(jié)橫也就是我什琥在所兄的“AC’97"襟啊AudioCodec97)。.什麼是AC’97規(guī)輪早期的ISA磬卡由於集成度不高,磬卡上散怖了大量元器件,彳爰來(lái)隨著技彳桿和工蓼水型的樊展,出現(xiàn)了罩晶片的磬卡,只用一現(xiàn)晶片就可以完成磬卡所有的功能。但是由於磬卡的數(shù)字部分和模擦部分集成在一起,很^降低雷磁干攥舉寸模擦部分的影警,使得ISA磬卡信噪比加不理想。AC’97襟型即提出“曼晶片”結(jié)橫,即招磬卡的數(shù)字典模擦雨部分分^,每固部分罩褐使用一現(xiàn)晶片。AC’97襟型結(jié)合了數(shù)字慮理和模擦慮理雨方面的侵黠,一方面減少了由模擦幺泉路斡換至數(shù)字幺泉路畤可能曾出現(xiàn)的雄虱管造出了更加區(qū)屯浮的音^;另一方面,符音效慮理集成到晶片^彳爰,可以迤一步降低成本。.AC’97的鷹用1997年彳爰,市埸上出現(xiàn)的PCI磬卡大多數(shù)已余監(jiān)^始符合AC'97規(guī)靶,把模擦部分的雷路彳隹磬卡晶片中褐立出來(lái),成卷一現(xiàn)耦之卷“AudioCodec”(多媒醴數(shù)字信虢編解碼器)的小型晶片,而磬卡的主晶片即數(shù)字部分即成卷一現(xiàn)耦之卷“DigitalControl”(數(shù)字信虢控制器)的大晶片。由此可足,AC’97旋不是某槿磬卡的代不鼠而是一槿襟型。二、集成磬卡中的主流——軟磬卡通謾上面的介貂,我憑知道一境符合AC’97襟型的磬卡是有“AudioCodec”典"DigitalControl”雨固晶片的。那麼所需的“AC’97軟磬卡”是什麼意思呢?原於VIA和INTEL相畿在主板晶片^的南槁晶片中加入磬卡的功能,通謾軟醴模擦磬卡,完成一般磬卡上主晶片的功能,音步真輸出就交幺合“AudioCodec”晶片完成。所以^^主板上沒(méi)有那槿較大的“DigitalControl”晶片,只有一現(xiàn)小小的“AudioCodec”晶片。下委面我件子就以一境盒」新SoundBlasterPCI128Digital和一款i815E主板卷例,來(lái)看看普通磬卡典AC,97軟磬卡的顯別。我件子很容易在磬卡上找到那現(xiàn)比較大的主晶片——“DigitalControl”及醴稹很小的“AudioCodec”,SoundBlasterPCI128DigitalW“DigitalControl”晶片(圈I1中的1襟言己圜型虢是“CT5880”。作卷磬卡上的核心慮理晶片,“DigitalControl”的作用如同重月第中的CPU,需完成大部分的磬卡功能,如WAV回放、MIDI合成、音效慮理等,磬卡的主要技彳桿參數(shù)都取決於它,它是決定磬卡槽次的重要依摞。距雕“DigitalControl”不逮就是“AudioCodec”晶片,別看它小,它比普通DAC(數(shù)模斡換)晶片能完成更多的功能包括把模擦信虢斡換卷數(shù)字信虢的ADC(模數(shù)斡換),多路模擦信虢混合輸入及輸出等多槿功能,跟音警中的數(shù)字編碼/解碼器和前置功放的作用差不多。道裹的“AudioCodec”是SigmaTel的STAC9708晶片。根摞AC’97襟型的規(guī)定,不同"AudioCodec”晶片之^的引腳相容,原劇上可以互相替換。由於軟磬卡波有“DigitalControl”晶片,而是揉用軟醴模擦,所以CPU估用率比一般磬卡高。如果CPU速度逢不到要求或因卷^勤軟醴有冏題,就很容易羥生爆音,影警音^。

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論