CN119600969A 移位寄存器單元及驅(qū)動(dòng)方法、柵極驅(qū)動(dòng)電路、顯示面板 (北京京東方顯示技術(shù)有限公司)_第1頁
CN119600969A 移位寄存器單元及驅(qū)動(dòng)方法、柵極驅(qū)動(dòng)電路、顯示面板 (北京京東方顯示技術(shù)有限公司)_第2頁
CN119600969A 移位寄存器單元及驅(qū)動(dòng)方法、柵極驅(qū)動(dòng)電路、顯示面板 (北京京東方顯示技術(shù)有限公司)_第3頁
CN119600969A 移位寄存器單元及驅(qū)動(dòng)方法、柵極驅(qū)動(dòng)電路、顯示面板 (北京京東方顯示技術(shù)有限公司)_第4頁
CN119600969A 移位寄存器單元及驅(qū)動(dòng)方法、柵極驅(qū)動(dòng)電路、顯示面板 (北京京東方顯示技術(shù)有限公司)_第5頁
已閱讀5頁,還剩42頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

(19)國家知識產(chǎn)權(quán)局申請人京東方科技集團(tuán)股份有限公司(72)發(fā)明人趙晶劉雨杰紀(jì)成偉黃逸坤有限公司11291本公開實(shí)施例提供的一種移位寄存器單元號端的信號,通過驅(qū)動(dòng)輸出端輸出柵極驅(qū)動(dòng)信2第一移位寄存器電路,被配置為響應(yīng)于第一輸入信號端的信號,通過級聯(lián)輸出端輸出級聯(lián)信號;第二移位寄存器電路,被配置為響應(yīng)于第二輸入信號端的信號,通過驅(qū)動(dòng)輸出端輸出柵極驅(qū)動(dòng)信號;開關(guān)電路,連接于所述級聯(lián)輸出端和所述第二輸入信號端之間,所述開關(guān)電路被配置為響應(yīng)于選通控制信號端的信號,將所述級聯(lián)輸出端與所述第二輸入信號端導(dǎo)通。2.根據(jù)權(quán)利要求1所述的移位寄存器單元,其特征在于,所述開關(guān)電路包括至少一個(gè)第一晶體管,所述第一晶體管的第一極與所述級聯(lián)輸出端耦接,所述第一晶體管的第二極與所述第二輸入信號端耦接,所述第一晶體管的控制極與所述選通控制信號端耦接。3.根據(jù)權(quán)利要求1所述的移位寄存器單元,其特征在于,所述第一移位寄存器電路還與第一時(shí)鐘信號端和第一復(fù)位信號端連接,被配置為響應(yīng)于所述第一輸入信號端的信號,將所述第一輸入信號端的信號提供給第一節(jié)點(diǎn),響應(yīng)于所述第一節(jié)點(diǎn)的信號,將所述第一時(shí)鐘信號端的信號提供給所述級聯(lián)輸出端,響應(yīng)于所述第一復(fù)位信號端的信號,將第一參考信號端的信號提供給所述第一節(jié)點(diǎn)和所述級聯(lián)輸出端;所述第二移位寄存器電路還與第二時(shí)鐘信號端和第二復(fù)位信號端連接,被配置為響應(yīng)于所述第二輸入信號端的信號,將所述第二輸入信號端的信號提供給第二節(jié)點(diǎn),響應(yīng)于所述第二節(jié)點(diǎn)的信號,將所述第二時(shí)鐘信號端的信號提供給所述驅(qū)動(dòng)輸出端,響應(yīng)于所述第二復(fù)位信號端的信號,將第二參考信號端的信號提供給所述第二節(jié)點(diǎn)和所述驅(qū)動(dòng)輸出端。4.根據(jù)權(quán)利要求3所述的移位寄存器單元,其特征在于,所述第一時(shí)鐘信號端與所述第二時(shí)鐘信號端是不同信號端。5.根據(jù)權(quán)利要求3所述的移位寄存器單元,其特征在于,所述第一參考信號端與所述第二參考信號端是同一信號端。6.根據(jù)權(quán)利要求1所述的移位寄存器單元,其特征在于,所述第一移位寄存器電路和所述第二移位寄存器電路的結(jié)構(gòu)相同。7.一種柵極驅(qū)動(dòng)電路,其特征在于,包括級聯(lián)的多個(gè)如權(quán)利要求1-6任一項(xiàng)所述的移位寄存器單元;第1級移位寄存器單元中的第一移位寄存器電路的第一輸入信號端與幀觸發(fā)信號端連第n級移位寄存器單元中的第一移位寄存器電路的級聯(lián)輸出端與第n+m級移位寄存器單元中的第一移位寄存器電路的第一輸入信號端連接,第n級移位寄存器單元中的第一移位寄存器電路的第一復(fù)位信號端與第n+i級移位寄存器單元中的第一移位寄存器電路的級8.根據(jù)權(quán)利要求7所述的柵極驅(qū)動(dòng)電路,其特征在于,各級移位寄存器單元中的開關(guān)電路連接的選通控制信號端為同一信號端。9.根據(jù)權(quán)利要求7所述的柵極驅(qū)動(dòng)電路,其特征在于,第n級移位寄存器單元中的第二移位寄存器電路的第二復(fù)位信號端與第n+k級移位寄存器單元中的第一移位寄存器電路的10.一種如權(quán)利要求1-6任一項(xiàng)所述的移位寄存器單元的驅(qū)動(dòng)方法,其特征在于,包括:3所述第一移位寄存器電路響應(yīng)于第一輸入信號端的信號,通過級聯(lián)輸出端輸出級聯(lián)信所述開關(guān)電路響應(yīng)于選通控制信號端的信號,將所述級聯(lián)輸出端與所述第二輸入信號端導(dǎo)通,第二移位寄存器電路響應(yīng)于第二輸入信號端的信號,通過驅(qū)動(dòng)輸出端輸出柵極驅(qū)動(dòng)信號;或者,所述開關(guān)電路響應(yīng)于所述選通控制信號端的信號,將所述級聯(lián)輸出端與所述第二輸入信號端斷開。11.一種如權(quán)利要求7-9任一項(xiàng)所述的柵極驅(qū)動(dòng)電路的驅(qū)動(dòng)方法,其特征在于,包括:在一幀時(shí)間內(nèi),各級移位寄存器單元中的第一移位寄存器電路響應(yīng)于第一輸入信號端的信號,通過級聯(lián)輸出端輸出級聯(lián)信號;至少一個(gè)移位寄存器單元中的開關(guān)電路響應(yīng)于選通控制信號端的信號,將所述至少一個(gè)移位寄存器單元中的級聯(lián)輸出端與所述至少一個(gè)移位寄存器單元中的第二輸入信號端導(dǎo)通,所述至少一個(gè)移位寄存器單元中的第二移位寄存器電路響應(yīng)于所述第二輸入信號端的信號,通過驅(qū)動(dòng)輸出端輸出柵極驅(qū)動(dòng)信號。12.一種顯示面板,其特征在于,包括多條柵線以及如權(quán)利要求7-9任一項(xiàng)所述的柵極驅(qū)動(dòng)電路;所述柵極驅(qū)動(dòng)電路中的第x級移位寄存器單元的驅(qū)動(dòng)輸出端與所述多條柵線中的第y13.一種顯示裝置,其特征在于,包括如權(quán)利要求12所述的顯示面板。4技術(shù)領(lǐng)域[0001]本公開涉及顯示技術(shù)領(lǐng)域,特別涉及移位寄存器單元及驅(qū)動(dòng)方法、柵極驅(qū)動(dòng)電路、顯示面板。背景技術(shù)[0002]通常,顯示面板以全屏刷新的方式進(jìn)行刷新,當(dāng)需要對顯示面板的局部顯示區(qū)域進(jìn)行刷新時(shí),以一張黑色畫面遮住不需要刷新的顯示區(qū)域,但顯示面板仍然是以全屏刷新的方式對整個(gè)屏幕的畫面進(jìn)行更新,這種刷新方式會造成不必要的功耗。發(fā)明內(nèi)容[0004]第一移位寄存器電路,被配置為響應(yīng)于第一輸入信號端的信號,通過級聯(lián)輸出端輸出級聯(lián)信號;[0005]第二移位寄存器電路,被配置為響應(yīng)于第二輸入信號端的信號,通過驅(qū)動(dòng)輸出端輸出柵極驅(qū)動(dòng)信號;[0006]開關(guān)電路,連接于所述級聯(lián)輸出端和所述第二輸入信號端之間,所述開關(guān)電路被配置為響應(yīng)于選通控制信號端的信號,將所述級聯(lián)輸出端與所述第二輸入信號端導(dǎo)通。[0007]在一些可能的實(shí)施方式中,所述開關(guān)電路包括至少一個(gè)第一晶體管,所述第一晶體管的第一極與所述級聯(lián)輸出端耦接,所述第一晶體管的第二極與所述第二輸入信號端耦接,所述第一晶體管的控制極與所述選通控制信號端耦接。[0008]在一些可能的實(shí)施方式中,所述第一移位寄存器電路還與第一時(shí)鐘信號端和第一復(fù)位信號端連接,被配置為響應(yīng)于所述第一輸入信號端的信號,將所述第一輸入信號端的信號提供給第一節(jié)點(diǎn),響應(yīng)于所述第一節(jié)點(diǎn)的信號,將所述第一時(shí)鐘信號端的信號提供給所述級聯(lián)輸出端,響應(yīng)于所述第一復(fù)位信號端的信號,將第一參考信號端的信號提供給所述第一節(jié)點(diǎn)和所述級聯(lián)輸出端;[0009]所述第二移位寄存器電路還與第二時(shí)鐘信號端和第二復(fù)位信號端連接,被配置為響應(yīng)于所述第二輸入信號端的信號,將所述第二輸入信號端的信號提供給第二節(jié)點(diǎn),響應(yīng)于所述第二節(jié)點(diǎn)的信號,將所述第二時(shí)鐘信號端的信號提供給所述驅(qū)動(dòng)輸出端,響應(yīng)于所述第二復(fù)位信號端的信號,將第二參考信號端的信號提供給所述第二節(jié)點(diǎn)和所述驅(qū)動(dòng)輸出端。[0010]在一些可能的實(shí)施方式中,所述第一時(shí)鐘信號端與所述第二時(shí)鐘信號端是不同信[0011]在一些可能的實(shí)施方式中,所述第一參考信號端與所述第二參考信號端是同一信[0012]在一些可能的實(shí)施方式中,所述第一移位寄存器電路和所述第二移位寄存器電路的結(jié)構(gòu)相同。5[0013]本公開實(shí)施例還提供了柵極驅(qū)動(dòng)電路,包括級聯(lián)的多個(gè)上述的移位寄存器單元;[0014]第1級移位寄存器單元中的第一移位寄存器電路的第一輸入信號端與幀觸發(fā)信號端連接;存器單元中的第一移位寄存器電路的第一輸入信號端連接,第n級移位寄存器單元中的第一移位寄存器電路的第一復(fù)位信號端與第n+i級移位寄存器單元中的第一移位寄存器電路[0016]在一些可能的實(shí)施方式中,各級移位寄存器單元中的開關(guān)電路連接的選通控制信號端為同一信號端。[0017]在一些可能的實(shí)施方式中,第n級移位寄存器單元中的第二移位寄存器電路的第二復(fù)位信號端與第n+k級移位寄存器單元中的第一移位寄存器電路的級聯(lián)輸出端連接;其中k為正整數(shù)。[0018]本公開實(shí)施例還提供了上述的移位寄存器單元的驅(qū)動(dòng)方法,包括:[0019]所述第一移位寄存器電路響應(yīng)于第一輸入信號端的信號,通過級聯(lián)輸出端輸出級聯(lián)信號;[0020]所述開關(guān)電路響應(yīng)于選通控制信號端的信號,將所述級聯(lián)輸出端與所述第二輸入信號端導(dǎo)通,第二移位寄存器電路響應(yīng)于第二輸入信號端的信號,通過驅(qū)動(dòng)輸出端輸出柵極驅(qū)動(dòng)信號;[0021]或者,所述開關(guān)電路響應(yīng)于所述選通控制信號端的信號,將所述級聯(lián)輸出端與所述第二輸入信號端斷開。[0022]本公開實(shí)施例還提供了上述的柵極驅(qū)動(dòng)電路的驅(qū)動(dòng)方法,包括:[0023]在一幀時(shí)間內(nèi),各級移位寄存器單元中的第一移位寄存器電路響應(yīng)于第一輸入信號端的信號,通過級聯(lián)輸出端輸出級聯(lián)信號;[0024]至少一個(gè)移位寄存器單元中的開關(guān)電路響應(yīng)于選通控制信號端的信號,將所述至少一個(gè)移位寄存器單元中的級聯(lián)輸出端與所述至少一個(gè)移位寄存器單元中的第二輸入信號端導(dǎo)通,所述至少一個(gè)移位寄存器單元中的第二移位寄存器電路響應(yīng)于所述第二輸入信號端的信號,通過驅(qū)動(dòng)輸出端輸出柵極驅(qū)動(dòng)信號。[0025]本公開實(shí)施例還提供了顯示面板,包括多條柵線以及上述的柵極驅(qū)動(dòng)電路;[0026]所述柵極驅(qū)動(dòng)電路中的第x級移位寄存器單元的驅(qū)動(dòng)輸出端與所述多條柵線中的第y條柵線連接,x和y均為正整數(shù)。[0027]本公開實(shí)施例還提供了顯示裝置,包括上述的顯示面板。附圖說明[0028]圖1為本公開實(shí)施例提供的移位寄存器單元的一些結(jié)構(gòu)示意圖;[0029]圖2為本公開實(shí)施例提供的移位寄存器單元的又一些結(jié)構(gòu)示意圖;[0030]圖3為本公開實(shí)施例提供的移位寄存器單元的驅(qū)動(dòng)方法的步驟示意圖;[0031]圖4為本公開實(shí)施例提供的移位寄存器單元的一些信號時(shí)序圖;[0032]圖5為本公開實(shí)施例提供的柵極驅(qū)動(dòng)電路的一些結(jié)構(gòu)示意圖;[0033]圖6為本公開實(shí)施例提供的柵極驅(qū)動(dòng)電路的又一些結(jié)構(gòu)示意圖;6[0034]圖7-圖10為本公開實(shí)施例提供的柵極驅(qū)動(dòng)電路的一些信號時(shí)序圖。具體實(shí)施方式[0035]為使本公開實(shí)施例的目的、技術(shù)方案和優(yōu)點(diǎn)更加清楚,下面將結(jié)合本公開實(shí)施例的附圖,對本公開實(shí)施例的技術(shù)方案進(jìn)行清楚、完整地描述。顯然,所描述的實(shí)施例是本公開的一部分實(shí)施例,而不是全部的實(shí)施例。并且在不沖突的情況下,本公開中的實(shí)施例及實(shí)施例中的特征可以相互合?;谒枋龅谋竟_的實(shí)施例,本領(lǐng)域普通技術(shù)人員在無需創(chuàng)造性勞動(dòng)的前提下所獲得的所有其他實(shí)施例,都屬于本公開保護(hù)的范圍。[0036]除非另外定義,本公開使用的技術(shù)術(shù)語或者科學(xué)術(shù)語應(yīng)當(dāng)為本公開所屬領(lǐng)域內(nèi)具似的詞語意指出現(xiàn)該詞前面的元件或者物件涵蓋出現(xiàn)在該詞后面列舉的元件或者物件及或者機(jī)械的連接,而是可以包括電性的連接,不管是直接的還是間接的。[0037]需要注意的是,附圖中各圖形的尺寸和形狀不反映真實(shí)比例,目的只是示意說明本公開內(nèi)容。并且自始至終相同或類似的標(biāo)號表示相同或類似的元件或具有相同或類似功能的元件。[0038]通常,柵極驅(qū)動(dòng)電路可以包括級聯(lián)的多個(gè)移位寄存器單元,第1級移位寄存器單元的輸入信號端與幀觸發(fā)信號端STV連接,當(dāng)前級移位寄存器單元的輸入信號端與前一級移位寄存器單元的信號輸出端連接。即,第1級移位寄存器單元可被幀觸發(fā)信號stv控制,從第2級移位寄存器單元開始,輸入信號端由上一級移位寄存器單元的信號輸出端的信號控制,從而逐級輸出信號,逐行驅(qū)動(dòng)顯示面板中的像素。這樣導(dǎo)致柵極驅(qū)動(dòng)電路工作時(shí)只能控制各級移位寄存器單元逐級輸出柵極驅(qū)動(dòng)信號,無法控制只其中部分移位寄存器單元輸出柵[0039]為了解決上述問題,本公開實(shí)施例提供了一種移位寄存器單元,可以基于開關(guān)電路,控制第一移位寄存器電路的級聯(lián)輸出端與第二移位寄存器電路的第二輸入信號端的通斷,進(jìn)而控制第二移位寄存器電路輸出或不輸出柵極驅(qū)動(dòng)信號,從而可以選擇性地驅(qū)動(dòng)對[0040]在本公開實(shí)施例中,如圖1所示,移位寄存器單元可以包括:第一移位寄存器電路10、第二移位寄存器電路20以及開關(guān)電路30。[0041]第一移位寄存器電路10,被配置為響應(yīng)于第一輸入信號端INPUT1的信號,通過級聯(lián)輸出端0(n)輸出級聯(lián)信號;[0042]第二移位寄存器電路20,被配置為響應(yīng)于第二輸入信號端INPUT2的信號,通過驅(qū)動(dòng)輸出端G(n)輸出柵極驅(qū)動(dòng)信號;[0043]開關(guān)電路30,連接于級聯(lián)輸出端0(n)和第二輸入信號端INPUT2之間,開關(guān)電路30被配置為響應(yīng)于選通控制信號端EN的信號,將級聯(lián)輸出端0(n)與第二輸入信號端INPUT2導(dǎo)通。[0044]本公開實(shí)施例提供的上述移位寄存器單元,通過開關(guān)電路,將級聯(lián)輸出端與第二輸入信號端導(dǎo)通或斷開,從而可以選擇性地將級聯(lián)輸出端的信號提供給第二輸入信號端,7以控制第二移位寄存器電路輸出或不輸出柵極驅(qū)動(dòng)信號,進(jìn)而可以選擇性地驅(qū)動(dòng)對應(yīng)的像[0045]在本公開一些實(shí)施例中,如圖2所示,開關(guān)電路30包括至少一個(gè)第一晶體管T,第一晶體管T的第一極與級聯(lián)輸出端0(n)耦接,第一晶體管T的第二極與第二輸入信號端INPUT2耦接,第一晶體管T的控制極與選通控制信號端EN耦接。[0046]示例性地,第一晶體管T在選通控制信號端的信號的有效電平的控制下導(dǎo)通,在選通控制信號端的信號的無效電平的控制下截止。如圖2所示,第一晶體管T可以為N型晶體還可以為P型晶體管,則選通控制信號端的信號的有效電平為低電平,無效電平為高電平。在實(shí)際應(yīng)用中,可以根據(jù)實(shí)際應(yīng)用的需求確定第一晶體管T的具體實(shí)施方式,在此不作限[0047]在本公開一些實(shí)施例中,如圖1所示,第一移位寄存器電路10還可以與第一時(shí)鐘信第一輸入信號端INPUT1的信號提供給第一節(jié)點(diǎn),響應(yīng)于第一節(jié)點(diǎn)的信號,將第一時(shí)鐘信號端CK1的信號提供給級聯(lián)輸出端0(n),響應(yīng)于第一復(fù)位信號端RESET1的信號,將第一參考信號端VSS1的信號提供給第一節(jié)點(diǎn)和級聯(lián)輸出端0(n)。[0048]第二移位寄存器電路20還可以與第二時(shí)鐘信號端CK2和第二復(fù)位信號端RESET2連接,被配置為響應(yīng)于第二輸入信號端INPUT2的信號,將第二輸入信號端INPUT2的信號提供給第二節(jié)點(diǎn),響應(yīng)于第二節(jié)點(diǎn)的信號,將第二時(shí)鐘信號端CK2的信號提供給驅(qū)動(dòng)輸出端G(n),響應(yīng)于第二復(fù)位信號端RESET2的信號,將第二參考信號端VSS2的信號提供給第二節(jié)點(diǎn)和驅(qū)動(dòng)輸出端G(n)。[0049]在本公開一些實(shí)施例中,第一時(shí)鐘信號端CK1與第二時(shí)鐘信號端CK2是不同信號端,提供不同時(shí)鐘信號,示例性地,第一時(shí)鐘信號端CK1的信號與第二時(shí)鐘信號端CK2的信號的相位相反。[0050]在本公開一些實(shí)施例中,第一參考信號端VSS1與第二參考信號端VSS2可以是同一[0051]示例性地,第一參考信號端VSS1的信號和第二參考信號端VSS2的信號均為低電平信號。[0052]在本公開一些實(shí)施例中,如圖2所示,第一移位寄存器電路10和第二移位寄存器電路20的結(jié)構(gòu)相同。[0053]示例性地,第一移位寄存器電路和第二移位寄存器電路可以均為4T1C電路、4T2C[0054]示例性地,如圖2所示,第一移位寄存器電路和第二移位寄存器電路均可以包括晶體管T1-T4以及電容C1,晶體管T1-T4的類型可以為N型晶體管或P型晶體管。其中,第一移位寄存器電路中,晶體管T1的柵極、第一極與第一輸入信號Q1耦接;晶體管T2的柵極與第一節(jié)點(diǎn)Q1耦接,第一極與第一時(shí)鐘信號端CK1耦接,第二極與級聯(lián)輸出端0(n)耦接;晶體管T3的柵極與第一復(fù)位信號端RESET1耦接,第一極與第一參考信號端VSS1耦接,第二極與第一節(jié)點(diǎn)Q1耦接;晶體管T4的柵極與第一復(fù)位信號端RESET1耦接,第一極與第一參考信號端VSS1耦接,第二極與級聯(lián)輸出端0(n)耦接;電容C1的第一極與8第一節(jié)點(diǎn)Q1耦接,第二極與級聯(lián)輸出端0(n)耦接。[0055]第二移位寄存器電路中,晶體管T1的柵極、第一極與第二輸入信號端INPUT2耦接,第二極與第二節(jié)點(diǎn)Q2耦接;晶體管T2的柵極與第二節(jié)點(diǎn)Q2耦接,第一極與第二時(shí)鐘信號端CK2耦接,第二極與驅(qū)動(dòng)輸出端G(n)耦接;晶體管T3的柵極與第二復(fù)位信號端RESET2耦接,第一極與第二參考信號端VSS2耦接,第二極與第二節(jié)點(diǎn)Q2耦接;晶體管T4的柵極與第二復(fù)[0056]示例性地,可以根據(jù)晶體管的類型以及其柵極的信號,將晶體管的第一極作為其這可以根據(jù)實(shí)際應(yīng)用環(huán)境來設(shè)計(jì)確定,具體在此不做具體區(qū)分。[0057]本公開實(shí)施例還提供了移位寄存器單元的驅(qū)動(dòng)方法,如圖3所示,可以包括如下步[0058]S101、第一移位寄存器電路響應(yīng)于第一輸入信號端的信號,通過級聯(lián)輸出端輸出級聯(lián)信號;[0059]S102、開關(guān)電路響應(yīng)于選通控制信號端的信號,將級聯(lián)輸出端與第二輸入信號端導(dǎo)通,第二移位寄存器電路響應(yīng)于第二輸入信號端的信號,通過驅(qū)動(dòng)輸出端輸出柵極驅(qū)動(dòng)信號;或者,開關(guān)電路響應(yīng)于選通控制信號端的信號,將級聯(lián)輸出端與第二輸入信號端斷[0060]本公開實(shí)施例提供的移位寄存器單元的驅(qū)動(dòng)方法,通過向選通控制信號端加載高低電平信號,將級聯(lián)輸出端與第二輸入信號端導(dǎo)通或斷開,從而可以選擇性地將級聯(lián)輸出端的信號提供給第二輸入信號端,以控制第二移位寄存器電路輸出或不輸出柵極驅(qū)動(dòng)信[0061]下面以圖2所示的移位寄存器單元為例,結(jié)合圖4所示的信號時(shí)序圖對本公開實(shí)施例提供的上述移位寄存器單元的工作過程加以描述。明的是,圖4所示的信號時(shí)序圖僅是某一個(gè)移位寄存器單元在一幀時(shí)間內(nèi)的工作過程。該移位寄存器單元在其他幀中的工作過程分別與該幀中的工作過程基本相同,在此不作贅述。[0063]第一階段T1,第一輸入信號端的信號input1為高電平,第一時(shí)鐘信號端的信號ck1為低電平,第一復(fù)位信號端的信號reset1為低電平,選通控制信號端的信號en為高電平,第二時(shí)鐘信號端的信號ck2為低電平,第二復(fù)位信號端的信號reset2為低電平;[0064]第一移位寄存器電路響應(yīng)于第一輸入信號端的信號input1,將高電平的第一輸入信號端的信號input1提供給第一節(jié)點(diǎn)Q1,響應(yīng)于第一節(jié)點(diǎn)Q1的信號,將低電平的第一時(shí)鐘信號端的信號ck1提供給級聯(lián)輸出端0(n),級聯(lián)輸出端0(n)輸出低電平的級聯(lián)信號output。[0065]開關(guān)電路響應(yīng)于選通控制信號端的信號en,將級聯(lián)輸出端0(n)與第二輸入信號端INPUT2導(dǎo)通,將低電平的級聯(lián)信號output提[0066]第二階段T2,第一輸入信號端的信號input1為低電平,第一時(shí)鐘信號端的信號ck1為高電平,第一復(fù)位信號端的信號reset1為低電平,選通控制信號端的信號en為高電平,第二時(shí)鐘信號端的信號ck2為低電平,第二復(fù)位信號端的信號reset2為低電平;[0067]第一移位寄存器電路中,由于電容C1的自舉作用,保持第一節(jié)點(diǎn)Q1為高電平,第一9移位寄存器電路響應(yīng)于第一節(jié)點(diǎn)Q1的信號,將高電平的第一時(shí)鐘信號端的信號ck1提供給級聯(lián)輸出端0(n),級聯(lián)輸出端0(n)輸出高電平的級聯(lián)信號output。[0068]開關(guān)電路響應(yīng)于選通控制信號端的信號en,將級聯(lián)輸出端0(n)與第二輸入信號端INPUT2導(dǎo)通,將高電平的級聯(lián)信號output提供[0069]第二移位寄存器電路響應(yīng)于第二輸入信號端INPUT2的信號,將高電平的第二輸入信號端INPUT2的信號提供給第二節(jié)點(diǎn)Q2,響應(yīng)于第二節(jié)點(diǎn)Q2的信號,將低電平的第二時(shí)鐘信號端的信號ck2提供給驅(qū)動(dòng)輸出端G(n),驅(qū)動(dòng)輸出端G(n)輸出低電平的柵極驅(qū)動(dòng)信號[0070]第三階段T3,第一輸入信號端的信號input1為低電平,第一時(shí)鐘信號端的信號ck1為低電平,第一復(fù)位信號端的信號reset1為高電平,選通控制信號端的信號en為高電平,第二時(shí)鐘信號端的信號ck2為高電平,第二復(fù)位信號端的信號reset2為低電平;[0071]第一移位寄存器電路響應(yīng)于第一復(fù)位信號端的信號reset1,將參考信號端VSS的低電平信號提供給第一節(jié)點(diǎn)Q1和級聯(lián)輸出端0(n),級聯(lián)輸出端0(n)輸出低電平的級聯(lián)信號[0072]開關(guān)電路響應(yīng)于選通控制信號端的信號,將級聯(lián)輸出端0(n)與第二輸入信號端INPUT2導(dǎo)通,將低電平的級聯(lián)信號output提供給第二輸入信號端INPUT2。[0073]第二移位寄存器電路中,由于電容C1的自舉作用,保持第二節(jié)點(diǎn)Q2為高電平,第二移位寄存器電路響應(yīng)于第二節(jié)點(diǎn)Q2的信號,將高電平的第二時(shí)鐘信號端的信號ck2提供給驅(qū)動(dòng)輸出端G(n),驅(qū)動(dòng)輸出端G(n)輸出高電平的柵極驅(qū)動(dòng)信號gate。[0074]在上述第二階段T2,若選通控制信號端的信號en為低電平,則級聯(lián)輸出端輸出高電平的級聯(lián)信號output時(shí),開關(guān)電路響應(yīng)于選通控制信號端的信號,將級聯(lián)輸出端0(n)與第二輸入信號端INPUT2斷開,高電平的級聯(lián)信號output無法提供給第二輸入信號端INPUT2,控制第二移位寄存器電路中的晶體管T1截止,從而無法對第二節(jié)點(diǎn)Q2充電,進(jìn)而在第三階段T3,即使選通控制信號端的信號為高電平,由于此工作階段級聯(lián)輸出端0(n)輸出的是低電平的級聯(lián)信號output,提供給第二輸入信號端INPUT2的為低電平信號,控制第二移位寄存器電路中的晶體管T1截止,第二節(jié)點(diǎn)Q2不為高電平,控制晶體管T2截止,無法將第二時(shí)鐘信號端的信號ck2提供給驅(qū)動(dòng)輸出端G(n);同時(shí),第二移位寄存器電路中的第二復(fù)位信號端RESET2的信號reset1為低電平,控制晶體管T4截止,無法將第二參考信號端VSS2的信號提供給驅(qū)動(dòng)輸出端G(n),導(dǎo)致驅(qū)動(dòng)輸出端G(n)無柵極驅(qū)動(dòng)信號輸出。[0075]本公開實(shí)施例還提供了柵極驅(qū)動(dòng)電路,如圖5所示,柵極驅(qū)動(dòng)電路可以包括級聯(lián)的多個(gè)如圖1所示的移位寄存器單元。其中,ck代表第一時(shí)鐘信號端的信號,xck代表第二時(shí)鐘信號端的信號,vss1代表第一參考信號端的信號,vss2代表第二參考信號端的信號,en代表選通控制信號端的信號;Q(n)表示第n級移位寄存器單元S(n)的級聯(lián)輸出端,G(n)表示第n級移位寄存器單元S(n)的驅(qū)動(dòng)輸出端。[0076]第1級移位寄存器單元中的第一移位寄存器電路的第一輸入信號端INPUT1與幀觸發(fā)信號端STV連接(圖5中未示出);[0077]第n級移位寄存器單元中的第一移位寄存器電路的級聯(lián)輸出端0(n)與第n+m級移位寄存器單元中的第一移位寄存器電路的第一輸入信號端連接,第n級移位寄存器單元中的第一移位寄存器電路的第一復(fù)位信號端與第n+i級移位寄存器單元中的第一移位寄存器和i均為1,相鄰的兩級移位寄存器單元中,下一級移位寄存器單元的第一輸入信號端的信號由上一級移位寄存器單元的級聯(lián)輸出端提供,上一級移位寄存器單元的第一復(fù)位信號端的信號由下一級移位寄存器單元的級聯(lián)輸出端提供。例如,m和i均為2,第n-2級移位寄存器單元的級聯(lián)輸出端與第n級移位寄存器單元的第一輸入信號端連接,第n-1級移位寄存器單元的級聯(lián)輸出端與第n+1級移位寄存器單元的第一輸入信號端連接;第n-2級移位寄存器單元的第一復(fù)位信號端與第n級移位寄存器單元的級聯(lián)輸出端連接,第n-1級移位寄存器單元的第一復(fù)位信號端與第n+1級移位寄存器單元的級聯(lián)輸出端連接;其他各級移位寄存器單元具有相同的連接邏輯,在此不再贅述。[0079]具體地,在本公開實(shí)施例提供的上述柵極驅(qū)動(dòng)電路中,各級移位寄存器單元的第一參考信號端的信號均由同一第一直流信號端提供,各級移位寄存器單元的第二參考信號端的信號均由同一第二直流信號端提供。示例性地,第一直流信號端和第二直流信號端可以是同一直流信號端。[0080]在本公開實(shí)施例中,如圖5所示,各級移位寄存器單元中的開關(guān)電路連接的選通控制信號端為同一信號端。[0081]在本公開實(shí)施例中,第n級移位寄存器單元中的第二移位寄存器電路的第二復(fù)位信號端與第n+k級移位寄存器單元中的第一移位寄存器電路的級聯(lián)輸出端0(n+k)連接;其中k為正整數(shù)。位信號端與第n+1級移位寄存器單元的級聯(lián)輸出端連接;第n級移位寄存器單元的第二復(fù)位信號端與第n+2級移位寄存器單元的級聯(lián)輸出端連接;第n+1級移位寄存器單元的第二復(fù)位信號端與第n+3級移位寄存器單元的級聯(lián)輸出端連接,其他各級移位寄存器單元具有相同[0083]在本公開實(shí)施例中,上述柵極驅(qū)動(dòng)電路中,奇數(shù)級移位寄存器單元中的第一移位寄存器電路的第一時(shí)鐘信號端與偶數(shù)級移位寄存器單元中的第二移位寄存器電路的第二時(shí)鐘信號端連接至同一第一時(shí)鐘信號,偶數(shù)級移位寄存器單元中的第一移位寄存器電路的第一時(shí)鐘信號端與奇數(shù)級移位寄存器單元中的第二移位寄存器電路的第二時(shí)鐘信號端連接至同一第二時(shí)鐘信號。[0084]示例性地,如圖5所示,第n級移位寄存器單元中,第一移位寄存器電路的第一時(shí)鐘信號端與第一時(shí)鐘信號ck連接,第二移位寄存器電路的第二時(shí)鐘信號端與第二時(shí)鐘信號xck連接;第n+1級移位寄存器單元中,第一移位寄存器單路的第一時(shí)鐘信號端與第二時(shí)鐘信號xck連接,第二移位寄存器電路的第二時(shí)鐘信號端與第一時(shí)鐘信號ck連接。[0085]需要說明的是,本公開上述實(shí)施例中提到的晶體管可以是TFT,也可以是金屬氧化物半導(dǎo)體場效應(yīng)管(MetalOxideSemiconductor,MOS),在此不作限定。[0087]以上僅是舉例說明本公開實(shí)施例提供的柵極驅(qū)動(dòng)電路的具體結(jié)構(gòu),在具體實(shí)施時(shí),上述各電路的具體結(jié)構(gòu)不限于本公開實(shí)施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人11[0088]本公開實(shí)施例還提供了柵極驅(qū)動(dòng)電路的驅(qū)動(dòng)方法,可以包括如下步驟:在一幀時(shí)間內(nèi),各級移位寄存器單元中的第一移位寄存器電路響應(yīng)于第一輸入信號端的信號,通過級聯(lián)輸出端輸出級聯(lián)信號;至少一個(gè)移位寄存器單元中的開關(guān)電路響應(yīng)于選通控制信號端的信號,將至少一個(gè)移位寄存器單元中的級聯(lián)輸出端與至少一個(gè)移位寄存器單元中的第二輸入信號端導(dǎo)通,至少一個(gè)移位寄存器單元中的第二移位寄存器電路響應(yīng)于第二輸入信號端的信號,通過驅(qū)動(dòng)輸出端輸出柵極驅(qū)動(dòng)信號。[0089]本公開實(shí)施例提供的柵極驅(qū)動(dòng)電路的驅(qū)動(dòng)方法,通過向部分選通控制信號端加載有效電平信號,可以選擇性地將部分移位寄存器單元的級聯(lián)輸出端與第二輸入信號端導(dǎo)通,從而可以控制部分移位寄存器單元的第二移位寄存器電路輸出柵極驅(qū)動(dòng)信號,進(jìn)而可以選擇性地驅(qū)動(dòng)對應(yīng)的像素,實(shí)現(xiàn)顯示面板屏幕的局部刷新,節(jié)省功耗。[0090]下面以圖6所示的柵極驅(qū)動(dòng)電路為例,結(jié)合圖7-10所示的信號時(shí)序圖對本公開實(shí)施例提供的上述柵極驅(qū)動(dòng)電路的工作過程加以描述。[0091]具體地,如圖6所示的柵極驅(qū)動(dòng)電路,第2級移位寄存器單元S(2)的第一輸入信號端與第1級移位寄存器單元S(1)的級聯(lián)輸出端0(1)連接,第3級移位寄存器單元S(3)的第一輸入信號端與第2級移位寄存器單元S(2)的級聯(lián)輸出端0(2)連接;第1級移位寄存器單元S(1)的第一復(fù)位信號端與第2級移位寄存器單元S(2)的級聯(lián)輸出端0(2)連接,第2級移位寄存器單元S(2)的第一復(fù)位信號端與第3級移位寄存器單元S(3)的級聯(lián)輸出端0(3)連接;第1級移位寄存器單元S(1)的第二復(fù)位信號端與第3級移位寄存器單元S(3)的級聯(lián)輸出端0(3)連接,第2級移位寄存器單元S(2)的第二復(fù)位信號端與第4級移位寄存器單元S(4)的級聯(lián)輸出端0(4)連接。其他各級移位寄存器單元具有相同的連接邏輯,在此不再贅述。段、第五階段。需要說明的是,圖7所示的信號時(shí)序圖僅是柵極驅(qū)動(dòng)電路在一幀時(shí)間內(nèi)的工作過程。該柵極驅(qū)動(dòng)電路在其他幀中的工作過程分別與該幀中的工作過程基本相同,在此不作贅述。[0093]第一階段T1,幀觸發(fā)信號端的信號stv為高電平,第一時(shí)鐘信號端的信號ck為低電平,選通控制信號端的信號en為高電平,第二時(shí)鐘信號端的信號xck為低電平;[0094]第1級移位寄存器單元中,第一移位寄存器電路響應(yīng)于幀觸發(fā)信號端的信號stv,將高電平的幀觸發(fā)信號端的信號stv提供給第一節(jié)點(diǎn)Q1,響應(yīng)于第一節(jié)點(diǎn)Q1的信號,將低電平的第一時(shí)鐘信號端的信號ck提供給級聯(lián)輸出端0(1),級聯(lián)輸出端0(1)輸出低電平的級聯(lián)信號o(1);開關(guān)電路響應(yīng)于選通控制信號端的信號en,將級聯(lián)輸出端與第二輸入信號端導(dǎo)通,將低電平的級聯(lián)信號o(1)提供給第二輸入信號端。[0095]第二階段T2、幀觸發(fā)信號端的信號stv為低電平,第一時(shí)鐘信號端的信號ck為高電平,選通控制信號端的信號en為高電平,第二時(shí)鐘信號端的信號xck為低電平;[0096]第1級移位寄存器單元中,由于第一移位寄存器電路中的電容C1的自舉作用,保持第一節(jié)點(diǎn)Q1為高電平,第一移位寄存器電路響應(yīng)于第一節(jié)點(diǎn)Q1的信號,將高電平的第一時(shí)鐘信號端的信號ck提供給級聯(lián)輸出端0(1),級聯(lián)輸出端0(1)輸出高電平的級聯(lián)信號o(1);開關(guān)電路響應(yīng)于選通控制信號端的信號,將高電平的級聯(lián)信號o(1)提供給第二輸入信號端,第二移位寄存器電路響應(yīng)于第二輸入信號端的信號,將高電平的第二輸入信號端的信號提供給第二節(jié)點(diǎn)Q2。[0097]第2級移位寄存器單元中,第一移位寄存器電路響應(yīng)于級聯(lián)輸出端0(1)的信號,將高電平的級聯(lián)輸出端0(1)的信號提供給第一節(jié)點(diǎn)Q1。[0098]第三階段T3、幀觸發(fā)信號端的信號stv為低電平,第一時(shí)鐘信號端的信號ck為低電平,選通控制信號端的信號en為高電平,第二時(shí)鐘信號端的信號xck為高電平;[0099]第1級移位寄存器單元中,由于第二移位寄存器電路中的電容C1的自舉作用,保持第二節(jié)點(diǎn)Q2為高電平,第二移位寄存器電路響應(yīng)于第二節(jié)點(diǎn)Q2的信號,將高電平的第二時(shí)鐘信號端的信號xck提供給驅(qū)動(dòng)輸出端G(1),驅(qū)動(dòng)輸出端G(1)輸出高電平的柵極驅(qū)動(dòng)信號g[0100]第2級移位寄存器單元中,由于第一移位寄存器電路中的電容C1的自舉作用,保持第一節(jié)點(diǎn)Q1為高電平,第一移位寄存器電路響應(yīng)于第一節(jié)點(diǎn)Q1的信號,將高電平的第二時(shí)鐘信號端的信號xck提供給級聯(lián)輸出端0(2),級聯(lián)輸出端0(2)輸出高電平的級聯(lián)信號o(2);開關(guān)電路響應(yīng)于選通控制信號端的信號,將高電平的級聯(lián)信號o(2)提供給第二輸入信號端,第二移位寄存器電路響應(yīng)于第二輸入信號端的信號,將高電平的第二輸入信號端的信號提供給第二節(jié)點(diǎn)Q2。[0101]第3級移位寄存器單元中,第一移位寄存器電路響應(yīng)于級聯(lián)輸出端0(2)的信號,將高電平的級聯(lián)輸出端0(2)的信號提供給第一節(jié)點(diǎn)Q1。[0102]第1級移位寄存器單元中,第一移位寄存器電路響應(yīng)于級聯(lián)輸出端0(2)的信號,將低電平的參考信號端的信號提供給第一節(jié)點(diǎn)Q1和級聯(lián)輸出端0(1),級聯(lián)輸出端0(1)輸出低電平的級聯(lián)信號o(1)。[0103]第四階段T4、幀觸發(fā)信號端的信號stv為低電平,第一時(shí)鐘信號端的信號ck為高電平,選通控制信號端的信號en為高電平,第二時(shí)鐘信號端的信號xck為低電平;[0104]第2級移位寄存器單元中,由于第二移位寄存器電路中的電容C1的自舉作用,保持第二節(jié)點(diǎn)Q2為高電平,第二移位寄存器電路響應(yīng)于第二節(jié)點(diǎn)Q2的信號,將高電平的第一時(shí)鐘信號端的信號ck提供給驅(qū)動(dòng)輸出端G(2),驅(qū)動(dòng)輸出端G(2)輸出高電平的柵極驅(qū)動(dòng)信號g[0105]第3級移位寄存器單元中,由于第一移位寄存器電路中的電容C1的自舉作用,保持第一節(jié)點(diǎn)Q1為高電平,第一移位寄存器電路響應(yīng)于第一節(jié)點(diǎn)Q1的信號,將高電平的第一時(shí)鐘信號端的信號ck提供給級聯(lián)輸出端0(3),級聯(lián)輸出端0(3)輸出高電平的級聯(lián)信號o(3);開關(guān)電路響應(yīng)于選通控制信號端的信號,將高電平的級聯(lián)信號o(3)提供給第二輸入信號端,第二移位寄存器電路響應(yīng)于第二輸入信號端的信號,將高電平的第二輸入信號端的信號提供給第二節(jié)點(diǎn)Q2。[0106]第4級移位寄存器單元中,第一移位寄存器電路響應(yīng)于級聯(lián)輸出端0(3)的信號,將高電平的級聯(lián)輸出端0(3)的信號提供給第一節(jié)點(diǎn)Q1。[0107]第2級移位寄存器單元中,第一移位寄存器電路響應(yīng)于級聯(lián)輸出端0(3)的信號,將低電平的參考信號端的信號提供給第一節(jié)點(diǎn)Q1和級聯(lián)輸出端0(2),級聯(lián)輸出端0(2)輸出低電平的級聯(lián)信號o(2)。[0108]第五階段T5、幀觸發(fā)信號端的信號stv為低電平,第一時(shí)鐘信號端的信號ck為低電平,選通控制信號端的信號en為高電平,第二時(shí)鐘信號端的信號xck為高電平;[0109]第3級移位寄存器單元中,由于第二移位寄存器電路中的電容C1的自舉作用,保持第二節(jié)點(diǎn)Q2為高電平,第二移位寄存器電路響應(yīng)于第二節(jié)點(diǎn)Q2的信號,將高電平的第二時(shí)鐘信號端的信號xck提供給驅(qū)動(dòng)輸出端G(3),驅(qū)動(dòng)輸出端G(3)輸出高電平的柵極驅(qū)動(dòng)信號g[0110]第4級移位寄存器單元中,由于第一移位寄存器電路中的電容C1的自舉作用,保持第一節(jié)點(diǎn)Q1為高電平,第一移位寄存器電路響應(yīng)于第一節(jié)點(diǎn)Q1的信號,將高電平的第二時(shí)鐘信號端的信號xck提供給級聯(lián)輸出端0(4),級聯(lián)輸出端0(4)輸出高電平的級聯(lián)信號o(4);開關(guān)電路響應(yīng)于選通控制信號端的信號,將高電平的級聯(lián)信號o(4)提供給第二輸入信號端,第二移位寄存器電路響應(yīng)于第二輸入信號端的信號,將高電平的第二輸入信號端的信號提供給第二節(jié)點(diǎn)Q2。[0111]第5級移位寄存器單元中,第一移位寄存器電路響應(yīng)于級聯(lián)輸出端0(4)的信號,將高電平的級聯(lián)輸出端0(4)的信號提供給第一節(jié)點(diǎn)Q1。[0112]第3級移位寄存器單元中,第一移位寄存器電路響應(yīng)于級聯(lián)輸出端0(4)的信號,將低電平的參考信號端的信號提供給第一節(jié)點(diǎn)Q1和級聯(lián)輸出端0(3),級聯(lián)輸出端0(3)輸出低電平的級聯(lián)信號o(3)。[0113]通過上述的柵極驅(qū)動(dòng)電路的驅(qū)動(dòng)方法,實(shí)現(xiàn)柵極驅(qū)動(dòng)電路中的各級移位寄存器單元逐級輸出柵極驅(qū)動(dòng)信號,以驅(qū)動(dòng)全部像素,實(shí)現(xiàn)顯示面板屏幕的全屏刷新。段、第五階段。需要說明的是,圖8所示的信號時(shí)序圖僅是柵極驅(qū)動(dòng)電路在一幀時(shí)間內(nèi)的工作過程。該柵極驅(qū)動(dòng)電路在其他幀中的工作過程分別與該幀中的工作過程基本相同,在此不作贅述。[0115]第一階段T1,幀觸發(fā)信號端的信號stv為高電平,第一時(shí)鐘信號端的信號ck為低電平,選通控制信號端的信號en為低電平,第二時(shí)鐘信號端的信號xck為低電平;[0116]第1級移位寄存器單元中,第一移位寄存器電路響應(yīng)于幀觸發(fā)信號端的信號stv,將高電平的幀觸發(fā)信號端的信號stv提供給第一節(jié)點(diǎn)Q1,響應(yīng)于第一節(jié)點(diǎn)Q1的信號,將低電平的第一時(shí)鐘信號端的信號ck提供給級聯(lián)輸出端0(1),級聯(lián)輸出端0(1)輸出低電平的級聯(lián)信號o(1);開關(guān)電路響應(yīng)于選通控制信號端的信號en,將級聯(lián)輸出端與第二輸入信號端斷[0117]第二階段T2、幀觸發(fā)信號端的信號stv為低電平,第一時(shí)鐘信號端的信號ck為高電平,選通控制信號端的信號en為低電平,第二時(shí)鐘信號端的信號xck為低電平;[0118]第1級移位寄存器單元中,由于第一移位寄存器電路中的電容C1的自舉作用,保持第一節(jié)點(diǎn)Q1為高電平,第一移位寄存器電路響應(yīng)于第一節(jié)點(diǎn)Q1的信號,將高電平的第一時(shí)鐘信號端的信號ck提供給級聯(lián)輸出端0(1),級聯(lián)輸出端0(1)輸出高電平的級聯(lián)信號o(1);開關(guān)電路響應(yīng)于選通控制信號端的信號,將級聯(lián)輸出端與第二輸入信號端斷開,級聯(lián)信號o(1)無法提供給第二輸入信號端,無法對第二節(jié)點(diǎn)Q2充電。[0119]第2級移位寄存器單元中,第一移位寄存器電路響應(yīng)于級聯(lián)輸出端0(1)的信號,將高電平的級聯(lián)輸出端0(1)的信號提供給第一節(jié)點(diǎn)Q1。[0120]第三階段T3、幀觸發(fā)信號端的信號stv為低電平,第一時(shí)鐘信號端的信號ck為低電平,選通控制信號端的信號en為低電平,第二時(shí)鐘信號端的信號xck為高電平;[0121]第1級移位寄存器單元中,由于第二節(jié)點(diǎn)Q2不為高電平,控制第二移位寄存器電路中的晶體管T2截止,從而驅(qū)動(dòng)輸出端G(1)無柵極驅(qū)動(dòng)信號g(1)輸出。[0122]第2級移位寄存器單元中,由于第一移位寄存器電路中的電容C1的自舉作用,保持第一節(jié)點(diǎn)Q1為高電平,第一移位寄存器電路響應(yīng)于第一節(jié)點(diǎn)Q1的信號,將高電平的第二時(shí)鐘信號端的信號xck提供給級聯(lián)輸出端0(2),級聯(lián)輸出端0(2)輸出高電平的級聯(lián)信號o(2);開關(guān)電路響應(yīng)于選通控制信號端的信號,將級聯(lián)輸出端與第二輸入信號端斷開。[0123]第3級移位寄存器單元中,第一移位寄存器電路響應(yīng)于級聯(lián)輸出端0(2)的信號,將高電平的級聯(lián)輸出端0(2)的信號提供給第一節(jié)點(diǎn)Q1。[0124]第1級移位寄存器單元中,第一移位寄存器電路響應(yīng)于級聯(lián)輸出端0(2)的信號,將低電平的參考信號端的信號提供給第一節(jié)點(diǎn)Q1和級聯(lián)輸出端0(1),級聯(lián)輸出端0(1)輸出低電平的級聯(lián)信號o(1)。[0125]第四階段T4、幀觸發(fā)信號端的信號stv為低電平,第一時(shí)鐘信號端的信號ck為高電平,選通控制信號端的信號en為高電平,第二時(shí)鐘信號端的信號xck為低電平;[0126]第2級移位寄存器單元中,由于第二節(jié)點(diǎn)Q2不為高電平,控制第二移位寄存器電路中的晶體管T2截止,從而驅(qū)動(dòng)輸出端G(2)無柵極驅(qū)動(dòng)信號g(2)輸出。[0127]第3級移位寄存器單元中,由于第一移位寄存器電路中的電容C1的自舉作用,保持第一節(jié)點(diǎn)Q1為高電平,第一移位寄存器電路響應(yīng)于第一節(jié)點(diǎn)Q1的信號,將高電平的第一時(shí)鐘信號端的信號ck提供給級聯(lián)輸出端0(3),級聯(lián)輸出端0(3)輸出高電平的級聯(lián)信號o(3);開關(guān)電路響應(yīng)于選通控制信號端的信號,將高電平的級聯(lián)信號o(3)提供給第二輸入信號端,第二移位寄存器電路響應(yīng)于第二輸入信號端的信號,將高電平的第二輸入信號端的信號提供給第二節(jié)點(diǎn)Q2。[0128]第4級移位寄存器單元中,第一移位寄存器電路響應(yīng)于級聯(lián)輸出端0(3)的信號,將高電平的級聯(lián)輸出端0(3)的信號提供給第一節(jié)點(diǎn)Q1。[0129]第2級移位寄存器單元中,第一移位寄存器電路響應(yīng)于級聯(lián)輸出端0(3)的信號,將低電平的參考信號端的信號提供給第一節(jié)點(diǎn)Q1和級聯(lián)輸出端0(2),級聯(lián)輸出端0(2)輸出低電平的級聯(lián)信號o(2)。[0130]第五階段T5、幀觸發(fā)信號端的信號stv為低電平,第一時(shí)鐘信號端的信號ck為低電平,選通控制信號端的信號en為高電平,第二時(shí)鐘信號端的信號xck為高電平;[0131]第3級移位寄存器單元中,由于第二移位寄存器電路中的電容C1的自舉作用,保持第二節(jié)點(diǎn)Q2為高電平,第二移位寄存器電路響應(yīng)于第二節(jié)點(diǎn)Q2的信號,將高電平的第二時(shí)鐘信號端的信號xck提供給驅(qū)動(dòng)輸出端G(3),驅(qū)動(dòng)輸出端G(3)輸出高電平的柵極驅(qū)動(dòng)信號g[0132]第4級移位寄存器單元中,由于第一移位寄存器電路中的電容C1的自舉作用,保持第一節(jié)點(diǎn)Q1為高電平,第一移位寄存器電路響應(yīng)于第一節(jié)點(diǎn)Q1的信號,將高電平的第二時(shí)鐘信號端的信號xck提供給級聯(lián)輸出端0(4),級聯(lián)輸出端0(4)輸出高電平的級聯(lián)信號o(4);開關(guān)電路響應(yīng)于選通控制信號端的信號,將高電平的級聯(lián)信號o(4)提供給第二輸入信號端,第二移位寄存器電路響應(yīng)于第二輸入信號端的信號,將高電平的第二輸入信號端的信號提供給第二節(jié)點(diǎn)Q2。[0133]第5級移位寄存器單元中,第一移位寄存器電路響應(yīng)于級聯(lián)輸出端0(4)的信號,將高電平的級聯(lián)輸出端0(4)的信號提供給第一節(jié)點(diǎn)Q1。[0134]第3級移位寄存器單元中,第一移位寄存器電路響應(yīng)于級聯(lián)輸出端0(4)的信號,將低電平的參考信號端的信號提供給第一節(jié)點(diǎn)Q1和級聯(lián)輸出端0(3),級聯(lián)輸出端0(3)輸出低電平的級聯(lián)信號o(3)。[0135]通過上述的柵極驅(qū)動(dòng)電路的驅(qū)動(dòng)方法,實(shí)現(xiàn)柵極驅(qū)動(dòng)電路從第3級移位寄存器單元開始逐級輸出柵極驅(qū)動(dòng)信號,以驅(qū)動(dòng)對應(yīng)的像素,實(shí)現(xiàn)顯示面板屏幕的局部刷新,節(jié)省功段、第五階段、第六階段。需要說明的是,圖9所示的信號時(shí)序圖僅間內(nèi)的工作過程。該柵極驅(qū)動(dòng)電路在其他幀中的工作過程分別與該幀中的工作過程基本相[0137]第一階段T1,幀觸發(fā)信號端的信號stv為高電平,第一時(shí)鐘信號端的信號ck為低電平,選通控制信號端的信號en為高電平,第二時(shí)鐘信號端的信號xck為低電平;[0138]第1級移位寄存器單元中,第一移位寄存器電路響應(yīng)于幀觸發(fā)信號端的信號stv,將高電平的幀觸發(fā)信號端的信號stv提供給第一節(jié)點(diǎn)Q1,響應(yīng)于第一節(jié)點(diǎn)Q1的信號,將低電平的第一時(shí)鐘信號端的信號ck提供給級聯(lián)輸出端0(1),級聯(lián)輸出端0(1)輸出低電平的級聯(lián)信號o(1);開關(guān)電路響應(yīng)于選通控制信號端的信號en,將級聯(lián)輸出端與第二輸入信號端導(dǎo)通,將低電平的級聯(lián)信號o(1)提供給第二輸入信號端。[0139]第二階段T2、幀觸發(fā)信號端的信號stv為低電平,第一時(shí)鐘信號端的信號ck為高電平,選通控制信號端的信號en為高電平,第二時(shí)鐘信號端的信號xck為低電平;[0140]第1級移位寄存器單元中,由于第一移位寄存器電路中的電容C1的自舉作用,保持第一節(jié)點(diǎn)Q1為高電平,第一移位寄存器電路響應(yīng)于第一節(jié)點(diǎn)Q1的信號,將高電平的第一時(shí)鐘信號端的信號ck提供給級聯(lián)輸出端0(1),級聯(lián)輸出端0(1)輸出高電平的級聯(lián)信號o(1);開關(guān)電路響應(yīng)于選通控制信號端的信號,將高電平的級聯(lián)信號o(1)提供給第二輸入信號端,第二移位寄存器電路響應(yīng)于第二輸入信號端的信號,將高電平的第二輸入信號端的信號提供給第二節(jié)點(diǎn)Q2。[0141]第2級移位寄存器單元中,第一移位寄存器電路響應(yīng)于級聯(lián)輸出端0(1)的信號,將高電平的級聯(lián)輸出端0(1)的信號提供給第一節(jié)點(diǎn)Q1。[0142]第三階段T3、幀觸發(fā)信號端的信號stv為低電平,第一時(shí)鐘信號端的信號ck為低電平,選通控制信號端的信號en為高電平,第二時(shí)鐘信號端的信號xck為高電平;[0143]第1級移位寄存器單元中,由于第二移位寄存器電路中的電容C1的自舉作用,保持第二節(jié)點(diǎn)Q2為高電平,第二移位寄存器電路響應(yīng)于第二節(jié)點(diǎn)Q2的信號,將高電平的第二時(shí)鐘信號端的信號xck提供給驅(qū)動(dòng)輸出端G(1),驅(qū)動(dòng)輸出端G(1)輸出高電平的柵極驅(qū)動(dòng)信號g[0144]第2級移位寄存器單元中,由于第一移位寄存器電路中的電容C1的自舉作用,保持第一節(jié)點(diǎn)Q1為高電平,第一移位寄存器電路響應(yīng)于第一節(jié)點(diǎn)Q1的信號,將高電平的第二時(shí)鐘信號端的信號xck提供給級聯(lián)輸出端0(2),級聯(lián)輸出端0(2)輸出高電平的級聯(lián)信號o(2);開關(guān)電路響應(yīng)于選通控制信號端的信號,將高電平的級聯(lián)信號o(2)提供給第二輸入信號端,第二移位寄存器電路響應(yīng)于第二輸入信號端的信號,將高電平的第二輸入信號端的信號提供給第二節(jié)點(diǎn)Q2。[0145]第3級移位寄存器單元中,第一移位寄存器電路響應(yīng)于級聯(lián)輸出端0(2)的信號,將高電平的級聯(lián)輸出端0(2)的信號提供給第一節(jié)點(diǎn)Q1。[0146]第1級移位寄存器單元中,第一移位寄存器電路響應(yīng)于級聯(lián)輸出端0(2)的信號,將低電平的參考信號端的信號提供給第一節(jié)點(diǎn)Q1和級聯(lián)輸出端0(1),級聯(lián)輸出端0(1)輸出低電平的級聯(lián)信號o(1)。[0147]第四階段T4、幀觸發(fā)信號端的信號stv為低電平,第一時(shí)鐘信號端的信號ck為高電平,選通控制信號端的信號en為低電平,第二時(shí)鐘信號端的信號xck為低電平;[0148]第2級移位寄存器單元中,由于第二移位寄存器電路中的電容C1的自舉作用,保持第二節(jié)點(diǎn)Q2為高電平,第二移位寄存器電路響應(yīng)于第二節(jié)點(diǎn)Q2的信號,將高電平的第一時(shí)鐘信號端的信號ck提供給驅(qū)動(dòng)輸出端G(2),驅(qū)動(dòng)輸出端G(2)輸出高電平的柵極驅(qū)動(dòng)信號g[0149]第3級移位寄存器單元中,由于第一移位寄存器電路中的電容C1的自舉作用,保持第一節(jié)點(diǎn)Q1為高電平,第一移位寄存器電路響應(yīng)于第一節(jié)點(diǎn)Q1的信號,將高電平的第一時(shí)鐘信號端的信號ck提供給級聯(lián)輸出端0(3),級聯(lián)輸出端0(3)輸出高電平的級聯(lián)信號o(3);開關(guān)電路響應(yīng)于選通控制信號端的信號,將級聯(lián)輸出端與第二輸入信號端斷開,高電平的級聯(lián)信號o(3)無法提供給第二輸入信號端。[0150]第4級移位寄存器單元中,第一移位寄存器電路響應(yīng)于級聯(lián)輸出端0(3)的信號,將高電平的級聯(lián)輸出端0(3)的信號提供給第一節(jié)點(diǎn)Q1。[0151]第2級移位寄存器單元中,第一移位寄存器電路響應(yīng)于級聯(lián)輸出端0(3)的信號,將低電平的參考信號端的信號提供給第一節(jié)點(diǎn)Q1和級聯(lián)輸出端0(2),級聯(lián)輸出端0(2)輸出低電平的級聯(lián)信號。[0152]第五階段T5、幀觸發(fā)信號端的信號stv為低電平,第一時(shí)鐘信號端的信號ck為低電平,選通控制信號端的信號en為低電平,第二時(shí)鐘信號端的信號xck為高電平;[0153]第3級移位寄存器單元中,由于第二節(jié)點(diǎn)Q2不為高電平,控制第二移位寄存器電路中的晶體管T2截止,從而驅(qū)動(dòng)輸出端G(3)無柵極驅(qū)動(dòng)信號g(3)輸出。[0154]第4級移位寄存器單元中,由于第一移位寄存器電路中的電容C1的自舉作用,保持第一節(jié)點(diǎn)Q1為高電平,第一移位寄存器電路響應(yīng)于第一節(jié)點(diǎn)Q1的信號,將高電平的第二時(shí)鐘信號端的信號xck提供給級聯(lián)輸出端0(4),級聯(lián)輸出端0(4)輸出高電平的級聯(lián)信號o(4);開關(guān)電路響應(yīng)于選通控制信號端的信號,將級聯(lián)輸出端與第二輸入信號端斷開,高電平的級聯(lián)信號o(4)無法提供給第二輸入信號端。[0155]第5級移位寄存器單元中,第一移位寄存器電路響應(yīng)于級聯(lián)輸出端0(4)的信號,將高電平的級聯(lián)輸出端0(4)的信號提供給第一節(jié)點(diǎn)Q1。[0156]第3級移位寄存器單元中,第一移位寄存器電路響應(yīng)于級聯(lián)輸出端0(4)的信號,將低電平的參考信號端的信號提供給第一節(jié)點(diǎn)Q1和級聯(lián)輸出端0(3),級聯(lián)輸出端0(3)輸出低電平的級聯(lián)信號o(3)。[0157]第六階段T6、幀觸發(fā)信號端的信號stv為低電平,第一時(shí)鐘信號端的信號ck為高電平,選通控制信號端的信號en為低電平,第二時(shí)鐘信號端的信號xck為低電平;[0158]第4級移位寄存器單元中,由于第二節(jié)點(diǎn)Q2不為高電平,控制第二移位寄存器電路中的晶體管T2截止,從而驅(qū)動(dòng)輸出端G(4)無柵極驅(qū)動(dòng)信號g(4)輸出。[0159]第5級移位寄存器單元中,由于第一移位寄存器電路中的電容C1的自舉作用,保持第一節(jié)點(diǎn)Q1為高電平,第一移位寄存器電路響應(yīng)于第一節(jié)點(diǎn)Q1的信號,將高電平的第一時(shí)鐘信號端的信號ck提供給級聯(lián)輸出端0(5),級聯(lián)輸出端0(5)輸出高電平的級聯(lián)信號o(5);開關(guān)電路響應(yīng)于選通控制信號端的信號,將級聯(lián)輸出端與第二輸入信號端斷開,高電平的級聯(lián)信號o(5)無法提供給第二輸入信號端。[0160]第6級移位寄存器單元中,第一移位寄存器電路響應(yīng)于級聯(lián)輸出端0(5)的信號,將高電平的級聯(lián)輸出端0(5)的信號提供給第一節(jié)點(diǎn)Q1。[0161]第4級移位寄存器單元中,第一移位寄存器電路響應(yīng)于級聯(lián)輸出端0(5)的信號,將低電平的參考信號端的信號提供給第一節(jié)點(diǎn)Q1和級聯(lián)輸出端0(4),級聯(lián)輸出端0(4)輸出低電平的級聯(lián)信號o(4)。[0162]通過上述的柵極驅(qū)動(dòng)電路的驅(qū)動(dòng)方法,實(shí)現(xiàn)柵極驅(qū)動(dòng)電路從第3級移位寄存器單元開始無柵極驅(qū)動(dòng)信號輸出,以驅(qū)動(dòng)對應(yīng)的像素,實(shí)現(xiàn)顯示面板屏幕的局部刷新,節(jié)省功[0163]具體地,選取如圖10所示的信號時(shí)序圖中的第一階段、第二階段、第三階段、第四階段、第五階段,第六階段。需要說明的是,圖10所示的信號時(shí)序圖僅是柵極驅(qū)動(dòng)電路在一幀時(shí)間內(nèi)的工作過程。該柵極驅(qū)動(dòng)電路在其他幀中的工作過程分別與該幀中的工作過程基[0164]第一階段T1,幀觸發(fā)信號端的信號stv為高電平,第一時(shí)鐘信號端的信號ck為低電平,選通控制信號端的信號en為低電平,第二時(shí)鐘信號端的信號xck為低電平;[0165]第1級移位寄存器單元中,第一移位寄存器電路響應(yīng)于幀觸發(fā)信號端的信號stv,將高電平的幀觸發(fā)信號端的信號stv提供給第一節(jié)點(diǎn)Q1,響應(yīng)于第一節(jié)點(diǎn)Q1的信號,將低電平的第一時(shí)鐘信號端的信號ck提供給級聯(lián)輸出端0(1),級聯(lián)輸出端0(1)輸出低電平的級聯(lián)信號o(1);開關(guān)電路響應(yīng)于選通控制信號端的信號en,將級聯(lián)輸出端與第二輸入信號端斷[0166]第二階段T2、幀觸發(fā)信號端的信號stv為低電平,第一時(shí)鐘信號端的信號ck為高電平,選通控制信號端的信號en為低電平,第二時(shí)鐘信號端的信號xck為低電平;[0167]第1級移位寄存器單元中,由于第一移位寄存器電路中的電容C1的自舉作用,保持第一節(jié)點(diǎn)Q1為高電平,第一移位寄存器電路響應(yīng)于第一節(jié)點(diǎn)Q1的信號,將高電平的第一時(shí)鐘信號端的信號ck提供給級聯(lián)輸出端0(1),級聯(lián)輸出端0(1)輸出高電平的級聯(lián)信號o(1);開關(guān)電路響應(yīng)于選通控制信號端的信號,將級聯(lián)輸出端與第二輸入信號端斷開,高電平的級聯(lián)信號o(1)無法提供給第二輸入信號端。[0168]第2級移位寄存器單元中,第一移位寄存器電路響應(yīng)于級聯(lián)輸出端0(1)的信號,將高電平的級聯(lián)輸出端0(1)的信號提供給第一節(jié)點(diǎn)Q1。[0169]第三階段T3、幀觸發(fā)信號端的信號stv為低電平,第一時(shí)鐘信號端的信號ck為低電平,選通控制信號端的信號en為高電平,第二時(shí)鐘信號端的信號xck為高電平;[0170]第1級移位寄存器單元中,由于第二節(jié)點(diǎn)Q2不為高電平,控制第二移位寄存器電路中的晶體管T2截止,從而驅(qū)動(dòng)輸出端G(1)無柵極驅(qū)動(dòng)信號g(1)輸出。[0171]第2級移位寄存器單元中,由于第一移位寄存器電路中的電容C1的自舉作用,保持第一節(jié)點(diǎn)Q1為高電平,第一移位寄存器電路響應(yīng)于第一節(jié)點(diǎn)Q1的信號,將高電平的第二時(shí)鐘信號端的信號xck提供給級聯(lián)輸出端0(2),級聯(lián)輸出端0(2)輸出高電平的級聯(lián)信號o(2);開關(guān)電路響應(yīng)于選通控制信號端的信號,將高電平的級聯(lián)信號o(2)提供給第二輸入信號端,第二移位寄存器電路響應(yīng)于第二輸入信號端的信號,將高電平的第二輸入信號端的信號提供給第二節(jié)點(diǎn)Q2。[0172]第3級移位寄存器單元中,第一移位寄存器電路響應(yīng)于級聯(lián)輸出端0(2)的信號,將高電平的級聯(lián)輸出端0(2)的信號提供給第一節(jié)點(diǎn)Q1。[0173]第1級移位寄存器單元中,第一移位寄存器電路響應(yīng)于級聯(lián)輸出端0(2)的信號,將低電平的參考信號端的信號提供給第一節(jié)點(diǎn)Q1和級聯(lián)輸出端0(1),級聯(lián)輸出端0(1)輸出低電平的級聯(lián)信號o(1)。[0174]第四階段T4、幀觸發(fā)信號端的信號stv為低電平,第一時(shí)鐘信號端的信號ck為高電平,選通控制信號端的信號en為低電平,第二時(shí)鐘信號端的信號xck為低電平;[0175]第2級移位寄存器單元中,由于第二移位寄存器電路中的電容C1的自舉作用,保持第二節(jié)點(diǎn)Q2為高電平,第二移位寄存器電路響應(yīng)于第二節(jié)點(diǎn)Q2的信號,將高電平的第一時(shí)鐘信號端的信號ck提供給驅(qū)動(dòng)輸出端G(2),驅(qū)動(dòng)輸出端G(2)輸出高電平的柵極驅(qū)動(dòng)信號g[0176]第3級移位寄存器單元中,由于第一移位寄存器電路中的電容C1的自舉作用,保持第一節(jié)點(diǎn)Q1為高電平,第一移位寄存器電路響應(yīng)于第一節(jié)點(diǎn)Q1的信號,將高電平的第一時(shí)鐘信號端的信號ck提供給級聯(lián)輸出端0(3),級聯(lián)輸出端0(3)輸出高電平的級聯(lián)信號o(3);開關(guān)電路響應(yīng)于選通控制信號端的信號,將級聯(lián)輸出端與第二輸入信號端斷開,高電平的級聯(lián)信號o(3)無法提供給第二輸入信號端。[0177]第4級移位寄存器單元中,第一移位寄存器電路響應(yīng)于級聯(lián)輸出端0(3)的信號,將高電平的級聯(lián)輸出端0(3)的信號提供給第一節(jié)點(diǎn)Q1。[0178]第2級移位寄存器單元中,第一移位寄存器電路響應(yīng)于級聯(lián)輸出端0(3)的信號,將低電平的參考信號端的信號提供給第一節(jié)點(diǎn)Q1和級聯(lián)輸出端0(2),級聯(lián)輸出端0(2)輸出低電平的級聯(lián)信號o(2)。[0179]第五階段T5、幀觸發(fā)信號端的信號stv為低電平,第一時(shí)鐘信號端的信號ck為低電平,選通控制信號端的信號en為高電平,第二時(shí)鐘信號端的信號xck為高電平;[0180]第3級移位寄存器單元中,由于第二節(jié)點(diǎn)Q2不為高電平,控制第二移位寄存器電路中的晶體管T2截止

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論