CMOS漏極開路門和三態(tài)門電路_第1頁(yè)
CMOS漏極開路門和三態(tài)門電路_第2頁(yè)
CMOS漏極開路門和三態(tài)門電路_第3頁(yè)
CMOS漏極開路門和三態(tài)門電路_第4頁(yè)
CMOS漏極開路門和三態(tài)門電路_第5頁(yè)
已閱讀5頁(yè),還剩11頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、CMOS漏極開放柵極和三態(tài)柵極,CMOS漏極開放柵極和三態(tài)柵極,1,CMOS漏極開放柵極,(1)漏極開放柵極的結(jié)構(gòu)和符號(hào),線和:使兩柵極的輸出端并聯(lián),實(shí)現(xiàn)與邏輯的功能。 觀察下一個(gè)實(shí)現(xiàn)電路:電流很大,無法確定設(shè)備損壞的輸出是高電平還是低電平。 為了解決該問題,采用漏極開放(OD )柵極世代。 漏極開路(OD )的and門電路、OD和not門的輸出級(jí)、邏輯符號(hào)、線的邏輯電路,為了實(shí)現(xiàn)線和功能,可以在多個(gè)柵極輸出管的漏極和電源間附加共同的上拉電阻。 (2)上拉電阻對(duì)OD門動(dòng)態(tài)性能的影響,邏輯電路圖,1.5K,高電平低電平,低電平高電平,OD門輸出高電平低電平:放電時(shí)間常數(shù)10ns,OD門輸出低電平

2、高電平:充電時(shí)間常數(shù)150ns (3)上拉電阻的計(jì)算,確定RP (min ):od門只有一個(gè)接通時(shí),IOL(max) 驅(qū)動(dòng)器件IOL的最大值,VOL(max) 驅(qū)動(dòng)器件VOL的最大值,IIL(total) 連接到上拉電阻下端的所有沖擊RP(max )的確定:所有的OD輸出為高電平時(shí),IOZ(total) 所有的驅(qū)動(dòng)?xùn)艠O輸出為高電平時(shí)的漏電流的總和,VOH(min) 驅(qū)動(dòng)器件VOH的最小值,IIH(total) 全負(fù)載柵極的輸入端為高電平的如果要求速度快,則RP的值接近RP(min )的基準(zhǔn)值,如果要求消耗功率小,則RP的值接近RP(max )的基準(zhǔn)值。 3個(gè)漏極開路CMOS和反相器74HC03

3、連接到布線上,驅(qū)動(dòng)TTL反相器74LS04和3個(gè)輸入端和反相器74LS10,試著上拉電阻RP時(shí),發(fā)現(xiàn)VDD=5V,IOZ=5A。 解:查看附錄a,相關(guān)參數(shù)如下: CMOS參數(shù),VOL(max)=0.33V; VOH(min)=3.84V; IOL(max)=4mA; (1) iil (總量)=20.4=0. 8毫安,iih (總量)=40.02=0. 08毫安; IOZ(total)=3 5=15 A,RP在1.46k 12.21k之間,可以選擇標(biāo)準(zhǔn)值為2k的電阻。 TTL柵極參數(shù): IIL=0.4mA; IIH(min)=0.02mA; (2)、OD門的應(yīng)用例: (a )驅(qū)動(dòng)門的IOL(ma

4、x )比發(fā)光二極管的額定電流大即可。 (b)VO可提高到接近12V,2、三狀態(tài)(TSL )輸出門、三狀態(tài)輸出門除了高、低電平輸出之外,還有高電阻輸出狀態(tài)、高電阻狀態(tài)或禁止?fàn)顟B(tài)。 a是輸入端,l是輸出端,EN是控制端(使能端)。(2)符號(hào),(1)電路,2,3狀態(tài)(TSL )輸出門, EN=1時(shí),A=0, EN=0時(shí),B=1,C=1,TN開啟,TP關(guān)閉,L=0; 如果A=1,則B=0,C=0,關(guān)閉TN,打開TP,L=1。 另外,總是B=1,C=0,(3)工作原理,(4)三態(tài)輸出門的真值表,(5)三態(tài)輸出門的應(yīng)用,三態(tài)輸出門主要用于總線傳輸,如右圖的計(jì)算機(jī)和微機(jī)系統(tǒng)的連接,能夠以一定順序以時(shí)分方式將

5、信號(hào)發(fā)送到總線。 7、CMOS傳送門(TG )、1、電路結(jié)構(gòu)、2、符號(hào)、3、結(jié)論、4、作為模擬開關(guān)的工作原理:在模擬電路中使用的情況下,c是低電平-5V,TN柵極電壓是-5V,TP柵極電壓是5V,VI在(-5)v的范圍內(nèi)的情況下VT=2V,c為高電平5V,TN柵極電壓為5V,VI在(-5)v范圍內(nèi)TN導(dǎo)通TP柵極電壓為-5V,VI在(-3)v的范圍內(nèi)TP導(dǎo)通VI在(-3)v的范圍內(nèi)時(shí),TN、TP都導(dǎo)通開關(guān)4、應(yīng)用于數(shù)字電路的工作原理:在數(shù)字電路中使用的情況下,c是低電平0V,TN柵極電壓是0V,TP柵極電壓是5V,VI在(05)v的范圍內(nèi)的情況下,TN、TP都不導(dǎo)通-開關(guān)斷開。 c是高電平5V、TN柵極電壓是5V,VI在(03 ) v的范圍內(nèi)TN導(dǎo)通,TP柵極電壓是0V,VI在(2)v的范圍內(nèi)時(shí)TP導(dǎo)通,VI在(05 ) v的范圍內(nèi)時(shí),TN、TP的至少一個(gè)斷開開關(guān)另外,在圖3.1.27中表示由VT=2V、CMOS傳輸門構(gòu)成的2選擇1數(shù)據(jù)選擇器。 在控制端子C=0時(shí),向輸出端子傳輸輸入端子x的信號(hào),使得L=X。 另一方面,在C=1時(shí),L=Y。八、CMOS邏輯門的技

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論