PCIE接口的設(shè)計(jì)與應(yīng)用_第1頁
PCIE接口的設(shè)計(jì)與應(yīng)用_第2頁
PCIE接口的設(shè)計(jì)與應(yīng)用_第3頁
PCIE接口的設(shè)計(jì)與應(yīng)用_第4頁
PCIE接口的設(shè)計(jì)與應(yīng)用_第5頁
已閱讀5頁,還剩31頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

PCIE接口的設(shè)計(jì)與應(yīng)用

2021/5/91主要內(nèi)容PCIE概述PCIE與SRIO的比較C6000DSP的PCIE接口硬件設(shè)計(jì)PCIE地址空間的配置PCIE接口的初始化PCIE接口的數(shù)據(jù)傳輸及其帶寬測(cè)試基于PCIE互聯(lián)的系統(tǒng)實(shí)例2021/5/921.PCIE概述PCIExpress,采用高速串行的物理層,沿用了現(xiàn)有的PCI編程概念及通訊標(biāo)準(zhǔn),只需修改物理層而無須修改軟件就可將現(xiàn)有PCI系統(tǒng)轉(zhuǎn)換為PCIe。;2021/5/931.PCIE概述PCIExpress與PCI2.3,PCI-X的比較:2021/5/941.PCIE概述PCIExpress協(xié)議組成:會(huì)話層,數(shù)據(jù)交換層物理層2021/5/951.PCIE概述物理層1x,2x,4x,8x,16x,32x,8B/10B編碼每個(gè)1x為兩對(duì)差分線,1收1發(fā),全雙工PCIe設(shè)備之間的鏈接將使用兩設(shè)備中較少通道數(shù)的作為標(biāo)準(zhǔn)PCIe卡能在同一數(shù)據(jù)傳輸通道內(nèi)傳輸包括中斷在內(nèi)的全部控制信息2021/5/961.PCIE概述鏈路層交換層信息包(TransactionLayerPackets,TLPs),按32位循環(huán)冗余校驗(yàn)碼CRC)進(jìn)行數(shù)據(jù)保護(hù);采用AckandNaksignaling協(xié)議的信息包:TLPs能通過LCRC校驗(yàn)和連續(xù)性校驗(yàn)的稱為Ack(命令正確應(yīng)答);沒有通過校驗(yàn)的稱為Nak(沒有應(yīng)答)。數(shù)據(jù)鏈接層信息包(DataLinkLayerPacket,DLLP)

兩個(gè)互連設(shè)備的交換層之間的流控制信息和實(shí)現(xiàn)電源管理功能。2021/5/971.PCIE概述交換層SplitTransactions&credit-basedflowcontrol

2021/5/981.PCIE概述基于PCIE互聯(lián)的PC結(jié)構(gòu)2021/5/991.PCIE概述支持PCIE的器件處理器TI:C66XXilinx:V5,V6,SP6等;Freescale:PPCSwitchPLX:PEX8749,PEX8696,PEX8548等IDT:89H12NT12G2,89H48H12G2等2021/5/9101.PCIE概述支持PCIE接口的器件BridgePLX:PEX8112PCIetoPCIPEX8114PCIetoPCI-XUSB2380PCIetoUSBOXPCIe952PCIetoUARTsIDT:TSI721PCIE<->SRIO2021/5/911主要內(nèi)容PCIE概述PCIE與SRIO的比較C6000DSP的PCIE接口硬件設(shè)計(jì)PCIE地址空間的配置PCIE接口的初始化PCIE接口的數(shù)據(jù)傳輸及其帶寬測(cè)試基于PCIE互聯(lián)的系統(tǒng)實(shí)例2021/5/9122.PCIE與SRIO的比較(特點(diǎn))2021/5/9132.PCIE與SRIO的比較(系統(tǒng)性能)2021/5/9142.PCIE與SRIO的比較(可擴(kuò)展性1)2021/5/9152.PCIE與SRIO的比較(可擴(kuò)展性2)2021/5/9162.PCIE與SRIO的比較(錯(cuò)誤處理1)2021/5/9172.PCIE與SRIO的比較(錯(cuò)誤處理2)2021/5/918主要內(nèi)容PCIE概述PCIE與SRIO的比較C6000DSP的PCIE接口硬件設(shè)計(jì)PCIE地址空間的配置PCIE接口的初始化PCIE接口的數(shù)據(jù)傳輸及其帶寬測(cè)試基于PCIE互聯(lián)的系統(tǒng)實(shí)例2021/5/9193.C6000DSP的PCIe硬件接口設(shè)計(jì)C66xPCIe接口簡(jiǎn)介符合PCIE規(guī)范2.0標(biāo)準(zhǔn);支持RootComplex(RC)andEndPoint(EP)兩種模式支持Gen1(2.5Gbps)andGen2(5.0Gbps);只能作為1個(gè)1x或者2x端口使用;支持32bits或者64bits地址空間;輸出包最大有效字節(jié)數(shù)為128B,輸入最大256B;2021/5/9203.C6000DSP的PCIe硬件接口設(shè)計(jì)C66XPCIe外設(shè)結(jié)構(gòu)2021/5/9213.C6000DSP的PCIe硬件接口設(shè)計(jì)C66xPCIe管腳與互聯(lián)2021/5/9223.C6000DSP的PCIe硬件接口設(shè)計(jì)基于PCIe互聯(lián)的5C6678板卡2021/5/923主要內(nèi)容PCIE概述PCIE與SRIO的比較C6000DSP的PCIE接口硬件設(shè)計(jì)PCIE地址空間的配置PCIE接口的初始化PCIE接口的數(shù)據(jù)傳輸及其帶寬測(cè)試基于PCIE互聯(lián)的系統(tǒng)實(shí)例2021/5/9244.PCIE地址空間的配置PCIe地址與DSP內(nèi)部地址之間的轉(zhuǎn)換2021/5/9254.PCIE地址空間的配置PCIe出口地址轉(zhuǎn)換2021/5/9264.PCIE地址空間的配置PCIe出口地址轉(zhuǎn)換舉例2021/5/9274.PCIE地址空間的配置PCIe入口地址轉(zhuǎn)換2021/5/9284.PCIE地址空間的配置PCIe入口地址轉(zhuǎn)換舉例2021/5/929主要內(nèi)容PCIE概述PCIE與SRIO的比較C6000DSP的PCIE接口硬件設(shè)計(jì)PCIE地址空間的配置PCIE接口的初始化PCIE接口的數(shù)據(jù)傳輸及其帶寬測(cè)試基于PCIE互聯(lián)的系統(tǒng)實(shí)例2021/5/9305.PCIE接口的初始化見初始化程序2021/5/9316.PCIE接口的數(shù)據(jù)傳輸及其帶寬測(cè)試2021/5/932主要內(nèi)容PCIE概述PCIE與SRIO的比較C6000DSP的PCIE接口硬件設(shè)計(jì)PCIE地址空間的配置PCIE接口的初始化PCIE接口的數(shù)據(jù)傳輸及其帶寬測(cè)試

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論