PLD原理圖的設(shè)計與電路仿真_第1頁
PLD原理圖的設(shè)計與電路仿真_第2頁
PLD原理圖的設(shè)計與電路仿真_第3頁
PLD原理圖的設(shè)計與電路仿真_第4頁
PLD原理圖的設(shè)計與電路仿真_第5頁
全文預(yù)覽已結(jié)束

付費(fèi)下載

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

PLD原理圖的設(shè)計與電路仿真1PROTEUS軟件簡介PROTEUS是來自英國公司的工具軟件,在全球廣泛使用。和其它工具相比,這款軟件的最大特點(diǎn)就在于它能夠模擬單片機(jī)??梢灾苯釉诨谠韴D的虛擬原型EDA上編程,并實(shí)現(xiàn)軟件源碼級的實(shí)時調(diào)試。還能看到運(yùn)行后輸入輸出的效果。但是現(xiàn)在大家都只注意到PROTEUS對單片機(jī)的仿真和如何與Keil進(jìn)行關(guān)聯(lián)調(diào)試,其實(shí)PROTEUS還能夠進(jìn)行PLD的電路仿真。PLD(可編程邏輯器件)是一種數(shù)字集成電路的半成品,在其芯片上按一定排列方式集成了大量的門和觸發(fā)器等基本邏輯元件,使用者可利用某種開發(fā)工具對其進(jìn)行加工,即按設(shè)計要求將這些片內(nèi)的元件連接起來,使之完成某個邏輯電路或系統(tǒng)的功能,成為一個可在實(shí)際電子系統(tǒng)中使用的專用集成電路。一般的PLD設(shè)計軟件只能進(jìn)行PLD芯片的時序邏輯仿真,而PROTEUS能進(jìn)行PLD的電路仿真,可以模擬設(shè)計的PLD芯片在電路中實(shí)際運(yùn)行的情況。我們通過使用GAL16V8設(shè)計一個在單片機(jī)系統(tǒng)里常用的三八譯器,然后在PROTEUS中通過觀察GAL16V8中三八譯碼器的輸入與輸出的對應(yīng)關(guān)系來完成PLD的電路仿真。2.PLD的設(shè)計首先用Protel99SE完成PLD的設(shè)計。完成后的PLD原理圖如下所示:圖1畫好的PLD原理圖這是一個3-8譯碼器的PLD文件。輸入信號為目標(biāo)元件的2、3、4三個腳,輸出信號為目標(biāo)元件的12-19腳,6-8腳為使能控制端。Protel99SE的PLD原理圖的設(shè)計與普通原理圖相同,但有幾點(diǎn)是需要注意:生成PLD元理圖后,在原理圖中自動加入了兩個PLD的元件庫(PLD_Devices.lib、PLD_Symbols.lib),PLD的電路圖繪制必需使用這兩個庫中的元件。繪制PLD原理圖時,必須放置輸入/輸出端口(輸入:IPAD、輸出:OPAD、輸入/輸出:IOPAD)元件,這些元件所指定的引腳代表著目標(biāo)器件的引腳。在輸入/輸出端口元件放置好后,必須對其進(jìn)行編號,還要指定該端口元件所對應(yīng)連接的目標(biāo)器件的引腳號。完成PLD原理圖后,選擇[PLD]/[Compile]進(jìn)行編譯,生成各種格式的文件:圖2編譯生成的各種文件打開生成的。jed文件,點(diǎn)擊右鍵,在彈出的窗口中選擇[Export…]項(xiàng),選擇。jed文件的輸出目標(biāo)地址。至此就完成了PLD文件的設(shè)計。3Proteus對PLD的仿真啟動Proteus,繪制好電路圖。圖3Proteus仿真電路圖電路中LED顯示采用低電平時LED點(diǎn)亮的顯示方式。電路中I1-I3為GAL16V8輸入端口,端口為高電平時為1,低電平時為0,IO0-IO7為輸出端口,輸出端口為:LED燈亮?xí)r端口輸出低電平0,熄滅時為高電平1.為了使PLD元件能仿真,還必須在電路中將編譯的。jed文件加入PLD元件中:將鼠標(biāo)移到U1(16V8)中,右擊,選擇元件,然后左擊,調(diào)出“元件的屬性”對話框,在屬性對話框中,在窗口中的“JEDECFuseMapFile:”中加入。jed文件:圖416V8元件屬性由前面PLD的設(shè)計可得3-8譯碼器的真值表:輸入信號輸出信號I3I2I1IO7IO6IO5IO4IO3IO2IO1IO0000111111100011111110101011111011011111101111001110111101110111111101011111111101111111表13-8譯碼器真值表為了觀察16V8的輸入與輸出的對應(yīng)關(guān)系,我們在AT89C52的程序(程序見附錄)中將與I3、I2、I1相連的P2_2、P2_1、P2_0三個端口按真值表中的順序依次改變,觀察LED燈是否由IO0至IO7依附點(diǎn)亮。將單片機(jī)的程序加入AT89C52后,在Proteus中點(diǎn)擊Play鍵觀看電路仿真結(jié)果:當(dāng)輸入端的I1、I2、I3值按程序設(shè)定按真值表中的000—111依附改變時,輸出端對應(yīng)LED燈按真值表中的對應(yīng)關(guān)系由IO0至IO7依次點(diǎn)亮,如下圖。說明PLD器件16V8設(shè)計的三八譯碼器譯碼正確。圖5譯碼電路對應(yīng)輸入/輸出截圖4.結(jié)語單片機(jī)與PLD的結(jié)合是當(dāng)前嵌入式設(shè)計經(jīng)常采用一的種方式。但如果要進(jìn)行硬件電路測試和系統(tǒng)調(diào)試則比較麻煩,因?yàn)橐M(jìn)行這兩個過程必須在電路板制作完成、元器件焊接完畢之后進(jìn)行。而電路板的制作、元器件的安裝、焊接是費(fèi)時費(fèi)力的,如果采用作為單片機(jī)系統(tǒng)的仿真工具PROTEUS進(jìn)行單片機(jī)和PLD的仿真,則不用制作具體的電路板也能夠完成以上工作。在使用PROTEUS運(yùn)行系統(tǒng)虛擬開發(fā)成功之后再進(jìn)行實(shí)際制作,可以直觀得觀察電路的運(yùn)行情況,提前發(fā)現(xiàn)設(shè)計的錯誤,可以極大的提高開發(fā)效率、降低開發(fā)成本、提高開發(fā)速度。程序附錄:#includesbitP2_0=P2^0;sbitP2_1=P2^1;sbitP2_2=P2^2;voiddelaytime(intcount);voidmain(void){while(1){P2_2=0;P2_1=0;P2_0=0;delaytime(500);P2_2=0;P2_1=0;P2_0=1;delaytime(500);P2_2=0;P2_1=1;P2_0=0;delaytime(500);P2_2=0;P2_1=1;P2_0=1;delaytime(500);P2_2=1;P2_1=0;P2_0=0;delaytime(500);P2_2=1;P2_1=0;P2_0=1;delaytime(500);P2_2=1;P2_1=1;P2_0=0;delaytime(500);P2_2=1;P2_1=

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論