重慶師范大學《計算機基礎》2017-2018學年期末試卷_第1頁
重慶師范大學《計算機基礎》2017-2018學年期末試卷_第2頁
重慶師范大學《計算機基礎》2017-2018學年期末試卷_第3頁
全文預覽已結束

付費下載

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

重慶師范大學《計算機基礎》2017-2018學1.下列數中最小的數是。A.(100101)2B.(50)8C.(100010)BCDD.(625)162.表示法主要用于表示浮點數中的階碼。A.原碼B.補碼C.反碼D.移碼3.某機字長32位,其中1為符號位,31位表示尾數。若用定點小數表示,則最大正小數為。A.+(1-2-32)B.+(1-2-31)C.2-32D.2-314.主存儲器是計算機系統(tǒng)中的記憶設備,它主要用來。A.存放數據B.存放程序C.存放微程序D.存放數據和程序5.以下四種類型指令中,執(zhí)行時間最長的是。A.RR型指令B.RS型指令C.SS型指令D.程序控制指令6.單地址指令為了完成兩個數的算術運算,除地址指明的一個操作數外,另一個操作數常采用尋址方式。A.堆棧B.立即C.隱含D.間接7.在以下描述的流水CPU基本概念中,正確的表述是。A.流水CPU是以空間并行性為原理構造的處理器B.流水CPU一定是RISC機器C.流水CPU一定是多媒體CPUD.流水CPU是以時間并行性為原理構造的處理器8.在以下描述PCI總線的基本概念中,正確的表述是。A.PCI總線是一個與處理器無關的高速外圍總線B.PCI總線的基本傳輸機制是猝發(fā)式傳送C.PCI設備一定是主設備D.系統(tǒng)中只允許有一條PCI總線9.下述I/O控制方式中,主要由程序實現。A.PPU方式B.中斷方式C.DMA方式D.通道方式10.串行I/O標準接口IEEEl394的高速特性適合于新型高速硬盤和多媒體數據傳送,它的數據傳送率可以是。A.100MB/sB.200MB/sC.400MB/sD.300MB/s1.{(26)16∨(63)16}⊕(135)8的值為A.。2.cache是一種A.存儲器,是為了解決CPU和B.之間C.上不匹配而采用的一項重要硬件技術。3.當今的CPU芯片除了包括定點運算器、操作控制器外,還包括A.、B.運算器和C.管理部件。4.按照總線仲裁電路的A.不同,總線仲裁有B.仲裁和C.仲裁兩種方式。5.選擇型DMA控制器在物理上可以連接A.設備,而在邏輯上只函允許連接B.設備,它適合于連接C.設備。6.指令格式是指令用A.表示的結構形式,通常由B.字段和C.字段組成。7.DMA和CPU分時使用內存的三種方式是:A.,B.,C.。8.多個用戶共享主存時,系統(tǒng)應提供A.。通常采用的方法是B.保護和C.保護,并用硬件來實現。1.X=15,y=一l3,采用補碼輸入,用帶求補器的出陣列乘法器求出乘積x×y,并用十進制數乘法進行驗證。芯片(8K×8位)形成一個16K×16位的ROM區(qū)域,起始地址為(2000)16。假設SRAM芯片有CS和WE控制端,CPU地址總線A15—A0,數據總線為D15—D0,控制信號為R/W(讀/寫),WREQ(當存儲器讀或寫時,該信號指示地址總線上的地址是有效的)。要求:(1)設計滿足已知條件的存儲器,畫出地址碼方案。(2)畫出ROM、RAM與CPU的連接圖。3.用定量分析法說明流水處理器比非流水處理器具有更高的吞吐率。4.畫出PCI總線結構框圖,并說明“橋”的功能

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論