數(shù)字電子技術(shù)(武漢科技大學(xué))智慧樹知到期末考試答案章節(jié)答案2024年武漢科技大學(xué)_第1頁
數(shù)字電子技術(shù)(武漢科技大學(xué))智慧樹知到期末考試答案章節(jié)答案2024年武漢科技大學(xué)_第2頁
數(shù)字電子技術(shù)(武漢科技大學(xué))智慧樹知到期末考試答案章節(jié)答案2024年武漢科技大學(xué)_第3頁
數(shù)字電子技術(shù)(武漢科技大學(xué))智慧樹知到期末考試答案章節(jié)答案2024年武漢科技大學(xué)_第4頁
數(shù)字電子技術(shù)(武漢科技大學(xué))智慧樹知到期末考試答案章節(jié)答案2024年武漢科技大學(xué)_第5頁
免費(fèi)預(yù)覽已結(jié)束,剩余7頁可下載查看

付費(fèi)下載

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

數(shù)字電子技術(shù)(武漢科技大學(xué))智慧樹知到期末考試答案+章節(jié)答案2024年武漢科技大學(xué)十進(jìn)制數(shù)轉(zhuǎn)換為二進(jìn)制數(shù)的轉(zhuǎn)換規(guī)則為()。

答案:整數(shù)部分和小數(shù)部分需要分開進(jìn)行###整數(shù)部分轉(zhuǎn)換采用除2取余,先得到的余數(shù)作為二進(jìn)制數(shù)的低位,后得到的余數(shù)作為二進(jìn)制數(shù)的高位。###小數(shù)部分轉(zhuǎn)換采用乘2取整,先得到的余數(shù)作為二進(jìn)制數(shù)的高位,后得到的余數(shù)作為二進(jìn)制數(shù)的低位。下列信號中,()與輸入信號相關(guān)。

答案:米利型輸出###觸發(fā)器的激勵(lì)###觸發(fā)器的次態(tài)雙穩(wěn)態(tài)觸發(fā)器的常見電路結(jié)構(gòu)有()。

答案:主從觸發(fā)器###維持阻塞觸發(fā)器###利用傳輸延遲的觸發(fā)器單穩(wěn)態(tài)觸發(fā)器常用于()

答案:延時(shí)###定時(shí)激勵(lì)方程組描述了觸發(fā)器的激勵(lì)信號與()的關(guān)系。

答案:輸入信號###觸發(fā)器的現(xiàn)態(tài)描述時(shí)序邏輯電路的方程組包括()

答案:輸出方程組###狀態(tài)方程組###激勵(lì)方程組下列關(guān)于邏輯函數(shù)化簡正確的是()。

答案:

答案:00011100###00011111###00011110與異步計(jì)數(shù)器相比,同步計(jì)數(shù)器()。

答案:受到統(tǒng)一時(shí)鐘脈沖信號的控制###結(jié)構(gòu)更復(fù)雜###工作速度更快以下不屬于四輸入變量組成的最大項(xiàng)的是()。

答案:用555定時(shí)器構(gòu)成的施密特觸發(fā)器可以改變電路輸出波形的頻率。()

答案:錯(cuò)使用格雷碼的方案對時(shí)序電路輸出狀態(tài)進(jìn)行編碼可以減少發(fā)生競爭-冒險(xiǎn)的可能。()

答案:對A/D轉(zhuǎn)換器的位數(shù)越多,各離散電平之間的差值越小,量化誤差越小。()

答案:對噪聲容限表示門電路的抗干擾能力。電路的噪聲容限愈大,其抗干擾能力愈強(qiáng)。()

答案:對驅(qū)動(dòng)共陽極七段顯示器的顯示譯碼器,其輸出為高電平有效。()

答案:錯(cuò)74x139中有兩個(gè)一樣的2線-4線譯碼器,它們共用接地和接電源端口。()

答案:對A/D轉(zhuǎn)換器的二進(jìn)制數(shù)的位數(shù)越多,量化單位Δ越小。()

答案:對邏輯函數(shù)表達(dá)式中的真值表,邏輯表達(dá)式,邏輯電路圖,波形圖等之間是可以相互轉(zhuǎn)換的。()

答案:對4位數(shù)值比較器在比較兩個(gè)4位二進(jìn)制數(shù)的大小時(shí),先比較的是最高位的大小。()

答案:對

答案:錯(cuò)

答案:對已知邏輯函數(shù)A+B=A+C,則B=C。()

答案:錯(cuò)二進(jìn)制代碼中8421BCD碼、5421BCD碼格雷碼等都是有權(quán)碼,而余3碼、余3循環(huán)碼等都是無權(quán)碼。()

答案:錯(cuò)施密特觸發(fā)器具有兩個(gè)穩(wěn)態(tài),而單穩(wěn)態(tài)觸發(fā)器電路只有一個(gè)穩(wěn)態(tài)。()

答案:對按照國家標(biāo)準(zhǔn),數(shù)據(jù)從低位向高位移動(dòng)稱之為右移。()

答案:對

答案:D將兩個(gè)模為10的計(jì)數(shù)器串聯(lián)連接以后可以形成一個(gè)模為()的計(jì)數(shù)器。

答案:100將隨時(shí)間連續(xù)變化的模擬量轉(zhuǎn)換為在時(shí)間上離散的模擬量的過程稱為()。

答案:采樣兩個(gè)4位二進(jìn)制數(shù)相加,最高位相加相當(dāng)于()相加。

答案:一位全加器一個(gè)8位D/A轉(zhuǎn)換器的最小輸出電壓增量為0.02V,當(dāng)輸入代碼為01001100時(shí),輸出電壓Vo為多少伏?()

答案:1.52V以下電路中,不是時(shí)序邏輯電路的是()。

答案:譯碼器

答案:異或

答案:T’把一個(gè)4進(jìn)制計(jì)數(shù)器和一個(gè)5進(jìn)制計(jì)數(shù)器串聯(lián),可以構(gòu)成一個(gè)()進(jìn)制計(jì)數(shù)器。

答案:20只用3線-8線譯碼器74x138構(gòu)成6線-64線譯碼器,需要()片74x138。

答案:7

答案:單穩(wěn)態(tài)觸發(fā)器將二進(jìn)制數(shù)(1001.01101)B轉(zhuǎn)換為十進(jìn)制數(shù)是()。

答案:9.40625半加器的和輸出信號S與兩個(gè)加數(shù)的A、B之間是()邏輯關(guān)系。

答案:異或以下哪個(gè)器件有兩個(gè)穩(wěn)態(tài)且有兩個(gè)不同的觸發(fā)電平,具有回差特性?()

答案:施密特觸發(fā)器

答案:多諧振蕩器欲將8421BCD碼轉(zhuǎn)換為余三碼,只需要一片()。

答案:加法器PN結(jié)正偏是指()。

答案:P區(qū)電位高于N區(qū)仿照74HC85設(shè)計(jì)一個(gè)8位的數(shù)值比較器,需要的輸入和輸出端口的數(shù)量是()。

答案:16,3

答案:1.1RCN溝道場效應(yīng)管的漏極電流由()的漂移運(yùn)動(dòng)形成。

答案:自由電子

答案:

答案:7多諧振蕩器可產(chǎn)生的波形是()

答案:矩形脈沖能起定時(shí)作用的電路是()

答案:單穩(wěn)態(tài)觸發(fā)器單穩(wěn)態(tài)觸發(fā)器的輸出脈沖寬度取決于()

答案:電路本身的電阻、電容參數(shù)并行比較A/D轉(zhuǎn)換器的轉(zhuǎn)換速度比逐次比較型A/D轉(zhuǎn)換器的轉(zhuǎn)換速度快。()

答案:對能夠?qū)⒛M信號轉(zhuǎn)換為數(shù)字信號的器件為()

答案:A/D轉(zhuǎn)換器A/D轉(zhuǎn)換過程中必然會(huì)出現(xiàn)量化誤差。()

答案:對A/D轉(zhuǎn)換器一般要經(jīng)過以下幾個(gè)過程()

答案:量化###編碼###保持###采樣將采樣電壓表示為一最小數(shù)量單位的整數(shù)倍,這一轉(zhuǎn)換過程稱為()

答案:量化某8位D/A轉(zhuǎn)換器,當(dāng)輸入全為1時(shí),輸出電壓為5.1V,當(dāng)輸入D=(10000010)2時(shí),輸出電壓為()

答案:2.60V選擇D/A轉(zhuǎn)換器時(shí)應(yīng)考慮的因素有()

答案:分辨率###轉(zhuǎn)換速度###溫度系數(shù)###轉(zhuǎn)換精度一個(gè)8位D/A轉(zhuǎn)換器的分辨率為()

答案:1/255逐次比較型A/D轉(zhuǎn)換器完成一次轉(zhuǎn)換所需時(shí)間與以下哪些因素有關(guān)?()

答案:時(shí)鐘頻率###數(shù)字量的位數(shù)用555定時(shí)器可以組成哪些電路()

答案:波形整形電路###延時(shí)電路###脈沖的產(chǎn)生電路###定時(shí)電路用門電路組成的單穩(wěn)態(tài)觸發(fā)器的輸出脈沖寬度和電路的RC值有關(guān)()

答案:對555定時(shí)器構(gòu)成的施密特觸發(fā)器用于波形變換時(shí)可以改變輸出矩形波的頻率。()

答案:錯(cuò)為了實(shí)現(xiàn)高的頻率穩(wěn)定度,常采用()。

答案:石英晶體振蕩器用施密特觸發(fā)器進(jìn)行波形變換時(shí),下列說法正確的是()

答案:可以將正弦波轉(zhuǎn)換為同頻率的矩形波###可以將三角波轉(zhuǎn)換為同頻率的矩形波下列器件中沒有穩(wěn)定狀態(tài)的是()

答案:多諧振蕩器可重復(fù)觸發(fā)單穩(wěn)態(tài)觸發(fā)器,在暫穩(wěn)態(tài)期間,如有觸發(fā)脈沖輸入,電路的輸出脈沖寬度不受其影響,仍由電路中的RC值確定。()

答案:錯(cuò)單穩(wěn)態(tài)觸發(fā)器用于組成噪聲消除電路時(shí),單穩(wěn)態(tài)觸發(fā)器的輸出脈寬應(yīng)小于噪聲寬度而大于信號脈寬,才可消除噪聲。()

答案:錯(cuò)用555定時(shí)器組成施密特觸發(fā)器,當(dāng)控制電壓端vIc通過0.01uF電容接地,電源電壓為5V,則回差電壓為()

答案:單穩(wěn)態(tài)觸發(fā)器可以用于()。

答案:消除噪聲###定時(shí)###延時(shí)關(guān)于“一對一”編碼方案的說法中,錯(cuò)誤的是()。

答案:使用的觸發(fā)器少兩個(gè)狀態(tài)互為等價(jià)狀態(tài),則它們一定()。

答案:對任何相同的輸入產(chǎn)生相同的輸出###對任何相同的輸入產(chǎn)生相同的次態(tài)###可以合并成一個(gè)狀態(tài)而不改變輸入-輸出關(guān)系使用穆爾型輸出代替米利型輸出通常能大大提高電路的抗干擾能力。()

答案:對結(jié)構(gòu)較復(fù)雜、運(yùn)行速度較快的時(shí)序電路廣泛采用同步方式來實(shí)現(xiàn)。()

答案:對集成同步二進(jìn)制計(jì)數(shù)器74LVC161的TC端口輸出高電平時(shí),說明此時(shí)計(jì)數(shù)器發(fā)生進(jìn)位操作。()

答案:錯(cuò)時(shí)序邏輯電路的功能表達(dá)方式有()。

答案:狀態(tài)圖###時(shí)序圖###轉(zhuǎn)換表###邏輯方程組若采用反饋異步清零法構(gòu)建9進(jìn)制的計(jì)數(shù)器,則反饋信號應(yīng)該根據(jù)()狀態(tài)來生成。

答案:100174LVC163是具有同步清零功能的計(jì)數(shù)器,其余功能與74LVC161相同。則此“同步清零”功能是在()時(shí)刻完成的。

答案:時(shí)鐘信號上升沿雙向移位寄存器的數(shù)據(jù)輸入方式不包括()。

答案:串并行組合輸入時(shí)序邏輯電路的結(jié)構(gòu)特征有()。

答案:一定存在反饋###一定含有存儲電路###一定含有組合電路某JK觸發(fā)器的現(xiàn)態(tài)為1,次態(tài)為0,說明其激勵(lì)可能是()。

答案:J=1,K=1###J=0,K=1

答案:觸發(fā)器對邊沿敏感,因此抗干擾能力比鎖存器更強(qiáng)。()

答案:對傳輸門控D鎖存器和邏輯門控D鎖存器是兩種邏輯功能不同的鎖存器。()

答案:錯(cuò)T觸發(fā)器的功能包括()。

答案:翻轉(zhuǎn)###保持

答案:T

答案:T’

答案:D

答案:錯(cuò)8D鎖存器74HC/HCT373的主要工作模式包括()。

答案:讀取操作###禁止輸出###寫入操作

答案:0111編碼器CD4532中,當(dāng)輸出為000時(shí),還需要通過()端口是否為高電平來判斷是否為正常編碼輸出。

答案:GS要實(shí)現(xiàn)3變量的邏輯函數(shù),可以使用()加上若干基本邏輯門來實(shí)現(xiàn)。

答案:4選1的數(shù)據(jù)選擇器###8選1的數(shù)據(jù)選擇器###3線-8線譯碼器半加器在做加法時(shí)只考慮了兩個(gè)加數(shù)本身,而沒有考慮低位的進(jìn)位。()

答案:對組合邏輯電路設(shè)計(jì)的一般步驟包括()。

答案:寫出邏輯表達(dá)式并化簡###邏輯抽象###畫出邏輯電路圖###列出真值表

答案:奇校驗(yàn)

答案:余三碼組合邏輯電路中的競爭現(xiàn)象都會(huì)導(dǎo)致冒險(xiǎn)的產(chǎn)生。()

答案:錯(cuò)數(shù)值比較器的擴(kuò)展方式有串聯(lián)和并聯(lián)兩種,其中并聯(lián)連接方式比串聯(lián)連接方式運(yùn)行速度快,但需要更多的芯片來構(gòu)成。()

答案:對

答案:011當(dāng)vGS=0時(shí),N溝道耗盡型MOS管中依然存在N型溝道。()

答案:對若增加電源電壓時(shí),電路的工作速度變快,功耗降低。()

答案:錯(cuò)以下哪些屬于CMOS邏輯門電路的重要技術(shù)參數(shù)()。

答案:輸入和輸出的高,低電平###功耗###傳輸延遲時(shí)間###噪聲容限###延遲-功耗積三態(tài)輸出門電路有三種狀態(tài),輸出高電平,輸出低電平,高阻態(tài)。()

答案:對相比TTL器件,以下是一些關(guān)于CMOS邏輯門的說法,正確的是()。

答案:普通CMOS邏輯門不能實(shí)現(xiàn)線與###CMOS器件的靜態(tài)功耗較低###CMOS邏輯門通常會(huì)接輸入、輸出保護(hù)電路在數(shù)字電路中,MOS管工作在輸出特性的什么區(qū)域()。

答案:截止區(qū)###飽和區(qū)

答案:data:image/png;base64,iVBORw0KGgoAAAANSUhEUgAAAA0AAAAQCAYAAADNo/U5AAAAcElEQVQ4Ed2SwQ3AIAwDvRs78GQiNmAM9mAZBnBlpCIeoaV51lIegC5xLECH4GD4ayjnTACzdN5pBJFSoupUaK0xxsje+ylDyMaTFauTD6q1MoTwzZ52EbQGoT1LKZazcTe/kaA78rfJE9q2NR5c0AV+ShH+2j5tZAAAAABJRU5ErkJggg==CMOS與非門的低電平輸入電流為1mA,高電平輸入電流為20mA,最大灌電流為20mA,最大拉電流為300mA,其扇出系數(shù)為()。

答案:15下列門電路中,()門的每門功耗最小。

答案:CMOS

答案:n變量可以構(gòu)成()個(gè)最小項(xiàng)或最大項(xiàng)。

答案:

答案:下列邏輯代數(shù)等式中正確的是()。

答案:

答案:

答案:最小項(xiàng)具有以下哪些性質(zhì)()。

答案:最小項(xiàng)不同,使其值為1的輸入變量取值也不同。將原變量換為反變量,反變量換為原變量###所有最小項(xiàng)之和為1###任意兩個(gè)不同最小項(xiàng)之積為0以下哪些是邏輯函數(shù)的表達(dá)方式。()

答案:真值表###邏輯表達(dá)式###卡諾圖###波形圖###邏輯電路圖

答案:

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論