AltiumDesigner電路與PCB設(shè)計知到智慧樹期末考試答案題庫2025年四川郵電職業(yè)技術(shù)學院_第1頁
AltiumDesigner電路與PCB設(shè)計知到智慧樹期末考試答案題庫2025年四川郵電職業(yè)技術(shù)學院_第2頁
AltiumDesigner電路與PCB設(shè)計知到智慧樹期末考試答案題庫2025年四川郵電職業(yè)技術(shù)學院_第3頁
免費預(yù)覽已結(jié)束,剩余4頁可下載查看

付費下載

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

AltiumDesigner電路與PCB設(shè)計知到智慧樹期末考試答案題庫2025年四川郵電職業(yè)技術(shù)學院集成庫文件的后綴名為()。

答案:.LibPkg選擇菜單欄中的“設(shè)計”→“添加/移除庫”命令可打開“庫”面板。()

答案:對網(wǎng)絡(luò)表用于記錄和描述電路中的各個元件的數(shù)據(jù)以及各個元件之間的連接關(guān)系。()

答案:對繪制原理圖時使用快捷P+L,進入繪制導(dǎo)線狀態(tài)。()

答案:錯繪制原理圖時,刪除元件的快捷鍵可用()。

答案:DEL用元件向?qū)?chuàng)建封裝,方形貼片器件可選擇()類。

答案:QUAD新建原理圖文件時,操作步驟為()。

答案:菜單欄File→New→Schematic新建PCB文件時,操作步驟為()。

答案:菜單欄File→New→PCB新建PCB工程時,操作步驟為()。

答案:菜單欄File→New→Project→PCBProject按字母Q可在公制和英制之間切換。()

答案:對手動繪制元件封裝時,繪制器件輪廓線在()。

答案:TOPOVERLAY手動繪制元件封裝后,進行規(guī)則檢查用()。

答案:COMPONENTRULECHECK手動繪制元件封裝,放置過孔用()。

答案:place---via手動繪制元件封裝,放置焊盤用()。

答案:place---pad手動繪制元件封裝,放置元件輪廓線用()。

答案:place--line總線分支是為電路原理圖更為美觀,不具備任何電氣連接的意義。()

答案:對快捷鍵“Shift+空格鍵”是在交互布線的過程中,切換布線形狀。()

答案:對工程目錄顯示在什么地方()。

答案:“Projects(項目)”面板層次電路如何生成子原理圖()。

答案:選擇菜單欄中的“設(shè)計”→“產(chǎn)生圖紙”命令。層次原理圖的頂層原理圖中,方塊電路之間用“Port”來連接。()

答案:錯層次化原理圖的設(shè)計方法有()。

答案:自上而下的設(shè)計方法;自下而上的設(shè)計方法對于直插式元件,焊盤放置在()層。

答案:multi-layer在頂層原理圖中放置圖紙符號用()。

答案:placesheetsymbol在層次化原理圖設(shè)計過程中,頂層原理圖文件的后綴為()。

答案:.SchDoc在原理圖編譯時出現(xiàn)“Netswithnodrivingsource”的警告信息的原因是()。

答案:網(wǎng)絡(luò)中沒有驅(qū)動源在原理圖編譯時出現(xiàn)“floatingnetlabel”的警告信息的原因是()。

答案:某個網(wǎng)絡(luò)標簽沒有放置好還在漂浮狀態(tài)在原理圖編譯時出現(xiàn)“DuplicatePartDesignator”的警告信息的原因是()。

答案:存在重復(fù)的元件標號在原理圖環(huán)境下,當元件被選中狀態(tài)時,可以使用鍵盤上的Ctrl+Right鍵,每按一次,元件右移1個網(wǎng)個單元。()

答案:對在原理圖環(huán)境下,元件被選中狀態(tài)時,每按一次Shift+Ctrl+UP鍵,元件上移1個網(wǎng)個單元。()

答案:錯在原理圖工作窗口右側(cè)的元件庫面板是一個浮動面板,當光標移動到其標簽上時,就會顯示該面板。()

答案:對在原理圖中放置端口用()。

答案:place---port在原理圖中放置總線用()。

答案:place---bus在原理圖中放置導(dǎo)線用()。

答案:place---wire在一個工程中,建的元件庫和元件封裝庫會自動出現(xiàn)在可用庫窗口的工程標簽窗口,無需進行庫添加操作。()

答案:對在PCB編輯環(huán)境下,點擊“菜單欄Design-----Rules”可打開PCB規(guī)則和約束編輯器。()

答案:對在PCB編輯環(huán)境下,如何打開PCB規(guī)則和約束編輯器()。

答案:菜單欄Design-----Rules啟動封裝向?qū)У姆椒ㄊ遣藛螜凇癟ool—ComponentWizard”。()

答案:對啟動DRC的方法為()。

答案:點擊Tool選擇Designrulecheck原理圖符號庫文件的后綴名為()。

答案:.SchLib原理圖文檔選項下更改系統(tǒng)字體設(shè)置,可以更改原理圖上元件引腳的字體,而不能更改原理圖的注釋文字字體。()

答案:錯原理圖文件的后綴名為()。

答案:.SchDoc單擊菜單欄中的“設(shè)計”\“規(guī)則”命令,系統(tǒng)將彈出“PCB設(shè)計規(guī)則及約束編輯器”對話框。在選項組“Routing(布線規(guī)則)”下設(shè)包括8種設(shè)計規(guī)則。()

答案:對創(chuàng)建集成庫時,操作步驟為()。

答案:菜單欄File→New→IntegratedLibrary關(guān)于電路原理圖,下面說法錯的是()。

答案:一個電路的電路圖只能顯示在一張圖紙上。;屬于同一層次的平坦式電路使用電路端口來連接。關(guān)于“庫”面板的打開方式,下面說法正確的是?()。

答案:在電路原理圖或PCB編輯環(huán)境的右側(cè)點擊“System(系統(tǒng))”,在彈出的菜單中選擇“庫”選項,即可打開“庫”面板。;選擇菜單欄中的“設(shè)計”→“添加/移除庫”命令。;單擊右側(cè)“庫”按鈕。元件水平鏡像快捷鍵用()。

答案:字母X元件旋轉(zhuǎn)快捷鍵用()。

答案:空格鍵元件垂直鏡像快捷鍵用()。

答案:字母Y元件在自動布局后是按照種類排列在一起。()

答案:錯元件在放置前,按住哪個鍵彈出元件屬性編輯對話框()。

答案:Tab修改界面字體可以在()。

答案:DXP/Preferences→System修改原理圖圖紙大小的方法為()。

答案:原理圖空白處右鍵點擊->DocumentOptions->找到Standardstyle模塊;菜單欄點擊Design->DocumentOptions->找到Standardstyle模塊使用元件自動布局時,選擇菜單欄中的“工具”→“器件布局”命令。()

答案:對任何一個建立起來的電氣連接都被稱為一個網(wǎng)絡(luò)(Net),每個網(wǎng)絡(luò)都有自己唯一的名稱。()

答案:對二極管,三極管和電容等元件可以在()中找到。

答案:MiscellaneousDevices.IntLib為原理圖添加元件在什么地方()。

答案:“Library(庫)”面板下面哪項不是項目文件類型?()。

答案:.PrjSc一般情況下在原理圖中,按空格鍵,元件可以旋轉(zhuǎn)的角度是()。

答案:90;180一個電路的電路圖只能顯示在一張圖紙上。()

答案:錯SIP為()封裝類型。

答案:單列直插式PCB設(shè)計時,走線長度盡量短和直,在這樣的走線上電信號完整性較好。()

答案:對PCB設(shè)計時,走線的寬度不用考慮電流大小。()

答案:錯PCB設(shè)計時,在元件自動布局前,首先要設(shè)置自動布局的約束參數(shù)。()

答案:對PCB規(guī)則檢查的結(jié)果可在()面板中查看。

答案:MessagesPCB文件的后綴名為()。

答案:.PcbDocPCB布線規(guī)則中,下面說法正確的是()。

答案:地走線線徑>電源走線線徑>信號走線線徑;避免直角走線、銳角走線;對于模擬信號和數(shù)字信號應(yīng)盡量分塊布線,不宜交叉或混在一起。PCB創(chuàng)建向?qū)У拿Q為()。

答案:PCBBoardWizardPCB創(chuàng)建向?qū)Э稍冢ǎ┟姘逯姓业健?/p>

答案:FilesDRC規(guī)則檢查出現(xiàn)違背“SilkToSolderMask(Clearance=10mil)”,意義為()。

答案:絲印和阻焊之間間距太小DRC規(guī)則檢查出現(xiàn)違背“SilktoSilk(Clearance=1mil)”,意義為()。

答案:絲印之間的距離太近DRC檢查出現(xiàn)違背“Un-RoutedNetConstraint”,意義為孔徑尺寸太小。()

答案:錯DRC檢查出現(xiàn)違背“Un-RoutedNetConstraint:”,意義為()。

答案:有未連接的節(jié)點DRC檢查出現(xiàn)違背“HoleSizeConstraint”,意義為()。

答案:孔尺寸太小DIP為()封裝類型。

答案:雙列直插式DIODE-0.4為()二極管的封裝形式。

答案:直插式Ctrl+M是測量快捷鍵。()

答案:對AXIAL-0.3為()電阻的封裝形式。

答案:直插式AltiumDesigner設(shè)計時生成的文件可以放在“項目文件”中,也可以移除放入“自由文件”中。()

答案:對AltiumDesigner在文件存盤時,文件將以單個文件的形式存入,而不是以項目文件的形式整體存盤。()

答案:對AltiumD

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論