2024年電路與系統(tǒng)復(fù)試專題_第1頁
2024年電路與系統(tǒng)復(fù)試專題_第2頁
2024年電路與系統(tǒng)復(fù)試專題_第3頁
2024年電路與系統(tǒng)復(fù)試專題_第4頁
2024年電路與系統(tǒng)復(fù)試專題_第5頁
已閱讀5頁,還剩26頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

電路與系統(tǒng)復(fù)試專題

模擬電路

1.有源濾波器和無源濾波器的區(qū)分

答:無源濾波器:這種電路重要有無源元件R、L和C組成

有源濾波器:集成運放和R、C組成。具備不用電感、體積小、重量輕等優(yōu)點。

集成運放的開環(huán)電壓增益和輸入阻抗均很高,輸出電阻小,組成有源濾波電路后

還具備一定的電壓放大和緩沖作用。但集成運放帶寬有限,因此目前的有源濾波

電路的工作頻率難以做得很高。

2.什么是負(fù)載?什么是帶負(fù)載能力?

答:把電能轉(zhuǎn)換成其他形式的能的裝置叫做負(fù)載。對于不一樣的負(fù)載,電路輸出

特性(輸出電壓,輸出電流)兒乎不受影響,不會因為負(fù)載的激烈變化而變,這

就是所謂的帶載能力

3什么是輸入電阻和輸出電阻?

答:在獨立源不作用(電壓源短路,電流源開路)的情況下,由端口看入,電路

可用一個電阻元件來等效。這個等效電阻稱為該電路的輸入電阻。從放大電路輸

出端看進去的等效內(nèi)阻稱為輸出電阻R。。

4.什么叫差模信號?什么叫共模信號?

答:兩個大小相等、極性相反的一對信號稱為差模信號。差動放大電路輸入差模

信號(uil=-ui2)時?,稱為差模輸入。兩個大小相等、極性相同的一對信號稱為

共模信號。差動放大電路輸入共模信號(uil=ui2)時,稱為共模輸入。在差動

放大器中,有用信號以差模形式輸入,干擾信號月共模形式輸入,那么干擾信號

將被抑制的很小。

5.怎樣了解阻抗匹配?

答:阻抗匹配是指信號源或者傳輸線跟負(fù)載之間的一個適宜的搭配方式。阻抗匹

配分為低頻和高頻兩種情況討論。

低虹當(dāng)負(fù)載電阻跟信號源內(nèi)阻相等時,負(fù)載可取得最大輸出功率,這就是我們

常說的阻抗匹配之一。對于純電阻電路,此結(jié)論同樣適合用于低頻電路及高頻電

路。當(dāng)交流電路中含有容性或感性阻抗時,結(jié)論有所變化,就是需要信號源與負(fù)

載阻抗的的實部相等,虛部互為相反數(shù),這叫做共扼匹配。

在高頻電路中:假如傳輸線的特性阻抗跟負(fù)載阻抗不相等(即不匹配)時,在負(fù)

載端就會產(chǎn)生反射。為了不產(chǎn)生反射,負(fù)載阻抗跟傳輸線的特性阻抗應(yīng)當(dāng)相等,

這就是傳輸線的阻抗匹配。

6解釋電流偏置的產(chǎn)生電路。

答:偏置電路:以常用的共射放大電路說吧,主流是從發(fā)射極到集電極的IC,偏

流就是從發(fā)射極到基極的IB。相對與主電路而言,為基極提供電流的電路就是所

謂的偏置電路。偏置電路往往有若干元件,其中有一重要電阻,往往要調(diào)整阻值,

以使集電極電流在設(shè)計規(guī)范內(nèi)。這要調(diào)整的電阻就是偏置電阻。

7.偏置電阻:

答:在穩(wěn)態(tài)時(無信號)通過電阻為電路提供或泄放一定的電壓或電流,使電路

滿足工作需求,或改進性能。

8.什么是電壓放大?什么是電流放大?什么是功率放大?

答:電壓放大就是只考慮輸出電壓和輸入電壓的關(guān)系。例如說有的信號電壓低,

需要放大后才能被模數(shù)轉(zhuǎn)換電路識別,這時就只需做電壓放大。

電流放大就是只考慮輸出電流于輸入電流的關(guān)系。例如說,對于一個uA級的信

號,就需要放大后才能驅(qū)動某些儀器進行識別(如生物電子),就需要做電流放

大。

功率放大就是考慮輸出功率和輸入功率的關(guān)系。其實實際上,對于任何以上放

大,最后電路中都還是有電壓,電流,功率放大的指標(biāo)在,叫什么放大,只是重

點突出電路的作用而已。

9.晶體管工作在放大區(qū),發(fā)射結(jié)、集電結(jié)怎么偏置的

答:發(fā)射結(jié)集電結(jié)

放大區(qū)正偏反偏

飽和區(qū)正偏正偏

截至區(qū)反偏反偏

10.差分放大電路的功效:答:放大兩個輸入信號之差

11.推挽結(jié)構(gòu)的實質(zhì)是什么?

答:一般是指兩個三極管分別受兩互補信號的控制,總是在一個三極管導(dǎo)通的時

候另一個截止.要實現(xiàn)線與需要用OC(opcncollccior)門電路.假如輸出級的有兩

個三極管,一直處在一個導(dǎo)通、一個截止的狀態(tài),也就是兩個三級管推挽相連,

這么的電路結(jié)構(gòu)稱為推拉式電路或圖騰柱(Totem-pole)輸出電路]

12.RC振蕩器的組成和匚作原理

答:由放大器和正反饋網(wǎng)絡(luò)兩部分組成。反饋電路由三節(jié)RC移相網(wǎng)絡(luò)組成,每

節(jié)移相不超出90。,對某一頻率共可移相180。,再加上單管放大電路的反相作用

即可組成正反饋,產(chǎn)生振蕩。移相振蕩器電路簡單,適于輕便型測試設(shè)備和遙控

設(shè)備使用,但輸出波形差,頻率難于調(diào)整,幅度也不穩(wěn)定。

13.LC正弦波振蕩器有哪幾個三點式振蕩電路

答:電感三點式振蕩器和電容三點式振蕩器。

14.電路的諧振

答:假如外加交流電源的頻率和L-C回路的固有頻率相同時,回路中產(chǎn)生的電流

最大,回路L中的磁場能和C中的電場能恰好自成系統(tǒng),在電路內(nèi)部進行互換,

最大程度的從電源吸取能量,而不會有能量返回電源,這就叫諧振。

15.描述CMOS電路中閂鎖效應(yīng)產(chǎn)生的過程及最后的成果?

答:Latch-up閂鎖效應(yīng),乂稱寄生PNPN效應(yīng)或可控硅整流器(SCR,Silicon

ControlledRectifier)效應(yīng)。在整體硅的CMOS管下,不一樣極性攙雜的區(qū)域間都

會組成P-N結(jié),而兩個接近的反方向的P-N結(jié)就組成了一個雙極型的晶體三極管。

因此CMOS管的下面會組成多個三極管,這些三極管自身就也許組成一個電路。

這就是MOS管的寄生三極管效應(yīng)。假如電路偶然中出現(xiàn)了能夠使三極管開通的

條件,這個寄生的電路就會極大的影響正常電路的運作,會使原本的MOS電路

承受比正常工作大得多的電流,也許使電路迅速的燒毀。Latch-up狀態(tài)下器件在

電源與地之間形成短路,導(dǎo)致大電流、EOS(電過載)利器件損壞。

16.選擇電阻時要考慮什么?

答:考慮電阻的阻值(最大,最?。┤埸c是否以便安裝

17.旁路電容

答:可將混有高頻電流和低頻電流的交流電中的高頻成份泄露掉的電容,稱做“旁

路電容

18.無源器件:

答:在模擬和數(shù)字電路中加以信號,不會變化自己自身的基本特性.如電阻.

有源器件:在模擬和數(shù)字電路中加以信號,能夠變化自己自身的基本特性.如三

極管.

19.場效應(yīng)和晶體管比較:

答:a.在環(huán)境條件變化大的場所,采取場效應(yīng)管匕較適宜。

b?場效應(yīng)管常用來做前置放大器,以提升儀器設(shè)備的輸入阻抗,減少噪聲等。

c.工藝簡單,占用芯片面積小,適宜大規(guī)模集成電路。在脈沖數(shù)字電路中取

得更廣泛的應(yīng)用。

d.場效應(yīng)管放大能力比晶體管低。

20.基本放大電路的組成標(biāo)準(zhǔn):

答:a.發(fā)射結(jié)正偏,集電結(jié)反偏。

b.輸入回路的接法應(yīng)當(dāng)使輸入信號盡也許不損失地加載到放大器的輸入端。

c.輸出回路的接法應(yīng)當(dāng)使輸出信號盡也許地傳送到負(fù)載上。

21.實現(xiàn)放大的條件

答:a.晶體管必須偏置在放大區(qū)。發(fā)射結(jié)正偏,集電結(jié)反偏。

b.正確設(shè)置靜態(tài)工作點,使整個波形處在放大區(qū)。

c.輸入回路將變化的電壓轉(zhuǎn)化成變化的基極電流。

d.輸出回路將變化的集電極電流轉(zhuǎn)化成變化的集電極電壓,經(jīng)電容濾波只輸

出交流信號。

22.靜態(tài):

答:放大電路不加輸入信號,電路中各處的電壓、電流都是固定不變的直流量,

這時電路處在直流工作狀態(tài),簡稱靜態(tài)。

直流通路:電容開路,電感短路,信號源短路,保存其內(nèi)阻

交流通路:電容短路,電感開路

23.功放要求:

答:a.輸出功率盡也許大。b.高效率c.非線形失真小d.晶體管的散熱和保擰

24.頻率賠償

答:所謂頻率賠償,就是指提升或減少某一特定頻率的信號的強度,用來填補信

號處理過程中產(chǎn)生的該頻率的減弱或增強。常用的有負(fù)反饋賠償、發(fā)射極電容賠

償、電感賠償?shù)取?/p>

25.虛短:

答:集成運放的兩個輸入端之間的電壓一般接近于零,若把它理想化,則看做零,

但不是短路,故稱“虛短

虛虹集成運放的兩個輸入端幾乎不取用電流,假如把他理想化,則看作電流

為零,但不是斷開,故稱“虛斷”

26.基本放大電路種類(電壓放大潛,電流放大器,互導(dǎo)放大器和互阻放大潛),

優(yōu)缺陷,尤其是廣泛采取差分結(jié)構(gòu)的原因。

答:放大電路的作用:放大電路是電子技術(shù)中廣泛使用的電路之一,其作用是將

薄弱的輸入信號(電壓、電流、功率)不失真地放大到負(fù)載所需要的數(shù)值。

放大電路種類:(1)電壓放大器:輸入信號很小,要求取得不失真的較大的輸出

壓,也稱小信號放大器;(2)功率放大器:輸入信號較大,要求放大器輸出足夠

的功率,也稱大信號放大器。差分電路是具備這么一個功效的電路。該電路的

輸入端是兩個信號的輸入,這兩個信號的差值,為電路有效輸入信號,電路的輸

出是對這兩個輸入信號之差的放大。構(gòu)想這么一個情景,假如存在干擾信號,會

對兩個輸入信號產(chǎn)生相同的干擾,通過二者之差,干擾信號的有效輸入為零,這

就達(dá)成了抗共模干擾的目標(biāo)。

27.放大電路的若干性質(zhì)

①伏安特性曲線:二極管開啟電壓為0.7V/0.2V,環(huán)境溫度升高后,二極管正向

特性曲線左移,方向特性曲線下移。

②晶體管工作在放大區(qū)的外部條件是發(fā)射結(jié)正向偏置旦集電結(jié)反向偏置。

③共射特性曲線:輸入特性曲線和輸出特性曲線。Uce增大時,曲線右移。

截止區(qū)、放大區(qū)、飽和區(qū)。

④結(jié)型場效應(yīng)管UGS(off)和絕緣柵型場效應(yīng)管UGS(th)。

夾斷區(qū)、恒流區(qū)、可變電阻區(qū)。

⑤靜態(tài)工作點設(shè)置為確保:一、放大不失真二、能夠放大。

兩種共射放大電路:直接耦合、阻容耦合。

放大電路分析措施:直流通路求靜態(tài)工作點,交流通路求動態(tài)參數(shù)。截止失真,

飽和失真。等效電路。

Re直流負(fù)反饋。晶體管單管三種接法:共射、共基、共集。

共射:既放大電流又放大電壓。輸入電阻居中,輸出電阻較大,頻帶窄。多用于

低頻放大電路。

共整一只放大電壓不放大電流。輸入電阻小,電壓放大和輸出電阻與共射相稱。

頻率特性最佳。

返只放大電流不放大電壓。輸入電阻最大,輸出電阻最小,具備電壓跟隨特

性。用于放大電路的輸入級和輸出級。

多級電路耦合方式:

直接耦合:良好的低頻特性,可放大變化遲緩的信號。

阻容耦合:各級電路靜態(tài)工作點獨立,電路分析、設(shè)計、調(diào)試簡單。有大電容的

存在不利于集成化。

變壓器耦合:靜態(tài)工作點獨立,不利于集成化,可實現(xiàn)阻抗變換,在功率放大中

得到廣泛的應(yīng)用。

抑制溫漂的措施:引入直流負(fù)反饋、采取溫度賠償,電路中二極管。

28.集成運放電路的組成:

輸雙端輸入的差分放大電路,輸入電阻高,差模放大倍數(shù)大,抑制共模能

力強,靜態(tài)電流小。

中間級:采取共射(共源)放大電路,為提升放大倍數(shù)采取復(fù)合管放大電路,以

恒流源做集電極負(fù)載。

輸出級:輸出電壓線性范圍寬、輸出電阻小(帶負(fù)載能力強)非線性失真小。多

互補對稱輸出電路。

集成運放頻率賠償:一、滯后賠償1.簡單電容賠償2.密勒效應(yīng)賠償二、超前賠

29.放大電路中反饋特性

答:直流反饋、交流反饋;正反饋、負(fù)反饋。

1.有無反饋的判斷,是否存在反饋通路。2.反饋極性的判斷:瞬時極性法(凈輸

入電壓,凈輸入電流)

四種反饋組態(tài):電壓串聯(lián)負(fù)反饋、電流串聯(lián)負(fù)反饋、電壓并聯(lián)負(fù)反饋、電流并聯(lián)

負(fù)反饋。

電路中引入電壓負(fù)反饋還是電流負(fù)反饋取決于負(fù)載欲得到穩(wěn)定的電壓還是穩(wěn)定

的電流。

電路中引入串聯(lián)負(fù)反饋還是并聯(lián)負(fù)反饋取決于輸入信號源是恒壓源還是恒流源。

負(fù)反饋電路分析措施:要將反饋網(wǎng)絡(luò)作為放大電路輸入端和輸出端等效負(fù)載。當(dāng)

考慮反饋網(wǎng)絡(luò)在輸入端的負(fù)載效應(yīng)時,應(yīng)輸出量作用為零。而考慮反饋網(wǎng)絡(luò)輸出

端的負(fù)載效應(yīng)時,應(yīng)令輸入量作用為零。對于電壓反饋,輸出端短路。電流反饋,

回路斷開。

負(fù)反饋對放大電路的影響:1.穩(wěn)定放大倍數(shù)2.變化輸入輸出電阻3.展寬頻帶4.

減小非線性失真。

串聯(lián)負(fù)反饋增大輸入電阻,并聯(lián)負(fù)反饋減小輸入電阻;電壓負(fù)反饋減小輸出電阻,

電流負(fù)反饋增大輸出電阻。

引入負(fù)反饋一般標(biāo)準(zhǔn):

穩(wěn)定靜態(tài)工作點,引入直流負(fù)反饋;為改進放大電路動態(tài)性能,應(yīng)引入交流負(fù)反

饋。

依照信號源的性質(zhì)決定引入串聯(lián)負(fù)反饋或者并聯(lián)負(fù)反饋。信號源為內(nèi)阻較小電壓

源,為增大輸入電阻,減小內(nèi)阻上壓降,應(yīng)引入串聯(lián)負(fù)反饋。信號源為內(nèi)阻較大

的電流源,為減小放大電路的輸入電阻,使電路取得更大的輸入電流,應(yīng)引入并

聯(lián)負(fù)反饋。

依照負(fù)載對放大電路輸出量的要求,負(fù)載需要穩(wěn)定的電壓信號時,引入電壓負(fù)反

饋。需要穩(wěn)定的電流信號時,引入電流負(fù)反饋。

需要進行信號變換時,將電流信號轉(zhuǎn)換為電壓信號,引入電壓并聯(lián)負(fù)反饋。將電

壓信號轉(zhuǎn)換為電流信號時,引入電流串聯(lián)負(fù)反饋。

負(fù)反饋放大電路自激振蕩消除措施:一、滯后賠償1.簡單電容賠償2.RC滯后賠

償3.密勒效應(yīng)賠償二、超前賠償。

30.基本運算電路

答:反相百分比電路運算電路、T型反相百分比運算電路、同相百分比運算電路

(電壓跟隨器)。

積分運算電路和微分運算電路

正弦波振蕩條件品質(zhì)因數(shù)Q值越大,選頻效果越好。在正弦波振蕩電路中,反

饋信號能夠取代輸入信號,電路引入正反饋。二要有外加選頻網(wǎng)絡(luò),用以確定振

蕩頻率。因此四個部分組成:放大電路、選頻網(wǎng)絡(luò)、正反饋網(wǎng)絡(luò)、穩(wěn)幅步驟。

電壓比較器

對輸入信號進行鑒幅與比較的電路。在電壓比較器中,集成運放不是處在開環(huán)狀

態(tài)就是只引入了正反饋。

單限比較器,滯回比較器,窗口比較器

31.射極跟隨器

答:射極跟隨器(又稱射極輸出器,簡稱射隨器或跟隨器)是一個共集接法的電

路,它從基極輸入信號,從射極輸出信號。它具備高輸入阻抗、低輸出阻抗、輸

入信號與輸出信號相位相同的特點。

32.放大電路的頻率賠償?shù)哪繕?biāo)是什么,有哪些措施?

答:在放大電路中,因為電抗元件(電容、電感線圈)及晶體管極間電容的存在,

當(dāng)輸入信號信號頻率過高或過低時,不但放大倍數(shù)數(shù)值會變小,并且產(chǎn)生超前或

滯后的相移。頻率賠償重要目標(biāo)預(yù)防自激振蕩,使電路穩(wěn)定。也稱相位賠償或相

位校正法。詳細(xì)措施:一、滯后賠償1.簡單電容賠償2.密勒效應(yīng)賠償二、超前

賠償。

33.什么是零點漂移?怎樣抑制冬點漂移?

答:零點漂移,就是指放大電路的輸入端短路時,輸出端尚有遲緩變化的電壓產(chǎn)

生,即輸出電壓偏離本來的起始點而上下漂動。抑制零點漂移的措施一般有:采

取恒溫措施;賠償法(采取熱敏元件來抵消放大管的變化或采取特性相同的放大

管組成差分放大電路):采取直流負(fù)反饋穩(wěn)定靜態(tài)工作點;在各級之間采取阻容

耦合或者采取特殊設(shè)計的調(diào)制解調(diào)式直流放大器等。

34.給出一個差分運放,怎樣相位賠償

答:一般對于兩級或者多級的運放才需要賠償。一般采取密勒賠償。例如兩級的

全差分運放和兩級的雙端輸入單端輸出的運放,都能夠采取密勒賠償,在第二級

(輸出級)進行賠償。區(qū)分在于:對于全差分運放,兩個輸出級都要進行賠償,

而對于單端輸出的兩級運放,只要一個密勒賠償。

35.頻率響應(yīng)如:怎么才算是穩(wěn)定的,變化頻率響應(yīng)曲線的幾個措施

答:頻率響應(yīng)一般亦稱頻率特性,頻率響應(yīng)或頻率特性是衡量放大電路對不一樣

頻率輸入信號適應(yīng)能力的一項技術(shù)指標(biāo)。實質(zhì)上,頻率響應(yīng)就是指放大器的增益

與頻率的關(guān)系。一般講一個好的放大器,不但要有足夠的放大倍數(shù),并且要有良

好的保真性能,即:放大器的非線性失真要小,放大器的頻率響應(yīng)要好?!昂谩保?/p>

指放大器對不一樣頻率的信號要有同等的放大。之因此放大器具備頻率響應(yīng)問

題,原因有二:一是實際放大的信號頻率不是單一的;;二是放大器具備電抗元

件和電抗原因。因為放大電路中存在電抗元件(如管子的極間電容,電路的負(fù)載

電容、分布電容、耦合電容、射極旁路電容等),使得放大器也許對不一樣頻率

信號分量的放大倍數(shù)和相移不一樣。如放大電路對不一樣頻率信號的幅值放大不

一樣,就會引起幅度失真;如放大電路對不一樣頻率信號產(chǎn)生的相移不一樣就

會弓I起相位失真。幅度失真和相位失真總稱為頻率失真,因為此失真是由電路的

線性電抗元件(電阻、電容、電感等)引起的,故不稱為線性失真。為實現(xiàn)信號

不失真放大因此要需研究放大器的頻率響應(yīng)。

數(shù)字電子電路總結(jié)

1.什么是競爭叮冒險現(xiàn)象?怎樣判斷?怎樣消除?

答:在組合邏輯中,因為門的輸入信號通路中通過了不一樣的延時,導(dǎo)致抵達(dá)該

門的時間不一致叫競爭。產(chǎn)生毛刺叫冒險。假如布爾式中有相反的信號則也許產(chǎn)

生競爭和冒險現(xiàn)象。處理措施:一是接入濾波電容,二是引入選通脈沖,三是增

加冗余項(只能消除邏輯冒險而不能消除功效冒險)。

2.怎樣用D觸發(fā)器實現(xiàn)2倍分頻的邏輯電路?什么是狀態(tài)圖?

答:D觸發(fā)器的輸出端加非門接到D端,實現(xiàn)二分頻。

狀查圖是以圖形方式表示輸出狀態(tài)轉(zhuǎn)換的條件和規(guī)律。用圓圈表示各狀態(tài),

圈內(nèi)注明狀態(tài)名和取值。用一表示狀態(tài)間轉(zhuǎn)移。條件能夠多個

3.什么是“線與”邏輯,要實現(xiàn)它,在硬件特性上行什么詳細(xì)要求?

答:線與邏輯是兩個輸出信號相連能夠?qū)崿F(xiàn)與的功效。在硬件上,要用OC/OD

門來實現(xiàn),因為不用0C門也許使灌電流過大,而燒壞邏輯門。同時在輸出端口

應(yīng)加一個上拉電阻。

4什么是同時邏輯和異步邏輯?

答:同時邏輯是時鐘之間有固定的因果關(guān)系。異步邏輯是各時鐘之間沒有固定的

因果關(guān)系。電路設(shè)計可分類為同時電路和異步電路設(shè)計。同時電路利用時鐘冰沖

使其子系統(tǒng)同時運作,而異步電路不使用時鐘脈沖做同時。

異步電路重要是組合邏輯電路,用于產(chǎn)生地址譯碼器、FIFO或RAM的讀寫控

制信號脈沖,其邏輯輸出與任何時鐘信號都沒有關(guān)系,譯碼輸出產(chǎn)生的毛刺一般

是能夠監(jiān)控的。同時電路是由時序電路(存儲器和各種觸發(fā)器)和組合邏輯電路組

成的電路,其所有操作都是在嚴(yán)格的時鐘控制下完成的。這些時序電路共享同一

個時鐘CLK,而所有的狀態(tài)變化都是在時鐘的上升沿(或下降沿)完成的。

5.Latch與Register的區(qū)分,為何目前多用register行為級描述中l(wèi)atch怎樣產(chǎn)生的?

答:Latch是電平觸發(fā),Register是邊緣觸發(fā),register在同一時鐘邊緣觸發(fā)卜.動

作,符協(xié)議時電路的設(shè)計思想,而latch則屬于異步電路設(shè)計,往往會導(dǎo)致時序

分析困難,不適當(dāng)?shù)膽?yīng)用latch則會大量浪費芯片資源。

6.你所懂得的可編程邏輯器件有哪些?

答:(簡單)PROM,PAL,GAL,PLA,(復(fù)雜)CPLD,FPGA

FPGA:FieldProgrammableGateArray

CPLD:ComplexProgrammableLogicDevice

7怎樣處理亞穩(wěn)態(tài)

答:亞穩(wěn)態(tài)是指觸發(fā)器無法在某個要求時間段內(nèi)達(dá)成一個可確認(rèn)的狀態(tài)。當(dāng)一個

觸發(fā)器進入亞穩(wěn)態(tài)時,既無法預(yù)測該單元的輸出電平,也無法預(yù)測何時輸出才能

穩(wěn)定在某個正確的電平上。在這個穩(wěn)定期間,觸發(fā)器輸出某些中間級電平,或者

也許處在振蕩狀態(tài),并且這種無用的輸出電平能夠沿信號通道上的各個觸發(fā)器級

聯(lián)式傳輸下去。

8.什么是三態(tài)與非門(TSL)?

答:三態(tài)與非門有三種狀態(tài):(1)門導(dǎo)通,輸出低電平。(2)門截止,輸出高電平。

(3)嚴(yán)禁狀態(tài)或稱高阻狀態(tài)、懸浮狀態(tài),此為第三態(tài)。

三態(tài)門的一個重要用途,就是可向同一條導(dǎo)線(或稱總線Y)上輪番傳送幾組不一

樣的數(shù)據(jù)或控制信號,如圖2-17所示。當(dāng)El、E2、E3輪番接低電平時,Al、B1、

A2、B2、A3、B3三組數(shù)據(jù)輪番按與非關(guān)系傳送到總線Y上;而當(dāng)各門控制端E1、

E2、E3為高電平時,門為嚴(yán)禁狀態(tài),相稱于與總線Y斷開,數(shù)據(jù)A、B不被傳送。

9.什么是集電極開路與非門9c門)?

答:OC門和一般的TTL與非門所不一樣的是,它用一個外接電阻RL來替代由

VT3、VT4組成的有源負(fù)載,實現(xiàn)與非門邏輯功效,OC門邏輯功效靈活,應(yīng)用

廣泛。10.窄溝道效應(yīng):

答:因為邊緣場的影響,溝道區(qū)耗盡層在溝道寬度兩側(cè)向場區(qū)有一定的擴張。當(dāng)

溝道寬度較大時,耗盡層向兩側(cè)的擴展部分能夠忽視;不過溝道變窄時,邊緣場

導(dǎo)致的耗盡層擴展變得不可忽視,這么,耗盡層電荷量比本來計算的要大,這就

產(chǎn)生了窄溝道效應(yīng)

11.MOS電路的特點:

答:優(yōu)點1.工藝簡單,集成度高。2.是電壓控制元件,靜態(tài)功耗小。3.允許電

源電壓范圍寬(318V)o4.扇出系數(shù)大,抗噪聲容限大。

缺陷:工作速度比TTL低。

12.半導(dǎo)體工藝中,摻雜有哪幾個方式?

答:依照摻入的雜質(zhì)不一樣,雜質(zhì)半導(dǎo)體能夠分為N型和P型兩大類。N型半導(dǎo)

體中摻入的雜質(zhì)為磷等五價元素,磷原子在取代原晶體結(jié)構(gòu)中的原子并組成共價

鍵時,多出的第五個價電子很輕易掙脫磷原子核的束縛而成為自由電子,于是半

導(dǎo)體中的自由電子數(shù)目大量增加,自由電子成為多數(shù)載流子,空穴則成為少數(shù)載

流子。P型半導(dǎo)體中摻入的雜質(zhì)為硼或其他三價元素,硼原子在取代原晶體結(jié)構(gòu)

中的原子并組成共價鍵時,將因缺乏一個價電子而形成一個空穴,于是半導(dǎo)體中

的空穴數(shù)目大量增加,空穴成為多數(shù)載流子,而自由電子則成為少數(shù)載流子。

13.什么是組合邏輯、時序邏輯以及同時時序邏輯?

答:組合邏輯:輸出只是目前輸入邏輯電平的函數(shù)(有延時),與電路的原始狀

態(tài)無關(guān)的邏輯電路。(無記憶)由與、或、非門組成的網(wǎng)絡(luò),常見的有多路微,

數(shù)據(jù)通路開關(guān),加法器,乘法器等。

時序邏輯:輸出不只是目前輸入邏輯電平的函數(shù),還與電路目前所處的狀態(tài)

有關(guān)的邏輯電路。(有記憶)由多個觸發(fā)器和多個組合邏輯塊組成的網(wǎng)絡(luò),常見

的有計數(shù)器,運算控制邏輯,指令分析和操作控制邏輯。

同時時序邏輯:表示狀態(tài)的存儲器組的值只也許在唯一確定的觸發(fā)條件發(fā)生

時變化,只能有時鐘的正跳沿或負(fù)跳沿出發(fā)的狀態(tài)機就是一例。異步時序邏輯:

觸發(fā)條件有多個控制原因組成,任何一個原因的跳變都能夠引起觸發(fā)。

14、同時電路和異步電路的區(qū)分是什么?

答:回吐電路」存儲電路中所有觸發(fā)器的時鐘輸入端都接同一個時鐘脈沖源,因

而所有觸發(fā)器的狀態(tài)的變化都與所加的時鐘脈沖信號同時。

異步電路:電路沒有統(tǒng)一的時鐘,有些觸發(fā)器的時鐘輸入端與時鐘脈沖源相

連,這有這些觸發(fā)器的狀態(tài)變化與時鐘脈沖同時,而其他的觸發(fā)器的狀態(tài)變化不

與時鐘脈沖同時。

15.模數(shù)轉(zhuǎn)換器(ADC:

答:模數(shù)轉(zhuǎn)換指的是將輸入的模擬量轉(zhuǎn)換為數(shù)字量輸出,實現(xiàn)這種轉(zhuǎn)換功效的電

路稱為模數(shù)轉(zhuǎn)換器,簡稱ADC(AnalogDigitalConverter)0

ADC按工作原理的不一樣可分為直接ADC和間接ADC。直接ADC有并聯(lián)比較型

和逐次漸進型等,直接ADC的轉(zhuǎn)換速度快。間接ADC的轉(zhuǎn)換速度慢,如雙積分

型ADC。并聯(lián)比較型ADC、逐次漸進型ADC和雙積分型ADC各有特點,應(yīng)用在

不一樣的場所。高速且精度要求不高,能夠選用并聯(lián)比較型ADC;低速、精度

高且抗干擾強的場所,能夠選用雙積分型ADC;逐次漸進型ADC兼顧了二者的

優(yōu)點,速度較快、精度較高、價格適中,應(yīng)用較為普遍。

AD轉(zhuǎn)換要通過采樣、保持、量化和編碼等過程。采樣■保持電路對輸入模擬信號

進行采樣并保持,量化是對采樣信號進行分級,編碼則將分級后的信號轉(zhuǎn)換成二

進制代碼。對模擬信號采樣時,必須滿足采樣定理。

16.數(shù)模轉(zhuǎn)換器(DAC;

答:數(shù)模轉(zhuǎn)換器將輸入的二進制數(shù)字量轉(zhuǎn)換成與之成正比的模擬量;模數(shù)轉(zhuǎn)換器

將輸入的模擬電壓轉(zhuǎn)換成與之成正比的二進制數(shù)字量。常見的數(shù)-模轉(zhuǎn)換電路

(DAC)有多個類型:權(quán)電阻網(wǎng)絡(luò)DAC、倒T形電阻網(wǎng)絡(luò)DAC、權(quán)電流網(wǎng)絡(luò)DAC

等。

A/D轉(zhuǎn)換二模擬/數(shù)字轉(zhuǎn)換,意思是模擬訊號轉(zhuǎn)換為數(shù)字訊號;D/A轉(zhuǎn)換=數(shù)字/模

擬轉(zhuǎn)換,意思是數(shù)字訊號轉(zhuǎn)換為模擬訊號;ADC=模擬/數(shù)字轉(zhuǎn)換器,DAC二數(shù)字

/模擬轉(zhuǎn)換器

17.A/D電路組成、工作原理。

答:ADC電路一般由兩部分組成,它們是:采樣、保持電路和量化、編碼電路。

其中量化、編碼電路是最核心的部件,任何ADC轉(zhuǎn)換電路都必須包括這種電路。

ADC電路的形式諸多,一般能夠并為兩類:間接法:它是將采樣-保持的模擬信

號先轉(zhuǎn)換成與模擬量成正比的時間或頻率,然后再把它轉(zhuǎn)換位數(shù)字量。這種一般

是采取時鐘脈沖計數(shù)器,它又被稱為計數(shù)器式。它的工作特點是:工作速度低,

轉(zhuǎn)換精度高,抗干擾能力強。直接法:通過基準(zhǔn)電壓與采樣-保持信號進行比較,

從而轉(zhuǎn)換位數(shù)字量。它的工作特點是:工作速度高,轉(zhuǎn)換精度輕易確保。

18.組合電路與時序電路區(qū)分

答:組合邏輯電路是具備一組輸出和一組輸入的非記憶性邏輯電路,它的基本特

點是任何時刻的輸出信號狀態(tài)僅取決于該時刻各個輸入信號狀態(tài)的組合,而與電

路在輸入信號作用前的狀態(tài)無關(guān)。組合電路是由門電路組成的,但不包括存儲信

號的記憶單元,輸出與輸入間無反饋通路,信號是單向傳輸,且存在傳輸延遲時

間。組合邏輯電路的功效描述措施有真值表、邏輯體現(xiàn)式、邏輯圖、卡諾圖和波

形圖等。

時序邏輯電路與組合邏輯電路不一樣,在邏輯功效及其描述措施、電路結(jié)構(gòu)、分

析措施和設(shè)計措施上都有區(qū)分于組合電路的明顯特點。在時序邏輯電路中,任意

時刻的輸出信號不但和當(dāng)初的輸入信號有關(guān),并且還與電路本來的狀態(tài)有關(guān),這

是時序邏輯電路在邏輯功效上的特點。因而時序邏輯電路必然包括存儲記憶單元

電路。描述時序電路邏輯功效的措施有:三個方程(輸出方程、驅(qū)動方程(或激

勵函數(shù))、狀態(tài)方程)、狀態(tài)轉(zhuǎn)換表、狀態(tài)轉(zhuǎn)換圖和時序圖等。

19.你懂得那些常用邏輯電平?TTUJCOMS電平能夠直接互連嗎?

答:常用邏輯電平:12V,5V,3.3V;TTL和CMOS不能夠直接互連,因為TTL

是在0.3-3.6V之間,而CMOS則是有在12V的有在5V的。CMOS輸出接到TTL是能

夠直接互連。TTL接到CMOS需要在輸出端口加一上拉電阻接到5V或者12V,

CMOS門的VT=().5VDD,TTL門的VT一般在1.0?1.4V。

CMOS門輸出:高電平為VOH=VDD,低電平為VOL=OV。

TTL門輸出:高電平為VOH=3.6V,低電平為VOL=0.3V°

20.什么是正負(fù)邏輯?

答:在數(shù)字電路中,一般用高電平代表1、低電平代表0,即所謂的正邏輯系統(tǒng)。

反之,用高電平代表0、低電平代表1,即所謂的負(fù)邏輯系統(tǒng)。

21.名詞解釋:

答:VLSI,CMOS,EDA,VHDL,Verilog,HDL,ROM,RAM,DRC,LVS,

SRAM,DRAM,FLSAH,SSRAM,SDRAM,IRQ,BIOS,USB,SDR。

由PMOS管和NMOS管共同組成的互補型MOS集成電路即為CMOS

sram:靜態(tài)隨機存儲器,存取速度快,但容量小,掉電后數(shù)據(jù)會丟失;flash:閃

存,存取速度慢,容量大,掉電后數(shù)據(jù)不會丟失;dram:動態(tài)隨機存儲器,必須

不停的重新的力口強(REFRESHED)電位差量,否則電位差將減少至無法有足夠的

能量體現(xiàn)每一個記憶單位處在何種狀態(tài)。價格比sram便宜,但訪問速度較慢,耗

電量較大,常用作計算機的內(nèi)存使用;ssram:同時靜態(tài)隨機存儲器;SDRAM:

同時動態(tài)隨機存儲器;IRQ:InlerruplReQuest;BIOS:BasicInputOutputSystem;

USB:UniversalSerialBus;;SDR:SingleDataRate;壓控振蕩器的英文縮寫

(VCO)o

22.簡述CMOS非門,與非門和或非門的電路及其功效。

答:非門工作原理:A為高電平,T1截止T2導(dǎo)通,L為低電平,符合非邏輯關(guān)系。

與非門工作原理:A、B同為高電平時Tl、T2截止,T3、T4導(dǎo)通,L為低電

平,符合與非邏輯關(guān)系。反之亦然。

或非門工作原理:當(dāng)A、B兩個輸入端均為低電平時,Tl、T2截止,T3、T4

導(dǎo)通,輸出Y為高電平;當(dāng)A、B兩個輸入端中有一個為高電平時,TKT2中必

有一個導(dǎo)通,T3、T4中必有一個截止,輸出為低電平。

異或門電路:

同或門電路:①NMOS管的串聯(lián)可實現(xiàn)“與邏輯”,并聯(lián)可實現(xiàn)“或邏輯”,

其輸出是該邏輯的反。

②每個CMOS門電路都由互補的NMOS管和PMOS管組合而成,且兩互補的

NMOS管、PMOS管的柵極連接在一起作為輸入端。

③要實現(xiàn)“與邏輯”,可將對應(yīng)的NMOS管組合串聯(lián);要實現(xiàn)“或邏輯”,可將NMOS

管組合并聯(lián)。

④NMOS管串聯(lián)時,其對應(yīng)的PMOS管一定并聯(lián);NMOS管并聯(lián)時,其對應(yīng)的

PMOS管一定串聯(lián)。

23.MOS與非門,多出的輸入、輸出端該怎么接,懸空?接地?接高電位?

答:門電路中多出的輸入端一般不要懸空,因為干擾信號易從這些懸空端引入,

使電路工作不穩(wěn)定。

與門和與非門:多出輸入端接正電源或與有用輸入端并接

或門和或非門:多出輸入端接地或與有用輸入端并接

CMOS電路多出輸入端與有用輸入端的并接僅適合用于工作頻率很低的場所。

TTL電路輸入端懸空時相稱于輸入高電平,CMOS電路多出輸入端不允許懸

空。

24.什么是NMOS、PMOS、?什么是增強型、耗盡型?什么是PNP、NPN?他

們有什么差異?

答:NMQS是指溝道在柵電壓控制下p型襯底反型變成n溝道,靠電子的流動導(dǎo)

電;

EMQS是指n型P溝道,靠空穴的流動導(dǎo)電。

增強型是指不加?xùn)旁措妷簳r,F(xiàn)ET內(nèi)部不存在導(dǎo)電溝道,這時雖然漏源間加上電

源電壓也沒有漏極電流產(chǎn)生。耗盡型是指當(dāng)柵源電壓為0時,F(xiàn)ET內(nèi)部已經(jīng)有溝

道存在,這時若在漏源間加上適當(dāng)?shù)碾娫措妷?,就有漏極電流產(chǎn)生。

PNP由2塊P型半導(dǎo)體中間夾著一塊N型半導(dǎo)體所組成,載流子以空穴為主;NPN

管是由2塊N型半導(dǎo)體中間夾著一塊P型半導(dǎo)體所組成,載流子載流子以空穴為

主。

25.什么是TTL集成電路?

答:TTL集成電路是一個單片集成電路。在這種集成電路中,一個邏輯電路的所

有元器件和連線都制作在同一塊半導(dǎo)體基片上。因為這種數(shù)字集成電路的輸人端

和輸出端的電路結(jié)構(gòu)形式采取了晶體管,因此一般稱為晶體管一晶體管

(Transistor-tranSiS-torLogic)邏輯電路,簡稱TTL電路。

26、IC設(shè)計中同時復(fù)位與異步復(fù)位的區(qū)分。

答:同時復(fù)位在時鐘沿采復(fù)位信號,完成復(fù)位動作。異步復(fù)位無論時鐘,只要復(fù)

位信號滿足條件,就完成復(fù)位動作。異步復(fù)位對復(fù)位信號要求比較高,不能有

毛刺,假如其與時鐘關(guān)系不確定,也也許出現(xiàn)亞穩(wěn)態(tài)。

27.DSP(數(shù)字信號處理芯片)、CPU(中央處理器)、MCU(微控制器)在結(jié)

構(gòu)、特點、功效以及用途上的區(qū)分?

答:在設(shè)計原理上都是同樣的,應(yīng)用上各具特點,因此結(jié)構(gòu)功效有所不一樣。

DSP為迅速處理數(shù)字信號而設(shè)計,結(jié)構(gòu)上數(shù)據(jù),地址總線分開,數(shù)據(jù)的吞吐量更

大。指令集的設(shè)計多考慮信號處理。不過目前,為提升微處理器MCU的性能,

像ARM在設(shè)計上,總線也是分開的。

CPU.重要是完成指令的處理,外圍接口是獨立設(shè)計的,像存儲器,總線控制器

是獨立的,沒有集成到CPU中。

而MCIL多應(yīng)用在嵌入式平臺,外圍的接口是集成在一起的。一顆芯片就能完成。

邏輯代數(shù)三個重要的規(guī)則:代入規(guī)則、反演規(guī)則、對偶規(guī)則。后二者的重要區(qū)分

在于對偶不做任何取反的操作。

28.晶體三極管的開關(guān)特性工作在什么區(qū)?

答:工作在截止區(qū)和飽和區(qū)。此過程包括了4個時間參數(shù):延遲時間Td上升時

間Tr存儲時間Ts下降時間Tf

開啟時間為:延遲時間+上升時間

關(guān)閉時間為:存儲時間+下降時間

29.二極管邏輯門:與門電路和或門電路。

30.負(fù)載能力有灌電流和拉電流負(fù)載之分。

31.不一樣邏輯電平的配合:

答:TTL電路高電平最小值為2.4V,低電平最小值為0.8V。

ECL電路高電平為-0.8V,低電平為-1.6V。

CMOS電路電源電壓為5V,閾值電壓為2.5V,高電平為5V,低電平為0V,能

夠直接驅(qū)動TTL電路。CMOS輸出功率很小,不能驅(qū)動電流大的TTL門。

32.邏輯電路選用時重要參數(shù)為:

答:邏輯電平、噪聲容限、工作速度、功耗。數(shù)字邏輯電路分為組合邏輯和時序

邏輯電路兩類。組合邏輯電路不含記憶元件,輸入和輸出間沒有反饋。

用基本邏輯門設(shè)計組合電路步驟:1、列真值表2、依照真值表寫出邏輯函數(shù)體

現(xiàn)式。3.、將函數(shù)化簡變換。4、繪制邏輯電路圖5、選擇邏輯門裝配。

33.描述觸發(fā)器的措施:

答:1、狀態(tài)表2、功效表3、狀態(tài)方程(特性方程)4、波形圖(時序圖)5狀

態(tài)圖:以圖形方式表示輸出狀態(tài)轉(zhuǎn)換的條件和規(guī)律。

34.時序電路劃分為米里型和摩爾型兩種。米里型輸出信號與存儲電路狀態(tài)和輸

入變量有關(guān)。摩爾型僅取決于存儲電路狀態(tài)。

時序電路包括:存儲器、移位存儲器、計數(shù)器。

同時時序電路分析:激勵方程、狀態(tài)方程、輸出方程。

35.TT1和COMS電路和區(qū)分

答:TTL電路是晶體管-晶體管邏輯電路的英文縮寫(Transistcr-Transistcr-Logic),

是數(shù)字集成電路的一大門類。它采取雙極型工藝制造,具備高速度低功耗和品種

多等特點。

金屬-氧化物-半導(dǎo)體(Metal-Oxide-Semiconductor)結(jié)構(gòu)的晶體管簡

稱MOS晶體管,有P型MOS管和N型MOS管之分。由MOS管組成的集成電

路稱為MOS集成電路,而由PMOS管和NMOS管共同組成的互補型MOS集成

電路即為CMOS-IC(ComplementaryMOSIntegratedCircuit)o

CMOS集成電路的性能特點:

微功耗一CMOS電路的單門靜態(tài)功耗在毫微瓦(nw)數(shù)量級。

高噪聲容限一CMOS電路的噪聲容限一般在40%電源電壓以上。

寬工作電壓范圍一CMOS電路的電源電壓一?般為1.5~18伏。

高邏輯擺幅一CMOS電路輸出高、低電平的幅度達(dá)成全電為VDD,邏輯“0”

為VSS。

高輸入阻抗—CMOS電路的輸入阻抗不小于108Q,一般可達(dá)1010Q。

高扇出能力--CMOS電路的扇出能力不小于50。

低輸入電容--CMOS電路的輸入電容一般小于5PF。

寬工作溫度范圍一陶瓷封裝的CMOS電路工作溫度范圍為-550C~125

0C;塑封的CMOS電路為-400C?850C。

1、TTL電平:

輸出高電平>2.4V,輸出低電平<0.4V。在室溫下,一般輸出高電平是3.5V,

輸出低電平是0.2V。最小輸入高電平和低電平:輸入高電平>=2.0V,輸入低電

¥<=0.8V,噪聲容限是0.4V。

2、CMOS電平:

1邏輯電平電壓接近于電源電壓,0邏輯電平接近于0V。并且具備很寬的噪

聲容限。TTL和COMS電路比較:

1)TTL電路是電流控制器件,而coms電路是電壓控制器件。

2)TTL電路的速度快,傳輸延遲時間短(5-10ns),不過功耗大。COMS電路1勺速

度慢,傳輸延遲時間長(25-50ns),但功耗低。COMS電路自身的功耗與輸入信號

的脈沖頻率有關(guān),頻率越高,芯片集越熱,這是正?,F(xiàn)象。

3)COMS電路的鎖定效應(yīng):COMS電路因為輸入太大的電流,內(nèi)部的電流急劇

增大,除非切斷電源,電流一直在增大。這種效應(yīng)就是鎖定效應(yīng)。當(dāng)產(chǎn)生鎖定效

應(yīng)時,COMS的內(nèi)部電流能達(dá)成40mA以上,很輕易燒毀芯片。

防御措施:

1)在輸入端和輸出端加鉗位電路,使輸入和輸出不超出不超出要求電壓。

2)芯片的電源輸入端加去耦電路,預(yù)防VDD端出現(xiàn)瞬間的高壓。

3)在VDD和外電源之間加限流電阻,雖然有大的電流也不讓它進去。

4)當(dāng)系統(tǒng)由幾個電源分別供電時,開關(guān)要按下列次序:開啟時,先開啟COMS

電路得電源,再開啟輸入信號和負(fù)載的電源;關(guān)閉時,先關(guān)閉輸入信號和負(fù)載的

電源,再關(guān)閉COMS。

36.全波整流和半波整流的輸出電壓各為多少

答:單相全波一般比半波多三個二極管

半波輸出電壓有效值是全波的二分之一

半波0.45U全波0.9U

數(shù)字信號處理與高頻電路

1、FSFTDFSDTFTDFT的聯(lián)系和區(qū)分

答:時域上任意連續(xù)的周期信號能夠分解為無限多個正弦信號之和,在頻域上就

表示為離散非周期的信號,即時域連續(xù)周期對應(yīng)頻域離散非周期的特點,這就是

傅立葉級數(shù)展開(FS),它用于分析連續(xù)周期信號。

FT是傅立葉變換,它重要用于分析連續(xù)非周期信號,因為信號是非周期的,

它必包括了各種頻率的信號,因此具備時域連續(xù)非周期對應(yīng)頻域連續(xù)非周期的特

點。

FS和FT都是用于連續(xù)信號頻譜的分析工具,它們都以傅立葉級數(shù)理論問

基礎(chǔ)推導(dǎo)出的。時域上連續(xù)的信號在頻域上都有非周期的特點,但對于周期信號

和非周期信號又有在頻域離散和連續(xù)之分。

在自然界中除了存在溫度,壓力等在時間上連續(xù)的信號,還存在某些離散信

號,離散信號可通過連續(xù)信號采樣取得,也有自身就是離散的。例如,某地區(qū)的

年降水量或平均增加率等信號,此類信號的時間變量為年,不在整數(shù)時間點的信

號是沒故意義的。用于離散信號頻譜分析的工具包括DFS,DTFT和DFT。

DTFT是離散時間傅立葉變換,它用于離散非周期序列分析,依照連續(xù)傅

立葉變換要求連續(xù)信號在時間上必須可積這一充足必要條件,那么對于離散時間

傅立葉變換,用于它之上的離散序列也必須滿足在時間軸上級數(shù)求和收斂的條

件;因為信號是非周期序列,它必包括了各種頻率的信號,因此DTFT對離散非

周期信號變換后的頻譜為連續(xù)的,即有時域離散非周期對應(yīng)頻域連續(xù)周期的特

點。

當(dāng)離散的信號為周期序列時,嚴(yán)格的講,傅立葉變換是不存在的,因為它不

滿足信號序列絕對級數(shù)和收斂(絕對可和)這一便立葉變換的充要條件,不過采

取DFS(離散傅立葉級數(shù))這一分析工具仍然能夠?qū)ζ溥M行傅立葉分析。

依照DTFT,對于有限長序列作Z變換或序列傅立葉變換都是可行的,或者

說,有限長序列的頻域和復(fù)頻域分析在理論上都已經(jīng)處理;但對于數(shù)字系統(tǒng),無

論是Z變換還是序列傅立葉變換的合用方面都存在某些問題,重要是因為頻率

變量的連續(xù)性性質(zhì)(DTFT變換出連續(xù)頻譜),不便于數(shù)字運算和儲存。

參考DFS,能夠采取類似DFS的分析措施對處理以上問題。能夠把有限長

非周期序列假設(shè)為一無限長周期序列的一個主直周期,即對有限長非周期序列進

行周期延拓,延拓后的序列完全能夠采取DFS進行處理,即采取復(fù)指數(shù)基頻序

列和此有限長時間序列取有關(guān),得出每個主值在各頻率上的頻譜分量以表示出這

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論