《電工與電子技術(shù)》-第14章 時序邏輯電路_第1頁
《電工與電子技術(shù)》-第14章 時序邏輯電路_第2頁
《電工與電子技術(shù)》-第14章 時序邏輯電路_第3頁
《電工與電子技術(shù)》-第14章 時序邏輯電路_第4頁
《電工與電子技術(shù)》-第14章 時序邏輯電路_第5頁
已閱讀5頁,還剩61頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1第12章時序邏輯電路12.1解發(fā)器12.2時序邏輯電路分析12.3

集成計數(shù)器14.4拓展-N進制計數(shù)器2本章要求:1.了解觸發(fā)器的內(nèi)部電路結(jié)構(gòu)、分類及相互轉(zhuǎn)換;2.理解觸發(fā)器的邏輯功能;掌握其相應(yīng)的符號;3.了解時序邏輯電路的結(jié)構(gòu)及特點。4、掌握集成計數(shù)器的使用方法及應(yīng)用實例。3案例導入:412.1觸發(fā)器

觸發(fā)器是具有記憶功能的基本邏輯單元,它具有接收、保存和輸出二進制數(shù)碼信號0、1的功能,是構(gòu)成時序邏輯電路的基礎(chǔ)。觸發(fā)器具有以下特點:

(1)有兩個穩(wěn)定狀態(tài)(0和1)和兩個互補的輸出(Q和Q)。通常,Q=0、Q=1被稱為觸發(fā)器的0狀態(tài);而Q=1、Q=0被稱為觸發(fā)器的1狀態(tài)。

(2)在輸入信號驅(qū)動下,由現(xiàn)態(tài)(Qn)轉(zhuǎn)換為次態(tài)(Qn+1),并能可靠地進入兩個穩(wěn)定狀態(tài)中的任意一種。

按其工作狀態(tài)分:RS、JK、D、T、T觸發(fā)器512.1.1-RS觸發(fā)器圖示是基本RS觸發(fā)器的邏輯圖和邏輯符號。它由兩個與非門交叉連接而成。R、S是輸入端,Q、是輸出端。RA&B&SQQQQRS電路結(jié)構(gòu)圖

邏輯符號圖

在正常條件下,若Q=1,則=0,稱觸發(fā)器處于“1”態(tài);若Q=0,則=1,稱觸發(fā)器處于“0”態(tài);輸入端R稱為置“0”端,S稱為置“1”端。1.基本RS觸發(fā)器6下面分析輸入與輸出的邏輯關(guān)系:

(1)S=1,R=0。當R=0時,與非門A的輸出為1,即=1。由于S=1,與非門B的兩個輸入端全為1,所以B門的輸出為0,即Q=0。若觸發(fā)器原來處于“0”態(tài),在S=1,R=0信號作用下,觸發(fā)器仍保持“0”態(tài);若原來處于“1”態(tài),則觸發(fā)器就會由“1”狀態(tài)翻轉(zhuǎn)為“0狀態(tài)。

(2)S=0,R=1。設(shè)觸發(fā)器的初始狀態(tài)為0,則Q=0,=1。由于S=0,B門有一個輸入為0,其輸出Q則為1,而A門的輸入全為1,其輸出則為0。因此,觸發(fā)器由“0”狀態(tài)翻轉(zhuǎn)為“1”狀態(tài)。若它的初始狀態(tài)為1態(tài),觸發(fā)器仍保持“1”狀態(tài)不變。

7(3)S=1,R=1。在S=1、R=1時,若觸發(fā)器原來處于“0”態(tài),即Q=0,=1,此時B門的兩個輸入端都是1,輸出Q=0,A門有一個輸入為0,輸出=1,觸發(fā)器的狀態(tài)不變。

(4)S=0,R=0。

R、S全為0時,A、B兩門都有0輸入端,則它們的輸出Q、全為1,這時,不符合Q與相反的邏輯狀態(tài)。當R和S同時由0變?yōu)?后,觸發(fā)器的狀態(tài)不能確定,這種情況在使用中應(yīng)避免出現(xiàn)。綜上所述,可列出基本RS觸發(fā)器的邏輯狀態(tài)表。SRQ邏輯功能0110置11001置011不變不變保持00不定不定不允許基本RS觸發(fā)器真值表

82.同步RS觸發(fā)器RA&B&SQQD&C&CPSR邏輯符號圖

QSRSCPRQ電路結(jié)構(gòu)圖

與非門A和B構(gòu)成基本RS觸發(fā)器,與非門C、D構(gòu)成導引電路,通過它把輸入信號引導到基本觸發(fā)器上。RD、SD是直接復位、直接置位端。只要在RD或SD上直接加上一個低電平信號,就可以使觸發(fā)器處9于預(yù)先規(guī)定的“0”狀態(tài)或“1”狀態(tài)。另外,RD、SD在不使用時應(yīng)置高電平。

下面分析輸入與輸出的邏輯關(guān)系:

(1)當CP=0時,相當于R=S=1,基本RS觸發(fā)器狀態(tài)保持不變,即觸發(fā)器保持不變,。

(2)當CP=1時,觸發(fā)器的狀態(tài)取決到RS信號,分別加以分析:

①當R=S=0時,相當于R=S=1,觸發(fā)器的狀態(tài)保持不變,即。②當R=0,S=1時,相當于R=1,S=0,觸發(fā)器的狀態(tài)置1,即。10③當R=1,S=0時,相當于R=0,S=1,觸發(fā)器的狀態(tài)置0,即。④當R=1,S=1時,相當于R=0,S=0,觸發(fā)器的狀態(tài)為不定,應(yīng)試禁止。SRQn+100Qn+1=Qn01110011不定同步RS觸發(fā)器真值表

例:如圖所示的同步RS觸發(fā)器中,輸入信號RS如圖所示,畫出對應(yīng)的輸出信號波形。同步RS對應(yīng)的特性方程為:111212.1.2主從JK觸發(fā)器主從JK觸發(fā)器電路主從JK觸發(fā)器符號時鐘脈沖作用期間,CP=1,CP=0,從觸發(fā)器被封鎖,保持原狀態(tài),Q在脈沖作用期間不變;主觸發(fā)器的狀態(tài)取決于時鐘脈沖為低電平的狀態(tài)和J、K輸入端的狀態(tài)。13

當時鐘脈沖過去后,CP=0,CP=1,主觸發(fā)器被封鎖,從觸發(fā)器導引門暢通,將主觸發(fā)器的狀態(tài)移入從觸發(fā)器中。其工作過程如下:

(1)J=1,K=1。

設(shè)時鐘脈沖到來之前,即CP=0,觸發(fā)器的初始狀態(tài)為“0”,這時主觸發(fā)器的S==1,R=Q=0,當時鐘脈沖到來之后,即CP=1時,由于主觸發(fā)器的J=1和R=0,故翻轉(zhuǎn)為“1”態(tài)。當CP從1下跳為0時,由于從觸發(fā)器J=1和R=0,它也翻轉(zhuǎn)為“1”態(tài)。反之,設(shè)主觸發(fā)器的J=0和R=1,當CP=1時,它翻轉(zhuǎn)為“0”態(tài)。當CP下跳為0時,從觸發(fā)器也翻轉(zhuǎn)為“0”態(tài)。14(2)J=0,K=0。

設(shè)觸發(fā)器的初始狀態(tài)為“0”態(tài)。當主觸發(fā)器CP=1時,由于主觸發(fā)器的J=0和R=0,它的狀態(tài)保持不變,當CP下跳時,由于主觸發(fā)器的J=0和R=1,也保持原狀態(tài)不變;如果初始狀態(tài)為1,也保持原狀態(tài)不變。

(3)J=0,K=1。

設(shè)觸發(fā)器的初始狀態(tài)為“1”,當時鐘脈沖上升沿來到之后,主觸發(fā)器Q=0,=1,所以,在CP=1期間,主觸發(fā)器被置為0。由于=0,從觸發(fā)器被封鎖,主觸發(fā)器的0態(tài)被暫存起來,當時鐘脈沖下跳后,CP=0,主觸發(fā)器被封鎖,而=1,從觸發(fā)器打開,取得與主觸發(fā)器一致。15若觸發(fā)器的初始狀態(tài)為0,由同樣的分析可知,在時鐘脈沖作用后,觸發(fā)器的狀態(tài)仍為0??梢?,不論觸發(fā)器原來的狀態(tài)如何,當J=0,K=1時,總是使觸發(fā)器置0。

(4)J=1,K=0。同樣分析可得(讀者可自行分析),當時鐘脈沖作用之后,觸發(fā)器的狀態(tài)總是和J狀態(tài)一致,即保持1態(tài)。JK觸發(fā)器的邏輯功能如表所示。由以上分析可知,當J=K=1時,每到來一CP,觸發(fā)器狀態(tài)就翻轉(zhuǎn)一次;當J=K=0時,觸發(fā)器將保持原狀態(tài)不變;當J≠K時,觸發(fā)器翻轉(zhuǎn)后的狀態(tài)將和J的狀態(tài)一致,主觸發(fā)器的狀態(tài)更新發(fā)生在時鐘脈沖CP=1期間,從觸發(fā)器的狀態(tài)翻轉(zhuǎn)發(fā)生在時鐘脈沖的下降沿。16JKQn+10001010111JK觸發(fā)器真值表

12.1.3-D觸發(fā)器D觸發(fā)器只有一個同步輸入端,其應(yīng)用十分廣泛。

D觸發(fā)器的邏輯功能是當D=0時,在時鐘脈沖下降沿到來后,輸出狀態(tài)將變成Qn+1=0;而當D=1時,在CP下降沿到來后,輸出狀態(tài)將變成Qn+1=1。綜上所述,D觸發(fā)器的輸出狀態(tài)只取決于CP到達前D輸入端的狀態(tài),與觸發(fā)器現(xiàn)態(tài)無關(guān),即Qn+1=D。

JK觸發(fā)器特性方程:17D觸發(fā)器邏輯符號D觸發(fā)器波形圖

CP=0時,D輸入數(shù)據(jù)被封鎖,觸發(fā)器狀態(tài)保持不變。CP=1時,D=0,Qn+1=0,觸發(fā)器被置0;D=1,Qn+1=1,觸發(fā)器被置1。D觸發(fā)器特性方程:DQn+10011D觸發(fā)器邏輯功能表如右示。18在上述JK觸發(fā)器中,當J=K=T時,就構(gòu)成了T觸發(fā)器,其邏輯圖、邏輯符號和狀態(tài)轉(zhuǎn)換真值表見圖示。推導其特性方程:

12.1.4T、觸發(fā)器當T觸發(fā)器的輸入信號始終為1時,就構(gòu)成觸發(fā)器。其特性方程為:19增:概述

時序邏輯電路(簡稱時序電路)的邏輯功能特點是:任一時刻的穩(wěn)定輸出不僅取決于該時刻的輸入,而且還和電路原來的狀態(tài)有關(guān)。也就是說,時序電路具有記憶功能,這是它與組合邏輯電路的根本不同之處。時序邏輯電路的輸出狀態(tài)既然與電路原來的狀態(tài)有關(guān),那么時序電路的組成中就必須有存儲電路——觸發(fā)器,而且存儲電路的輸出狀態(tài)還必須與輸入信號共同決定時序電路的輸出狀態(tài)。其結(jié)構(gòu)如下圖所示:

20時序電路結(jié)構(gòu)框圖

應(yīng)當指出并不是每一個時序電路都具有這種完整形式。有些時序電路可能沒有組合電路部分,有些可能沒有輸入邏輯變量,但它們只要具有時序電路的基本特征,即具有記憶以前狀態(tài)的存儲電路,那就都屬于時序電路。

21

上圖中給出了時序電路的一般結(jié)構(gòu)框圖。圖中X(X1,X2,…,Xi)代表現(xiàn)在輸入信號,L(L1,L2,…,Lj)代表現(xiàn)在輸出信號,W(W1,W2,…,Wn)代表存儲電路的現(xiàn)在輸入信號,Q(Q1,Q2,…,Qm)代表存儲電路的現(xiàn)在輸出信號。這些信號之間的關(guān)系可以用下列3個函數(shù)表達式表示:輸出方程:L=F1(X,Qn)

驅(qū)動方程(激勵方程):W=F2(X,Qn)狀態(tài)方程:Qn+1=F3(W,Qn)2212.2寄存器1.電路組成12.2.1、數(shù)碼寄存器CPd3d2d1d0寄存前將RD清零→輸入需要寄存的數(shù)碼2、工作原理:

只要RD一直為1,CP=0,所寄存的數(shù)碼就一直保持。23電路組成12.2.2、移位寄存器工作原理:F1F2F0CPD1F3

單向移位寄存器只能將寄存的數(shù)據(jù)在相鄰位之間單方向移動。按移動方向分為左移移位寄存器和右移移位寄存器兩種類型。左移移位寄存器電路如下圖所示。1.左移位寄存器先清零→將待移入的數(shù)碼移入D→CP作用下逐位移動。KJJJJKKK24

假設(shè)需存入1011,根據(jù)左移的特點將最高位輸入。設(shè)存入數(shù)據(jù)為1011,根據(jù)左移寄存器特點從最位開始移位D=1,首先在CP作用下變?yōu)?001;

其次在第二個CP作用下變?yōu)?010;

再次在第三個CP作用下變?yōu)?101;

當?shù)谒膫€CP作用下時變?yōu)?011.CP輸入數(shù)據(jù)D右移移位寄存器輸出移位過程Q3Q2Q1Q0000000清零111000左移一位200100左移二位311010左移三位411101左移四位此進從每個觸發(fā)器上輸出,稱為并行輸出方式

25電路組成2.右移位寄存器d3d2F3CPd1d0&&&&DDDDF0F1F2工作原理并行置數(shù):數(shù)據(jù)從d3d2d1d0輸入→在CP作用下向右移串行置數(shù):數(shù)據(jù)d3d2d1d0從左端F3l輸入→在CP作用下向右移。263.雙向移位寄存器工作狀態(tài)0××置零10

0保持10

1右移11

0左移11

1并行置數(shù)M1M074LS194Q3Q2Q1Q0DSLDSRM1M0D3D0D1D2CP工作原理當M1M0=00時,寄存器中存入的數(shù)據(jù)不變。當M1M0=01時,寄存器為右移工作方式。當M1M0=10時,寄存器為左移工作方式。當M1M0=11時,寄存器為并行置數(shù)。27圖5.27四位雙向移位寄存器

既可將數(shù)據(jù)左移、又可右移的寄存器稱為雙向移位寄存器。圖所示為四位雙向移位寄存器。2812.3集成計數(shù)器1.同步二進制加法計數(shù)器一、同步計數(shù)器圖中CP0=CP1=CP2圖中驅(qū)動方程:J0=K0=1,J1=K1=,J2=K2=

提醒:以下一、二、作為了解,過渡到集成計數(shù)器29將驅(qū)動方程代入,K觸發(fā)器的特性方程,求各個觸發(fā)器的狀態(tài)方程。JK觸發(fā)器的特性方程為

各個觸發(fā)器的狀態(tài)方程為

(3)根據(jù)狀態(tài)方程和輸出方程進行計算,列狀態(tài)表,如下表所示。根據(jù)狀態(tài)表可畫出相應(yīng)的狀態(tài)圖。3031畫出相應(yīng)的時序圖,如下圖所示。時序圖32例:分析下圖所示的同步時序邏輯電路。解:(1)寫出方程。時鐘方程:

CP0=CP1=CP2=CP輸出方程:無。驅(qū)動方程:

J0=K0=1

J1=K1=AQn0

J2=K2=AQn0Qn133

(2)將驅(qū)動方程代入JK觸發(fā)器的特性方程,求各個觸發(fā)器的狀態(tài)方程。JK觸發(fā)器的特性方程為各個觸發(fā)器的狀態(tài)方程為

(3)根據(jù)狀態(tài)方程和輸出方程進行計算,列狀態(tài)表,如表所示。34表例同步時序邏輯電路的狀態(tài)表35(4)畫狀態(tài)圖、時序圖。根據(jù)狀態(tài)表可以畫出電路的狀態(tài)圖如圖所示。圖中的“1,0/”表示輸入信號A為1或0。

狀態(tài)圖36

在輸入信號和時鐘信號作用下,電路中各個觸發(fā)器狀態(tài)的時序圖如下圖所示。時序圖37分析步驟二、異步計數(shù)器

(1)根據(jù)邏輯圖寫方程,包括時鐘方程、輸出方程及各個觸發(fā)器的驅(qū)動方程。(2)將驅(qū)動方程代入觸發(fā)器的特性方程,得到各個觸發(fā)器的狀態(tài)方程。(3)根據(jù)時鐘方程、狀態(tài)方程和輸出方程進行計算,求出各種不同輸入和現(xiàn)態(tài)情況下電路的次態(tài)和輸出,根據(jù)計算結(jié)果列狀態(tài)表。在計算的時候,要根據(jù)各個觸發(fā)器的時鐘方程來確定觸發(fā)器的時鐘信號是否有效。如果時鐘信號有效,則按照狀態(tài)方程計算觸發(fā)器的次態(tài);如果時鐘信號無效,則觸發(fā)器的狀態(tài)不變。(4)畫狀態(tài)圖、時序圖。38異步三位二進制計數(shù)器電路如圖所示,分析其邏輯功能。

分析步驟如下:

(1)寫相關(guān)方程式。時鐘方程CP0=CP↓CP1=Q0↓CP2=Q1↓

驅(qū)動方程J0=1K0=1J1=1K1=1J2=1K2=139(2)求各個觸發(fā)器的狀態(tài)方程。JK觸發(fā)器特性方程為

將對應(yīng)驅(qū)動方程式分別代入特性方程式,進行化簡變換可得狀態(tài)方程:(3)求出對應(yīng)狀態(tài)值。列狀態(tài)表如表所示。40cp10000012001010301001140111005100101610111071101118111000狀態(tài)表狀態(tài)表(4)畫出相應(yīng)的狀態(tài)圖及時序圖。41相應(yīng)的時序圖(5)歸納分析結(jié)果,確定該時序電路的邏輯功能。由時鐘方程可知該電路是異步時序電路。從狀態(tài)圖可知隨著CP脈沖的遞增,觸發(fā)器輸出Q2Q1Q0值是遞增的,經(jīng)八個CP完成一個循環(huán)過程。綜上所述,此電路是異步三位二進制(或一位八進制)加法計數(shù)器。4212.3.1、集成計數(shù)器1.集成四位同步二進制加法計數(shù)器74LS161CTTD0D1D2D3CPQ3Q2Q1Q074LS161UCCCTTC0Q1Q0Q2Q3GNDCPD0D1D2D3CTP輸入輸出0×××↑××××00001××0↑d0d1d2d3d0d1d2d31111↑××××計數(shù)10×1×××××保持1×01×××××保持CTP相應(yīng)的時序圖74LS161外部引腳圖集成電路74LS161的外部引腳圖如上所示,其相應(yīng)的功能表如上所述。43

(1)、清零:當=0時,且出現(xiàn)CP上升沿時,不管其它信號如何計數(shù)器清零。

(2)、置數(shù):當=1時,且=0時,輸入一個CP的上升,不管其它控制信號如何,置數(shù)d0d1d2d3。

(3)、計數(shù):當=1時,且=1時,CTT=CTP=1時,在CP的上升沿時觸發(fā),計數(shù)器計數(shù)。

(4)、保持:當==1時,且CTT和CTP中至少有一個為1,CP不取作用,觸發(fā)器狀態(tài)保持。

(5)、構(gòu)成二進制計數(shù)器:進位輸出CO=Q3Q2Q1Q0·CTT,即當計數(shù)到Q3Q2Q1Q0=1111,且CTT=1時,產(chǎn)生一個高電平作為向高4位級聯(lián)的進位信號,以構(gòu)成8位以上二進制計數(shù)器。442.集成四位同步十進制加法計數(shù)器74LS16074LS160Q3Q2Q1Q0ETEPC0D3D0D1D2CP輸入輸出ETEPCPD0D1D2D3Q0Q1Q2Q30×××↑××××00001××0↑d0d1d2d3d0d1d2d31111↑××××計數(shù)10×1×××××保持1×01×××××保持74LS160邏輯圖74LS160功能表4512.3.2555定時電路一、555定時電路的組成

555定時器是目前在工業(yè)自動控制、仿聲、電子樂器、防盜報警等方面獲得了廣泛應(yīng)用的一種時基電路,用它可以構(gòu)成多諧振蕩器、施密特觸發(fā)器和單穩(wěn)態(tài)觸發(fā)器等脈沖產(chǎn)生和波形變換電路。目前的集成定時器產(chǎn)品中,CMOS型的有CC7555、CC7556等,器件的電源電壓為4.5~18V,能提供與TTL、CMOS電路相兼容的邏輯電平;雙極型的有5G555(NE555)。下面以CC7555為例,介紹555定時器的功能。

CC7555為雙列直插式封裝,共有8個引腳。圖(a)為CC7555的電路結(jié)構(gòu)圖,圖(b)是它的外引腳排列圖。46(a)電路結(jié)構(gòu)圖(b)外部引腳圖47

1.CC7555的組成(1)分壓器:由3個5kΩ的電阻R構(gòu)成電阻分壓器(故得名555定時器),它向比較器A和B提供參考電壓: 。電壓控制端CO也可外加控制電壓改變參考電壓值。CO端不用時,可外接0.01μF的去耦電容,以消除干擾,保證參考電壓不變。

(2)比較器:集成運算放大器A、B組成兩個電壓比較器,每個比較器的兩個輸入端標有+號和-號。當U+>U-時,比較器輸出高電平;當U+<U-時,比較器輸出低電平。

48

(3)基本RS觸發(fā)器:R、S的值取決于比較器A、B的輸出。R端為RS觸發(fā)器的復位端,該端為低電平時,Q=0,OUT端為低電平。(4)放電管V(也稱開關(guān)管)和輸出緩沖器門2和門3:V為N溝道增強型MOS管,當OUT為低電平時,V的柵極電位為高電平,V導通;當OUT為高電平時,V的柵極電位為低電平,V截止。門2和門3為輸出緩沖器,用來提高定時器的帶負載能力,同時也隔離負載對定時器的影響。492.CC7555的功能下表是CC7555的功能表。CC7555的靜態(tài)電流約80μA,輸入電流約0.1μA,輸入阻抗很高。

CC7555的功能表

50二、構(gòu)成典型應(yīng)用電路增:由555定時器構(gòu)成單穩(wěn)態(tài)觸發(fā)器

電路的工作原理如下:結(jié)合圖表可知,當通電后觸發(fā)信號沒有到來時,低觸發(fā)端TR=VDD,電源VDD對C充電。隨著電容C的充電,uC逐漸升高(TH端的電位也不斷上升)。當時,輸出信號uo為低電平,此時放電管V導通,C放電到uC≈0,使TH端為低電平,維持輸出端uo的低電平狀態(tài),電路處于穩(wěn)態(tài)。

由555定時器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器電路如圖(a)所示。圖(b)是它的工作波形。輸入觸發(fā)信號ui加在低觸發(fā)端TR,輸出信號為uo,R和C是外接定時元件。51(a)電路結(jié)構(gòu)圖

(b)工作波形圖

52

觸發(fā)信號到來時,ui負跳變?yōu)? ,輸出信號uo跳變到高電平,放電管V截止,電源VDD經(jīng)R向電容C充電,電路處于暫穩(wěn)態(tài)。隨著電容C的充電,uC逐漸升高(TH端的電位也不斷上升)。當 時(此時ui必須已恢復到VDD),輸出信號uo又跳變?yōu)榈碗娖?,放電管V導通,電容C又放電到uC=0(TH=0),電路又回到穩(wěn)態(tài)。主要參數(shù):uc由0充電到2/3Ucc所需要的時間為:tw=RCln3≈1.1RC53、單穩(wěn)態(tài)觸發(fā)器應(yīng)用舉例SBCR1R678354+UDD~KM0.01μF2THCC7555D21

工作原理簡述:當未按SB時,3腳輸出低電平;當合上SB時,3腳輸出高電平,繼電器KM通電,則觸點吸合,使接能白色燈進行爆光。54

多諧振蕩器是產(chǎn)生矩形脈沖波的自激振蕩器,由于矩形脈沖波中除基波外,還有豐富的諧波成分,故得名多諧振蕩器。產(chǎn)生矩形脈沖的電路很多,例如用TTL與非門構(gòu)成的基本多諧振蕩器和RC環(huán)形振蕩器;用CMOS或非門組成的多諧振蕩器。本節(jié)主要介紹用集成定時器構(gòu)成的多諧振蕩器和頻率穩(wěn)定性高的石英晶體振蕩器。多諧振蕩器的符號如圖所示。

多諧振蕩器

1、由555定時器構(gòu)成多諧振蕩器多諧振蕩器符號

552.工作原理圖(a)所示為由CC7555構(gòu)成的多諧振蕩器電路,R1、R2和C是外接定時元件。電路的工作波形如圖(b)所示。56電路的工作原理如下:

由圖表可知,接通電源瞬間,TH和TR端的電位uC=0,基本RS觸發(fā)器的R=0,S=1,觸發(fā)器置1,輸出OUT(uo)為高電平,MOS管截止,電源經(jīng)R1、R2對C充電,uC逐漸升高。當uC> 時,比較器A輸出,即RS觸發(fā)器的R端跳變?yōu)楦唠娖?,比較器B輸出,即RS觸發(fā)器的S端跳變?yōu)榈碗娖?,使RS觸發(fā)器置0,輸出OUT(uo)跳變?yōu)榈碗娖?,MOS管導通,電容C通過R2及MOS管放電,uC下降。當uC< 時,比較器B的輸出使RS觸發(fā)器的S跳變?yōu)楦唠娖?,比較器A的輸出使RS觸發(fā)器的R跳變?yōu)榈碗娖?,輸出OUT(uo)再次跳變到高電平,MOS管截止,C再次充電,……如此周而復始,輸出端就得到了矩形脈沖序列。57主要參數(shù):uc由1/3Ucc充電到2/3Ucc所需要的時間為:tw1=(R1+R2)Cln2≈0.7(R1+R2)Cuc由2/3Ucc放電到1/3Ucc所需要的時間為:2R2Cln2≈0.7R2C振蕩周期為:T=tw1+tw2=0.7(R1+2R2)C2、多諧振蕩器應(yīng)用舉例1)、簡易電子琴58CR17683542CC75551+UDDuo(Q)OUT0.01μFR28R27R26R25R24R23R22R21SB2SB1SB3SB4SB5SB6SB7S

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論