數(shù)字集成電路數(shù)字集成電路實(shí)驗(yàn)部分 Tanner EDA.ppt_第1頁(yè)
數(shù)字集成電路數(shù)字集成電路實(shí)驗(yàn)部分 Tanner EDA.ppt_第2頁(yè)
數(shù)字集成電路數(shù)字集成電路實(shí)驗(yàn)部分 Tanner EDA.ppt_第3頁(yè)
數(shù)字集成電路數(shù)字集成電路實(shí)驗(yàn)部分 Tanner EDA.ppt_第4頁(yè)
數(shù)字集成電路數(shù)字集成電路實(shí)驗(yàn)部分 Tanner EDA.ppt_第5頁(yè)
已閱讀5頁(yè),還剩10頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、集成電路設(shè)計(jì)EDA工具 -Tanner EDA,EDA即電子設(shè)計(jì)自動(dòng)化,EDA技術(shù)的發(fā)展是以計(jì)算機(jī)科學(xué)、微電子技術(shù)的發(fā)展為基礎(chǔ),并匯集了計(jì)算機(jī)圖形學(xué)、拓?fù)鋵W(xué)和計(jì)算數(shù)學(xué)等眾多學(xué)科的最新成果發(fā)展起來(lái)的。 EDA主要標(biāo)志是系統(tǒng)級(jí)設(shè)計(jì)工具的推出(VHDL Verilog及其仿真器)和邏輯設(shè)計(jì)工具的廣泛應(yīng)用。,EDA系統(tǒng)功能覆蓋了電子產(chǎn)品的設(shè)計(jì)全過(guò)程,從系統(tǒng)描述輸入、綜合、仿真、布圖、驗(yàn)證到測(cè)試都有各種各樣的CAD工具,且有方便 、美觀的用戶界面,有開(kāi)放的環(huán)境和標(biāo)準(zhǔn)化的數(shù)據(jù)接口。,Tanner Tools IC開(kāi)發(fā)工具 Tanner系列軟件是一套完整的集成電路設(shè)計(jì)工具。包括原 理圖輸入工具S-Edit、

2、電路仿真工具T-Spice、波形顯示 工具W-Edit,門級(jí)仿真工具(GateSim)、版圖設(shè)計(jì)工具 L-Edit以及將版圖和原理圖網(wǎng)表進(jìn)行對(duì)比的版圖原理圖網(wǎng) 表比較工具LVS模塊等。 后端版圖設(shè)計(jì)是它的強(qiáng)項(xiàng)和重點(diǎn)。,Tanner-EDA安裝,打開(kāi)Tanner L-EDIT 11.1文件夾 雙擊setup.exe文件,按提示進(jìn)行操作, 注意安裝在C:Program FilesTanner EDA 目錄下 安裝結(jié)束后可根據(jù)提示安裝其他組件 把crock文件夾中全部?jī)?nèi)容復(fù)制到C:Program FilesTanner EDAUtilities中 點(diǎn)crock出現(xiàn)license安裝對(duì)話框 點(diǎn)Inst

3、all 結(jié)束后點(diǎn)EXIT退出。,電路圖輸入 S-Edit,1、雙擊打開(kāi)S-Edit 2、文件另存為 File save as 文件名(默認(rèn).sdb格式) 3、環(huán)境設(shè)置 Setup colors 根據(jù)自己習(xí)慣選擇背景顏色、柵格顏色等。 4、加載組件庫(kù) Module symbol Browser 單擊Add library 在C:Program FilesTanner EDAS-Editlibrary中的scmos,spice.pages.element四個(gè)庫(kù)文件加載上。 5、從組件庫(kù)中引用模塊 Module symbol Browser 選spice組件庫(kù) 在其中選有用的元件進(jìn)行電路編輯 6、電

4、路設(shè)計(jì)好之后更改模塊名稱 Module Rename 輸入模塊名稱 (編輯的電路是以模塊Module為單位,而不是File) 7、除了可以建立設(shè)計(jì)電路的窗口外,也可以建立該電路符號(hào)的窗口。 選擇 View Symbol Mode 命令,切換至符號(hào)模式。 8、文件輸出成SPICE文件:可借助于T-Spice分析與模擬此設(shè)計(jì)電路的性能。 File-Export,或單擊按鈕。自動(dòng)輸出成SPICE文件并打開(kāi)T-Spice與轉(zhuǎn)出文 件。,版圖設(shè)計(jì) L-Edit,1、打開(kāi)L-Edit程序 2、文件另存為 File save as 文件名(默認(rèn).tdb格式) 3、取代設(shè)定File Replace setup

5、 Browse C:Program FilesTanner EDAL-EditsamplesSPRexample1lights.tdb 將lights.tdb文件的設(shè)定選擇性應(yīng)用在目前編輯的文件中。包括格點(diǎn)設(shè)定、圖層設(shè) 定等。 4、編輯組件(L-Edit以組件cell為單元,而不是file) 5、環(huán)境設(shè)定。確定作表與實(shí)際長(zhǎng)度的關(guān)系 Setup Design (1)Technology 技術(shù)單位設(shè)定 由工藝線的特征尺寸定,同時(shí)調(diào)用設(shè)計(jì)規(guī)則 Setup Design (1)Grid選項(xiàng)卡。包括格點(diǎn)的顯示設(shè)定,坐標(biāo)停格設(shè)定,坐標(biāo)單位設(shè)定。 6、版圖繪制。選取圖層。 7、L-Edit編輯環(huán)境是與設(shè)在P

6、型基板上的。畫(huà)圖是要了解所使用的設(shè)計(jì)規(guī)則。 看規(guī)則Tool DRC set Edit 左側(cè)列表,右側(cè)規(guī)則。,L-Edit 的用戶界面,1.方式欄 是屏幕左方的垂直空間,它顯示了當(dāng)前L-Edit操作的 信息。顯示的信息包括文件和單元名,層色和色彩選擇, 畫(huà)繪圖工具和鼠標(biāo)功能。鼠標(biāo)鍵功能的區(qū)域在狀態(tài)或選擇 有變化的情況下會(huì)自動(dòng)更新,以反映鼠標(biāo)的當(dāng)前功能。 2.繪圖工具欄 用于在單元中繪制不同的幾何對(duì)象,放置其它單元的 例化體及標(biāo)尺等。,2.菜單欄 是屏幕頂部的水平空間,在菜單杠中可以看到下拉式 菜單標(biāo)題的名字File, Edit, View, Draw,Cell, Setup, Tools, Wi

7、ndows, Help,每個(gè)菜單都為L(zhǎng)-Edit功能列出了指令。 鼠標(biāo)允許用戶顯示一個(gè)菜單以及選擇一個(gè)執(zhí)行指令。 以下是對(duì)各種菜單及其功能的簡(jiǎn)要描述: File菜單為讀寫設(shè)計(jì)文件和打印提供指令 Edit菜單提供了主要的編輯指令 View菜單為操作或修改工作窗口提供了指令 Cell菜單為開(kāi)、關(guān)及各種操縱單元提供了指令 Setup菜單提供了一些指令,這些指令控制者不同的定制選擇,如調(diào)色板,層設(shè)置等 Tools菜單為主要的實(shí)用程序,如設(shè)計(jì)規(guī)則檢驗(yàn)器(DRC),布線器(Place and Route) Windows菜單為瀏覽窗口 Help菜單為幫助文件,3.標(biāo)準(zhǔn)工具欄 在菜單欄的下面,它提供了代表大

8、多數(shù)常用菜單命令 的工具圖標(biāo)。 4.工作區(qū) 是屏幕上的其他部分,它定義了一個(gè)可以建立、觀察 和編輯目標(biāo)的窗口。,實(shí)驗(yàn)要求,1.熟悉Tanner EDA工具的使用 2. 用S-Edit畫(huà)出全加器電路圖,并對(duì)其進(jìn)行瞬態(tài)仿真。 3.用L-Edit設(shè)計(jì)該全加器的版圖,并通過(guò)設(shè)計(jì)規(guī)則檢查。要求優(yōu)化版圖設(shè)計(jì)使版圖面積最小。,集成電路設(shè)計(jì)工具Tanner EDA 一、實(shí)驗(yàn)?zāi)康?練習(xí)用S-Edit設(shè)計(jì)電路并用T-spice進(jìn)行模擬仿真。 學(xué)習(xí)集成電路的版圖設(shè)計(jì)方法。 熟悉L-Edit繪制版圖工具的使用。 二、實(shí)驗(yàn)內(nèi)容 本實(shí)驗(yàn)通過(guò)對(duì)CMOS邏輯電路進(jìn)行設(shè)計(jì)及仿真,熟悉Tanner EDA工具的電路輸入功能和仿真功能;通過(guò)對(duì)簡(jiǎn)單電路進(jìn)行版圖設(shè)計(jì),掌握集成電路版圖的設(shè)計(jì)思想及注意事項(xiàng),掌握集成電路版圖的設(shè)計(jì)規(guī)則;熟悉Tanner EDA工具中的L-Edit繪制版圖工具的使用,并用L-Edit繪制版圖工具畫(huà)出自己設(shè)計(jì)電路的版圖。 三、實(shí)驗(yàn)要求 1.熟悉S-Edit及T-spice的使用。繪制全加器的電路圖并得到合理的瞬態(tài)仿真結(jié)果。 2.熟悉L-Edit繪制版圖工具的使用。繪制全加器的版圖并通過(guò)DRC驗(yàn)證。 3. 版圖設(shè)計(jì)均采用MOSIS/ORBIT 2.0

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論