數(shù)字邏輯與數(shù)字電路電子體庫第五章時序邏輯電路_第1頁
數(shù)字邏輯與數(shù)字電路電子體庫第五章時序邏輯電路_第2頁
數(shù)字邏輯與數(shù)字電路電子體庫第五章時序邏輯電路_第3頁
數(shù)字邏輯與數(shù)字電路電子體庫第五章時序邏輯電路_第4頁
數(shù)字邏輯與數(shù)字電路電子體庫第五章時序邏輯電路_第5頁
已閱讀5頁,還剩3頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、時序邏輯電路一、分析圖所示的時序電路。A 為輸入邏輯變量。( 1)寫出電路的驅(qū)動方程、狀態(tài)方程、輸出方程;( 2)列出電路的狀態(tài)轉(zhuǎn)換表,并畫出完整的狀態(tài)轉(zhuǎn)換圖;( 3)說明電路的功能。AFF1Q11DC1Q1 CLK二、分析如圖所示的時序電路。( 1)寫出電路的驅(qū)動方程、狀態(tài)方程、輸出方程;( 2)列出電路的狀態(tài)轉(zhuǎn)換表,并畫出狀態(tài)轉(zhuǎn)換圖;( 3)檢查電路能否自啟動,說明電路實現(xiàn)的功能。AFF0FF111J1JQ 0Q 1C1C11K1KCLK三、分析如圖所示的時序電路。( 1)寫出電路的驅(qū)動方程、狀態(tài)方程;( 2)列出電路的狀態(tài)轉(zhuǎn)換表,并畫出狀態(tài)轉(zhuǎn)換圖;( 3)說明電路能否自啟動。FF2Q21

2、DYC1Q2Y1 / 7FF0FF1FF2Q 0Q 1Q 21J1J1JC1C1C111K1K1KCLK四、試寫出下圖所示時序電路的驅(qū)動方程、 狀態(tài)方程和輸出方程, 畫出電路的狀態(tài)轉(zhuǎn)換圖并分析電路的邏輯功能。五、分析下圖電路的邏輯功能,要求:1、寫出驅(qū)動方程、狀態(tài)方程、輸出方程;2、寫出狀態(tài)轉(zhuǎn)換圖(或轉(zhuǎn)換表);3、分析此電路功能,并判斷能否自啟動。2 / 7六、分析下圖電路的邏輯功能,要求:1、寫出驅(qū)動方程、狀態(tài)方程、輸出方程;2、寫出狀態(tài)轉(zhuǎn)換圖(或轉(zhuǎn)換表);3、分析此電路功能,并判斷能否自啟動。七、分析如圖所示時序邏輯電路的邏輯功能, 畫出電路的狀態(tài)轉(zhuǎn)換圖, 說明電路是否具有自啟動特性。八、

3、試用一片十進制計數(shù)器 74160 接成八進制計數(shù)器(允許附加必要的門電路) ,并作簡要說明。 74160 的引腳圖如下所示。EP D 0D1D2D3 CET74160LDCLKRDQ 1Q2R DQ0Q 3九、試用一片 4 位同步二進制計數(shù)器 74LS161 接成十一進制計數(shù)器(允許附加必要的門電路,采用清零法) ,并作簡要說明。 74LS161 的引腳圖如下所示。3 / 7EPD 0D1D2D3CET74LS161RDLDCLKR DQ0Q 1Q2Q 3十、將 4 位同步二進制計數(shù)器74LS161 接成九進制計數(shù)器,可以附加必要的門電路。要求分別用如下兩種方法實現(xiàn):(1)用置零法(或稱復(fù)位法

4、)實現(xiàn);(2)用置數(shù)法(或稱置位法)實現(xiàn),并從0010 開始計數(shù)。EPD0D 1D 2D 3 CET74LS161LDCLKRDQ 0Q 1Q 2R DQ3十一、分析如圖所示的計數(shù)器電路,說明這是多少進制的計數(shù)器,畫出電路的狀態(tài)轉(zhuǎn)換圖。十二、分析如圖所示的計數(shù)器電路,畫出電路的狀態(tài)轉(zhuǎn)換圖,說明這是多少進制的計數(shù)器。4 / 7十三、分析如圖所示的計數(shù)器在A=0 和 A=1 時各為多少進制。十四、用 74LS161 設(shè)計一個可控進制的計數(shù)器, 當(dāng)輸入控制變量 M=0 時工作在六進制, M=1 時工作在十二進制。標(biāo)出計數(shù)輸入端和進位輸出端。十五、試用兩片74160 實現(xiàn)一百進制計數(shù)器,可附加必要的門

5、電路。EPD 0D 1D 2D 3CEPD0D 1D 2D 3CET74160LDET74160LDCLKRDRDCLKRDRDQ0Q 1Q2Q 3Q 0Q 1Q 2Q 3十六、試用兩片74160 實現(xiàn)三十一進制計數(shù)器,可附加必要的門電路。5 / 7EPD 0 D 1D 2D 3 CEPD0D 1D 2D 3 CET74160RDLDET74160RDLDCLK Q0 Q 1RDCLK Q 0RDQ2Q 3Q 1Q 2Q 3十七、用同步十進制計數(shù)器芯片 74160 設(shè)計一個三百六十五進制的計數(shù)器。 要求各位間為十進制關(guān)系。允許附加必要的門電路。十八、分析如圖所示電路,說明這是幾進制計數(shù)器,兩片之間是多少進制。十九、 74LS160 為同步十進制加法計數(shù)器?;卮饐栴}1、該電路接成了多少進制;2、分析理由;3、兩片之間是多少進制;4、利用異步清0 端 Rd 設(shè)計一個六進制計數(shù)器。6 / 7二十、試用JK 觸發(fā)器和門電路設(shè)計一個同步七進制計數(shù)器。二十一、試用D 觸發(fā)器和門電路設(shè)計一個十一進制計數(shù)器,并檢查設(shè)計的電路能否自啟動。二十二、請用下降沿觸發(fā)的 D 觸發(fā)器和必要的門電路設(shè)計一個同步時序電路,其

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論