版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、計(jì)算機(jī)組成原理與匯編語言課程設(shè)計(jì)說明書 題目: 直接邏輯運(yùn)算流程 學(xué)院(系): 專業(yè)班級(jí): 學(xué) 號(hào): 學(xué)生姓名: 指導(dǎo)教師: 教師職稱: 起止時(shí)間: (論文)任務(wù)書院(系):電子與信息工程學(xué)院 教研室: 學(xué) 號(hào)學(xué)生姓名專業(yè)班級(jí)設(shè)計(jì)題目直接邏輯運(yùn)算流程設(shè)計(jì)技術(shù)參數(shù)1 TEC-4計(jì)算機(jī)組成原理實(shí)驗(yàn)系統(tǒng)2 雙蹤示波器3 直流萬用表4 邏輯測(cè)試筆課設(shè)要求1. 上機(jī)前預(yù)先把所有的源程序編寫好。2. 上機(jī)時(shí)不得遲到,不得缺席,愛護(hù)設(shè)備,認(rèn)真調(diào)試程序。3. 仔細(xì)查閱相關(guān)資料,認(rèn)真完成思考題。4. 按要求書寫設(shè)計(jì)任務(wù)書,并按要求按版打印,不得雷同。工作量一周工作計(jì)劃周一聽取教師布置設(shè)計(jì)的任務(wù)及要求。周二學(xué)生查
2、閱相關(guān)資料,進(jìn)行數(shù)據(jù)庫設(shè)計(jì)。周三至周五:詳細(xì)設(shè)計(jì)與界面設(shè)計(jì)。周一至周四程序設(shè)計(jì)與上機(jī),調(diào)試源程序。周五書寫課程設(shè)計(jì)任務(wù)書。指導(dǎo)教師評(píng)語成績(jī): 指導(dǎo)教師簽字: 年 月 日說明:此表一式四份,學(xué)生、指導(dǎo)教師、教研室、系部各一份??杉痈巾?。目錄第一章 課程設(shè)計(jì)簡(jiǎn)介1第二章 數(shù)據(jù)通路設(shè)計(jì)32.1運(yùn)算器ALU32.2存儲(chǔ)器32.3控制存儲(chǔ)器52.4數(shù)據(jù)通路總體圖62.5綜合設(shè)計(jì)8第三章 測(cè)試與調(diào)試9第四章 總結(jié)10參考文獻(xiàn):11第一章 課程設(shè)計(jì)簡(jiǎn)介課程設(shè)計(jì)題目:直接邏輯運(yùn)算流程目的:1、 將組成原理中的運(yùn)算器設(shè)計(jì)與儲(chǔ)存器設(shè)計(jì)相結(jié)合,組成一臺(tái)模型計(jì)算機(jī);2、 用手動(dòng)方法控制模型及數(shù)據(jù)通路;3、 通過CPU
3、進(jìn)行加法、減法、乘法、邏輯運(yùn)算、直通等運(yùn)算,牢固建立計(jì)算機(jī)的整機(jī)概念;4、 進(jìn)一步熟悉計(jì)算機(jī)的數(shù)據(jù)通路;掌握數(shù)字邏輯電路中故障的一般規(guī)律,以及排除故障的一般原則和方法;5、 鍛煉分析問題與解決問題的能力,在出現(xiàn)故障的情況下,獨(dú)立分析故障現(xiàn)象,并排除故障。原理: 本次課程設(shè)計(jì)可以使用計(jì)算機(jī)組成原理實(shí)驗(yàn)中的電路,包括運(yùn)算器、存儲(chǔ)器、通用寄存器堆等,將幾個(gè)模板組合成為一臺(tái)簡(jiǎn)單計(jì)算機(jī)。 在本次課程設(shè)計(jì)中,實(shí)驗(yàn)者本身作為“控制器”,完成數(shù)據(jù)通路的控制。CPU從內(nèi)存取出操作數(shù)一條到相應(yīng)運(yùn)算執(zhí)行結(jié)束的一個(gè)機(jī)器指令周期,是由實(shí)驗(yàn)者本身完成的。設(shè)備:1) TEC-4計(jì)算機(jī)組成原理試驗(yàn)系統(tǒng)一臺(tái)2) 雙蹤示波器一臺(tái)
4、3) 只留萬能表一只4) 邏輯測(cè)試筆一支課程設(shè)計(jì)任務(wù):1 將課程設(shè)計(jì)所涉及的電路與控制臺(tái)的有關(guān)信號(hào)進(jìn)行線路連接。2 用8位數(shù)據(jù)開關(guān)向RF中的四個(gè)通用寄存器分別置入以下數(shù)據(jù):RO=OFH,R1=OFOH,R2=55H,R3=0AAH.給R0置入0FH的步驟是:先用8位數(shù)碼開關(guān)sw0sw7將0FH置入ER,并且選擇WR1=0、WR0=0、WRD=1,再將ER的數(shù)據(jù)置入RF。給其他的通用寄存器置入數(shù)據(jù)的步驟與此類似。3 分別將R0至R3中的數(shù)據(jù)同時(shí)讀入到DR2寄存器中和DBUS上,觀察其數(shù)據(jù)是否是存入R0至R3中的數(shù)據(jù),并記錄數(shù)據(jù)。其中DBUS上的數(shù)據(jù)可直接用指示燈顯示,DR2中的數(shù)據(jù)可通過運(yùn)算器A
5、LU,用直通方式將其送往DBUS。4 用8位數(shù)碼開關(guān)SW0-SW7向AR1送入一個(gè)地址0FH,然后將R0中的0FH寫入雙端口RAM。同樣的方法,依次將R1至R3中額數(shù)據(jù)寫入R0,55H、0AAH單元。5 分別將RAM中0AAH單元數(shù)據(jù)寫入R0,55H單元的數(shù)據(jù)寫入R1,0F0H單元寫入R2,0FH單元寫入R3。然后將R3、R2、R1、R0中的數(shù)據(jù)讀出到DBUS上,通過只是燈驗(yàn)證讀出的數(shù)據(jù)是否正確,并記錄數(shù)據(jù)。6 進(jìn)行RF并行輸入輸出試驗(yàn)。選擇RS端口(B端口)對(duì)應(yīng)R0,RD端口(A端口)對(duì)應(yīng)R1,WR端口對(duì)應(yīng)R2,并使WRD=1,觀察并行輸入輸出的結(jié)果。選擇RS端口對(duì)應(yīng)R2,驗(yàn)證剛才的寫入是否
6、生效。記錄數(shù)據(jù)。保持RS端口(B端口)和WR端口同事對(duì)應(yīng)R2,WRD=1,而ER中置入新的數(shù)據(jù),觀察并行輸入輸出結(jié)果,RS端口輸出的是舊的還是新的數(shù)據(jù)?7 在數(shù)據(jù)傳送過程中,發(fā)現(xiàn)了什么故障?如何克服?要求:1) 上機(jī)前預(yù)先把所有的源程序編寫好。2) 上機(jī)時(shí)不得遲到,不得缺席,愛護(hù)設(shè)備,認(rèn)真調(diào)試程序。3) 仔細(xì)查閱相關(guān)資料,認(rèn)真完成思考題。4) 按要求書寫設(shè)計(jì)任務(wù)書,并按要求按版打印,不得雷同。第二章 數(shù)據(jù)通路設(shè)計(jì)2.1運(yùn)算器ALU1運(yùn)算器介紹運(yùn)算器ALU由一片ispLSI1024(U47)組成,在選擇端S2,S1,S0控制下,對(duì)數(shù)據(jù)A和B進(jìn)行加、減、與、直通、乘五種運(yùn)算,功能如下:表1 運(yùn)算器
7、功能表選擇操作S1S2S3000A&B001A&A(直通)010A+B011A-B100A(低4位)×B(低4位) 進(jìn)位C只在加法運(yùn)算和減法運(yùn)算時(shí)產(chǎn)生。加法運(yùn)算中,C表示進(jìn)位;減運(yùn)算中,C代表錯(cuò)位。加、減運(yùn)算產(chǎn)生的進(jìn)位(借位),在T4的上升沿送入C寄存器保存。與、乘、直通操作不影響進(jìn)位C的狀態(tài),即進(jìn)位C保持不變 當(dāng)ALU_BUS=1時(shí),運(yùn)算結(jié)果送往數(shù)據(jù)總線。加、減運(yùn)算產(chǎn)生的進(jìn)位(借位)與控制臺(tái)的指示燈相連 2.DR1和DR2DR1和DR2是運(yùn)算操作數(shù)寄存器,DR1和ALU的B數(shù)據(jù)口相連,DR2和ALU的A數(shù)據(jù)口相連。DR1和DR2各由2片74HC298(U23,U24
8、,U21,U22)組成。U23是DR1的低4位,U24是DR1的高4位;U21是DR2的低4位,U22是DR2的高4位。當(dāng)M10且LDDR11時(shí),在T3的下降沿,DR1接收來自寄存器堆B端口的數(shù)據(jù);當(dāng)M11且LDDR11時(shí),在T3的下降沿,DR1接收來自數(shù)據(jù)總線DBUS的數(shù)據(jù)。當(dāng)M20且LDDR21時(shí),在T3的下降沿,DR2接收來自寄存器堆A端口的數(shù)據(jù);當(dāng)M21且LDDR21時(shí),在T3的下降沿,DR2接收來自數(shù)據(jù)總線DBUS的數(shù)據(jù)。2.2存儲(chǔ)器1.雙端口存儲(chǔ)器RAM雙端口存儲(chǔ)器由一片IDT7132(U36)及少量附加控制電路組成。IDT7132是2048字節(jié)的雙端口靜態(tài)隨機(jī)存儲(chǔ)器,本機(jī)實(shí)際使用
9、256字節(jié)。IDT7132兩個(gè)端口可同時(shí)進(jìn)行讀、寫操作。在本機(jī)中,左端口的數(shù)據(jù)連線數(shù)據(jù)總線DBUS,可進(jìn)行讀、寫操作,右端口數(shù)據(jù)和指令總線INS連接,輸出到指令寄存器IR,作為只讀端口使用。存儲(chǔ)器IDT7132有6個(gè)控制引腳:CEL,LRW,OEL,CER,RRW,OER。CEL,LRW,OEL控制左端口讀、寫操作;CER,RRW,OER控制右端口讀、寫操作。CEL為左端口選擇引腳,低有效,為高時(shí)禁止左端口操作;LRW為高時(shí),左端口進(jìn)行讀操作,LRW為低時(shí),左端口進(jìn)行寫操作;OER為低時(shí),將左端口讀出的數(shù)據(jù)放到數(shù)據(jù)總線DBUS上。CER,RRW,OER控制右端口讀、寫操作的方式與CEL,LRW
10、,OER控制左端口讀、寫操作的方式類似,不過右端口讀出的數(shù)據(jù)放到指令總線上而不是數(shù)據(jù)總線上。本機(jī)設(shè)計(jì)中,OER已固定接地,RRW固定接高電平,CER由CER反相產(chǎn)生。當(dāng)CER1時(shí),右端口讀出數(shù)據(jù),并放到指令總線INS上;當(dāng)CER0時(shí),禁止右端口操作。左端口的OEL由LRW經(jīng)反相產(chǎn)生,不需單獨(dú)控制。當(dāng)CEL0且LRW1時(shí),左端口進(jìn)行讀操作;當(dāng)CER0且LRW0時(shí),在T3的上升沿開始進(jìn)行寫操作,將數(shù)據(jù)總線上的數(shù)據(jù)寫入存儲(chǔ)器。2.地址寄存器AR1和AR2地址寄存器AR1(U37)和AR2(U27,U28)提供雙端口存儲(chǔ)器的地址。AR1是1片GAL22V10,具有加1功能,提供雙端口存儲(chǔ)器左端口的地址
11、。AR1從數(shù)據(jù)總線DBUS接收數(shù)據(jù)。AR1的控制信號(hào)是LDAR1和AR1-INC。當(dāng)AR1-INC1時(shí),在T4的上升沿,AR1的值加1;當(dāng)LDAR11時(shí),在T4的上升沿,將數(shù)據(jù)總線DBUS的數(shù)據(jù)打入地址寄存器AR1。AR2由2片74HC298組成,有兩個(gè)數(shù)據(jù)輸入端,一個(gè)來自程序計(jì)數(shù)器PC,另一個(gè)來自數(shù)據(jù)總線DBUS。AR2的控制信號(hào)是LDAR2和M3。M3選擇數(shù)據(jù)來源,當(dāng)M31時(shí),選中數(shù)據(jù)總線DBUS;當(dāng)M30時(shí),選中程序計(jì)數(shù)器PC。LDAR2控制何時(shí)接收地址,當(dāng)LDAR1時(shí),在T2的下降沿將選中的數(shù)據(jù)源上的數(shù)據(jù)打入AR2。3.指令寄存器IR指令寄存器IR是1片74HC374(U20)。它的數(shù)
12、據(jù)端從雙端口存儲(chǔ)器接收數(shù)據(jù)(指令)。當(dāng)LDIR1時(shí),在T4的上升沿將來自雙端口存儲(chǔ)器的指令打入指令寄存器IR保存。指令的操作碼部分送往控制器譯碼,產(chǎn)生各種所需的控制信號(hào)。大多數(shù)情況下,指令的操作數(shù)部分應(yīng)連到寄存器堆(用戶自己連接),選擇參與運(yùn)算的寄存器。在某些情況下,指令的操作數(shù)部分也參與新的PC的計(jì)算。本實(shí)驗(yàn)系統(tǒng)設(shè)計(jì)了12條基本的機(jī)器指令,均為單字長(zhǎng)(8位)指令。指令功能及格式如表2所示。表2中的X代表隨意值;RS1-RS0指的是寄存器堆的B端口選擇信號(hào)RS1,RS0,RD1,RD0指的是寄存器堆的A端口選擇信號(hào)RD1-RD0,不過由于運(yùn)算結(jié)果需寫回,因此它也同時(shí)指WR1,WR0,用戶需將它
13、們對(duì)應(yīng)連接。另一點(diǎn)需說明的是,為了簡(jiǎn)化運(yùn)算,指令JC D中的D是一個(gè)4位的正數(shù),用D3 D2 D1 D0表示。2.3控制存儲(chǔ)器控制存儲(chǔ)器由5片28C64(U8,U9,U10,U11,U12)組成。28C64是電擦除的可編程ROM,存儲(chǔ)容量為8K字節(jié),本實(shí)驗(yàn)系統(tǒng)僅使用了64字節(jié)。微指令格式采用全水平型,微指令字長(zhǎng)35位。其中順序控制部分10位:后繼微地址µA0µA5,判別標(biāo)志P0,P1,P2,P3;操作控制字段25位,全部采用直接表示法,用于控制數(shù)據(jù)通路的操作。標(biāo)志位P3和控制臺(tái)開關(guān)SWB、SWA結(jié)合在一起確定微程序的分支,完成不同的控制臺(tái)操作。標(biāo)志位P2與指令操作碼(IR的
14、高4位IR4,IR5,IR6,IR7)結(jié)合確定微程序的分支,轉(zhuǎn)向各種指令的不同微程序流程。標(biāo)志位P1標(biāo)志一條指令的結(jié)束,與中斷請(qǐng)求信號(hào)INTQ結(jié)合,實(shí)現(xiàn)對(duì)程序的中斷處理。標(biāo)志位P0與進(jìn)位標(biāo)志C結(jié)合確定微程序的分支,實(shí)現(xiàn)條件轉(zhuǎn)移指令。操作控制字段25位,全部采用直接表示法,控制數(shù)據(jù)通路的操作。在設(shè)計(jì)過程中,根據(jù)微程序流程圖對(duì)控制信號(hào)進(jìn)行了適當(dāng)?shù)木C合與歸并,把某些在微程序流程圖中作用相同或者類似的信號(hào)歸并為一個(gè)信號(hào)。下面列出微程序控制器提供的控制信號(hào)。信號(hào)名帶后綴者為低電平有效,否則為高電平有效。INTS置中斷允許標(biāo)志INTE為1。INTC清除中斷允許標(biāo)志INTE。LDIR(CER)為1時(shí),允許對(duì)
15、IR加載,此信號(hào)也可用于作為雙端口存儲(chǔ)器右端口選擇CER。LDPCLDR4)為1時(shí),允許對(duì)程序計(jì)數(shù)器PC加載,此信號(hào)也可用于作為R4的加載允許信號(hào)LDR4。PC-ADD為1時(shí),進(jìn)行PCD操作。PC-INC為1時(shí),進(jìn)行PC1操作。M4當(dāng)M41時(shí),R4從數(shù)據(jù)總線DBUS接收數(shù)據(jù);當(dāng)M40時(shí),R4從指令寄存器IR接收數(shù)據(jù)。LDIAR為1時(shí),允許對(duì)中斷地址寄存器IAR加載。LDAR1(LDAR2)為1時(shí),允許對(duì)地址寄存器AR1加載,此信號(hào)也可用于作為對(duì)地址寄存器AR2加載。AR1-INC為1時(shí),允許進(jìn)行AR11操作。M3當(dāng)M31時(shí),AR2從數(shù)據(jù)總線DBUS接收數(shù)據(jù);當(dāng)M30時(shí),AR2從PC接收數(shù)據(jù)。L
16、DER為1時(shí),允許對(duì)暫存寄存器ER加載。IAR-BUS低有效,為0時(shí)將中斷地址寄存器IAR送數(shù)據(jù)總線DBUS。SW-BUS低有效,為0時(shí)將控制臺(tái)開關(guān)SW7SW0送數(shù)據(jù)總線DBUS。RS-BUS低有效,為0時(shí)將寄存器堆RF的B端口送數(shù)據(jù)總線DBUS。ALU-BUS為1時(shí),將ALU中的運(yùn)算結(jié)果送數(shù)據(jù)總線DBUS。CEL低有效,為0時(shí)允許雙端口存儲(chǔ)器左端口進(jìn)行讀、寫操作。LRW當(dāng)LRW1且CEL0時(shí),雙端口存儲(chǔ)器左端口進(jìn)行讀操作;當(dāng)LRW0且CEL0時(shí),雙端口存儲(chǔ)器左端口進(jìn)行寫操作。WRD為1時(shí),允許對(duì)寄存器堆RF進(jìn)行寫操作。LDDR1(LDDR2)為1時(shí)允許對(duì)操作數(shù)寄存器DR1加載。此信號(hào)也可用于
17、作為對(duì)操作數(shù)寄存器DR2加載。M1(M2)當(dāng)M11時(shí),操作數(shù)寄存器DR1從數(shù)據(jù)總線DBUS接受數(shù)據(jù);當(dāng)M10時(shí),操作數(shù)寄存器DR1從寄存器堆RF接收數(shù)據(jù)。此信號(hào)也可用于作為操作數(shù)寄存器DR2的數(shù)據(jù)來源選擇信號(hào)。S2,S1,S0選擇運(yùn)算器ALU的運(yùn)算類型。TJ暫停微程序運(yùn)行。NC0,NC1,NC2 ,NC3,NC4備用上述控制信號(hào)連同時(shí)序電路提供的時(shí)序、控制信號(hào)位于控制器的下邊。2.4數(shù)據(jù)通路總體圖1數(shù)據(jù)通路的功能 數(shù)據(jù)通路:數(shù)據(jù)在功能部件之間傳送的路徑稱為數(shù)據(jù)通路。運(yùn)算器與各寄存器之間的傳送路徑就是中央處理器內(nèi)部數(shù)據(jù)通路?!皵?shù)據(jù)通路”描述了信息從什么地方開始,中間經(jīng)過哪個(gè)寄存器或多路開關(guān),最后
18、傳送到哪個(gè)寄存器,都要加以控制。 建立數(shù)據(jù)通路的任務(wù),是由“操作控制部件”來完成。數(shù)據(jù)通路的功能是實(shí)現(xiàn)CPU內(nèi)部的運(yùn)算器和寄存器以及寄存器之間的數(shù)據(jù)交換。2數(shù)據(jù)通路的基本結(jié)構(gòu) 數(shù)據(jù)通路的基本結(jié)構(gòu)主要有兩種方式:(1)CPU內(nèi)部總線方式:將所有的寄存器的輸入端和輸出端都連接到一條或多條公共的通路上,這種結(jié)構(gòu)比較簡(jiǎn)單,但是數(shù)據(jù)傳輸存在較多的沖突現(xiàn)象,性能較低,如果連接各部件的總線只有一條,則稱單總線結(jié)構(gòu);如果CPU中有兩條或更多的總線,則構(gòu)成雙總線結(jié)構(gòu)和多總線結(jié)構(gòu)。在雙總線或多總線結(jié)構(gòu)中,數(shù)據(jù)的傳遞可以同時(shí)進(jìn)行。 (2)專用數(shù)據(jù)通路方式(不采用CPU內(nèi)部總線方式):根據(jù)指令執(zhí)行過程中的數(shù)據(jù)和地址的
19、流動(dòng)放心安排連接線路,避免使用共享的總線,性能比較高,但硬件量大。 圖1數(shù)據(jù)通路總體圖2.5綜合設(shè)計(jì)正確連接運(yùn)算器模塊與試驗(yàn)臺(tái)上的電平開關(guān)K0K15。正確設(shè)置開關(guān)DZ、DB、DP,用數(shù)據(jù)開關(guān)SW0SW7向寄存器置數(shù)。 置ALU_BUS=0,關(guān)閉向數(shù)據(jù)總線DBUS的輸出,置SW_BUS#=0,開啟數(shù)據(jù)開關(guān)向數(shù)據(jù)總線DBUS的輸出。置DBUS/IR開關(guān)于DBUS位置,在數(shù)據(jù)開關(guān)上設(shè)置各種數(shù)據(jù),觀察指示燈是否與開關(guān)一致。置M1=1選擇DBUS作為DR1的數(shù)據(jù)源;置LDDR1=1,按QD按鈕,則將數(shù)據(jù)打入DR1.置M2=1,選擇DBUS作為DR2的數(shù)據(jù)源;置LDDR2=1,按QD按鈕,則將DBUS的數(shù)
20、據(jù)打入DR2.向DR1存入00000111B,向DR2存入00000101B。 置SW_BUS#=1,關(guān)閉數(shù)據(jù)開關(guān)對(duì)數(shù)據(jù)線DBUS的輸出;置ALU_BUS=1,開啟ALU對(duì)DBUS的輸出。選擇S2=0,S1=0,S0=0,是運(yùn)算器進(jìn)行邏輯運(yùn)算,則DBUS指示燈驗(yàn)證計(jì)算的結(jié)果是否正確。第三章 測(cè)試與調(diào)試直接邏輯運(yùn)算流程實(shí)驗(yàn)步驟和結(jié)果接線:將IAR_BUS#接VCC,RS_BUS#接VCC,LRW接GND,禁止中斷地址寄存器IAR、寄存器堆RF、雙端口存儲(chǔ)器向數(shù)據(jù)總線DBUS送數(shù)。(也可以通過將CEL#接VCC禁止雙端口存儲(chǔ)器向數(shù)據(jù)總線DBUS送數(shù)。)將SW_BUS#接口K0,將ALU_BUS接K
21、1,S0接K2,S1接K3,S2接K4,LDDR1接K5,LDDR2接K6,M1接VCC,M2接VCC。置開關(guān)DB=0,DZ=0,DP=1,使試驗(yàn)系統(tǒng)處于單排狀態(tài)。合上實(shí)驗(yàn)臺(tái)電源。按復(fù)位按鈕CLR#,使試驗(yàn)系統(tǒng)處于初始化狀態(tài)。置K0(SW_BUS#)=0,K1(ALU_BUS)=0.置開關(guān)SW7-SW0為00000111B。將開關(guān)IR/DBUS撥到DBUS位置,紅色數(shù)據(jù)指示燈應(yīng)顯示00000111B。它指示的是數(shù)據(jù)總線DBUS的值。置K5(LDDR1)=1,L6(LDDR2)=0.按一次QD按鈕,將00000111B置入DR1.置K5(LDDR1)=0,K6(LDDR2)=1.將數(shù)據(jù)開關(guān)SW7-SW0置為輸入數(shù)00000101B,紅色數(shù)據(jù)指示燈應(yīng)顯示輸入數(shù)00000101B.按一次QD按鈕,將00000101B置入DR2。置K0(SW_BUS#)=1,關(guān)閉數(shù)據(jù)開關(guān)SW0-SW7對(duì)數(shù)據(jù)總線DBUS的輸出;置K1(ALU_BUS)=1,開啟ALUD對(duì)DBUS的輸出。置K4(S2)=0、K3(S1)=0、K2(S0)=0,使運(yùn)算器進(jìn)行邏輯與運(yùn)算。紅色數(shù)據(jù)指示燈應(yīng)顯示運(yùn)算結(jié)果00000101B,這表示運(yùn)算結(jié)果正確。第4章 總結(jié)經(jīng)過了一周的計(jì)算機(jī)組成原理課設(shè),我學(xué)到了很多。對(duì)以前不懂的東西又有了更深入的理解。這次受益匪淺的課程設(shè)計(jì)讓我在理論知識(shí)和動(dòng)手操作中都得到了提
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 我國(guó)商業(yè)銀行信用風(fēng)險(xiǎn)度量與管理體系構(gòu)建研究
- 污水處理設(shè)備操作規(guī)程及維護(hù)保養(yǎng)技術(shù)交底-潛水?dāng)嚢铏C(jī)
- 砌體工程施工方案和技術(shù)措施
- 2026年安保服務(wù)合同(企業(yè)·24小時(shí)·巡邏版)
- 2025央視主持人大賽第二期3分鐘自我展示文稿合集
- 我國(guó)醫(yī)療責(zé)任強(qiáng)制保險(xiǎn)法律制度:構(gòu)建、困境與突破
- 我國(guó)區(qū)域金融發(fā)展差異對(duì)貨幣政策區(qū)域效應(yīng)的影響研究:基于多維度視角的分析
- 某軟件需求分析報(bào)告模板
- 校長(zhǎng)在入隊(duì)儀式上的講話稿
- 初中班級(jí)管理論文
- GB/T 46878-2025二氧化碳捕集、運(yùn)輸和地質(zhì)封存地質(zhì)封存
- 雷波縣糧油貿(mào)易總公司 2026年面向社會(huì)公開招聘?jìng)淇伎荚囋囶}及答案解析
- 2026年1月浙江省高考(首考)歷史試題(含答案)
- 療養(yǎng)院?jiǎn)T工勞動(dòng)保護(hù)制度
- 2026浙江溫州市蒼南縣城市投資集團(tuán)有限公司招聘19人考試參考試題及答案解析
- 2026年廣州中考化學(xué)創(chuàng)新題型特訓(xùn)試卷(附答案可下載)
- 2025司法鑒定人資格考試考點(diǎn)試題及答案
- 保健用品生產(chǎn)管理制度
- 檔案計(jì)件工資管理制度
- 浙江省杭州市拱墅區(qū)2024-2025學(xué)年八年級(jí)上學(xué)期語文期末試卷(含答案)
- DB11∕T 695-2025 建筑工程資料管理規(guī)程
評(píng)論
0/150
提交評(píng)論