u8-采購-暫估業(yè)務詳解1教學文稿_第1頁
u8-采購-暫估業(yè)務詳解1教學文稿_第2頁
u8-采購-暫估業(yè)務詳解1教學文稿_第3頁
u8-采購-暫估業(yè)務詳解1教學文稿_第4頁
u8-采購-暫估業(yè)務詳解1教學文稿_第5頁
已閱讀5頁,還剩14頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

U8_采購管理-暫估業(yè)務詳解1教師導護制度教師導護制度

/教師導護制度教師導護制度海橋中學為確保學校教育工作安全、有序開展,構建和諧、文明、潔凈的校園生活環(huán)境和自強校園文化,形成良好的校園風貌,結合學校教育工作實際,建立教師導護值班制度。一、工作機構1.領導小組:張國斌張朝斌倪錦昌2.工作小組:張元達陳澤幫倪錦昌陳澄俞忠施彬湯亞平龔玲燕何衛(wèi)飛夏靜靜3.管理機構:德育處具體負責日常管理二、工作任務1.工作時間(主要三個時段):早晨:6:40——7:10中午:11:20——12:00傍晚:4:30——5:00(1人)2.巡視校園,及時處理突發(fā)事件(做好筆錄),如遇無法處理問題或重大安全事故,應及時向領導小組成員匯報,做到第一時間處理,第一時間匯報。3.檢查各班包干區(qū)每日一掃整潔情況,發(fā)現問題及時通知班級學生整改。4.巡查校園安全隱患,公物損壞、節(jié)水節(jié)電,晨會、午會班級紀律等情況,發(fā)現問題及時向后勤處、德育處、班主任反映。三、工作要求1.認真履行崗位職責,做好導護記錄。2.嚴禁脫崗,如外出、請假,則可以導護師之間調值,如自己調值困難,則由德育處另行安排。3.若導護師空崗、脫崗,造成學生傷害事故,則追究導護師相應責任。四、附表1.導護師輪值表2.衛(wèi)生包干區(qū)安排表2014年3月

電子技術基礎習題答案解析電子技術基礎習題答案解析

PAGE

專業(yè)知識分享電子技術基礎習題答案解析第1章檢測題(共100分,120分鐘)一、填空題:(每空0.5分,共25分)1、N型半導體是在本征半導體中摻入極微量的五價元素組成的。這種半導體內的多數載流子為自由電子,少數載流子為空穴,不能移動的雜質離子帶正電。P型半導體是在本征半導體中摻入極微量的三價元素組成的。這種半導體內的多數載流子為空穴,少數載流子為自由電子,不能移動的雜質離子帶負電。2、三極管的內部結構是由發(fā)射區(qū)、基區(qū)、集電區(qū)區(qū)及發(fā)射結和集電結組成的。三極管對外引出的電極分別是發(fā)射極、基極和集電極。3、PN結正向偏置時,外電場的方向與內電場的方向相反,有利于多數載流子的擴散運動而不利于少數載流子的漂移;PN結反向偏置時,外電場的方向與內電場的方向一致,有利于少子的漂移運動而不利于多子的擴散,這種情況下的電流稱為反向飽和電流。4、PN結形成的過程中,P型半導體中的多數載流子由P向N區(qū)進行擴散,N型半導體中的多數載流子由N向P區(qū)進行擴散。擴散的結果使它們的交界處建立起一個空間電荷區(qū),其方向由N區(qū)指向P區(qū)。空間電荷區(qū)的建立,對多數載流子的擴散起削弱作用,對少子的漂移起增強作用,當這兩種運動達到動態(tài)平衡時,PN結形成。5、檢測二極管極性時,需用萬用表歐姆擋的R×1K檔位,當檢測時表針偏轉度較大時,與紅表棒相接觸的電極是二極管的陰極;與黑表棒相接觸的電極是二極管的陽極。檢測二極管好壞時,兩表棒位置調換前后萬用表指針偏轉都很大時,說明二極管已經被擊穿;兩表棒位置調換前后萬用表指針偏轉都很小時,說明該二極管已經絕緣老化。6、單極型晶體管又稱為場效應(MOS)管。其導電溝道分有N溝道和P溝道。7、穩(wěn)壓管是一種特殊物質制造的面接觸型硅晶體二極管,正常工作應在特性曲線的反向擊穿區(qū)。8、MOS管在不使用時應避免柵極懸空,務必將各電極短接。二、判斷正誤:(每小題1分,共10分)1、P型半導體中不能移動的雜質離子帶負電,說明P型半導體呈負電性。(錯)2、自由電子載流子填補空穴的“復合”運動產生空穴載流子。(對)3、用萬用表測試晶體管時,選擇歐姆檔R×10K檔位。(錯)4、PN結正向偏置時,其內外電場方向一致。(PN結反向偏置時,其內外電場方向一致)(錯)5、無論在任何情況下,三極管都具有電流放大能力。(錯)6、雙極型晶體管是電流控件,單極型晶體管是電壓控件。(對)7、二極管只要工作在反向擊穿區(qū),一定會被擊穿。(錯)8、當三極管的集電極電流大于它的最大允許電流ICM時,該管必被擊穿。(錯)9、雙極型三極管和單極型三極管的導電機理相同。(錯)10、雙極型三極管的集電極和發(fā)射極類型相同,因此可以互換使用。(錯)三、選擇題:(每小題2分,共20分)1、單極型半導體器件是(C)。A、二極管;B、雙極型三極管;C、場效應管;D、穩(wěn)壓管。2、P型半導體是在本征半導體中加入微量的(A)元素構成的。A、三價;B、四價;C、五價;D、六價。3、穩(wěn)壓二極管的正常工作狀態(tài)是(C)。A、導通狀態(tài);B、截止狀態(tài);C、反向擊穿狀態(tài);D、任意狀態(tài)。4、用萬用表檢測某二極管時,發(fā)現其正、反電阻均約等于1KΩ,說明該二極管(C)。A、已經擊穿;B、完好狀態(tài);C、內部老化不通;D、無法判斷。5、PN結兩端加正向電壓時,其正向電流是(A)而成。A、多子擴散;B、少子擴散;C、少子漂移;D、多子漂移。6、測得NPN型三極管上各電極對地電位分別為VE=2.1V,VB=2.8V,VC=4.4V,說明此三極管處在(A)。A、放大區(qū);B、飽和區(qū);C、截止區(qū);D、反向擊穿區(qū)。7、絕緣柵型場效應管的輸入電流(C)。A、較大;B、較??;C、為零;D、無法判斷。8、正弦電流經過二極管整流后的波形為(C)。A、矩形方波;B、等腰三角波;C、正弦半波;D、仍為正弦波。9、三極管超過(C)所示極限參數時,必定被損壞。A、集電極最大允許電流ICM;B、集—射極間反向擊穿電壓U(BR)CEO;C、集電極最大允許耗散功率PCM;D、管子的電流放大倍數。10、若使三極管具有電流放大能力,必須滿足的外部條件是(C)A、發(fā)射結正偏、集電結正偏;B、發(fā)射結反偏、集電結反偏;C、發(fā)射結正偏、集電結反偏;D、發(fā)射結反偏、集電結正偏。四、簡述題:(每小題4分,共28分)1、N型半導體中的多子是帶負電的自由電子載流子,P型半導體中的多子是帶正電的空穴載流子,因此說N型半導體帶負電,P型半導體帶正電。上述說法對嗎?為什么?答:這種說法是錯誤的。因為,晶體在摻入雜質后,只是共價鍵上多出了電子或少了電子,從而獲得了N型半導體或P型半導體,但整塊晶體中既沒有失電子也沒有得電子,所以仍呈電中性。2、某人用測電位的方法測出晶體管三個管腳的對地電位分別為管腳①12V、管腳②3V、管腳③3.7V,試判斷管子的類型以及各管腳所屬電極。答:管腳③和管腳②電壓相差0.7V,顯然一個硅管,是基極,一個是發(fā)射極,而管腳①比管腳②和③的電位都高,所以一定是一個NPN型硅管。再根據管子在放大時的原則可判斷出管腳②是發(fā)射極,管腳③是基極,管腳①是集電極。圖1-293、圖1-29所示電路中,已知E=5V,V,二極管為理想元件(即認為正向導通時電阻R=0,反向阻斷時電阻R=∞),試畫出u0的波形。u/Vωt0uiu0105答:分析:根據電路可知,當ui>E時,二極管導通u0=ui,當ui<E時,二極管截止時,u0=E。所以u0的波形圖如下圖所示:4、半導體和金屬導體的導電機理有什么不同?單極型和雙極型晶體管的導電情況又有何不同?答:金屬導體中只有自由電子一種載流子參與導電,而半導體中則存在空穴載流子和自由電子兩種載流子,它們同時參與導電,這就是金屬導體和半導體導電機理上的本質不同點。單極型晶體管內部只有多數載流子參與導電,因此和雙極型晶體管中同時有兩種載流子參與導電也是不同的。5、圖1-34所示電路中,硅穩(wěn)壓管DZ1的穩(wěn)定電壓為8V,DZ2的穩(wěn)定電壓為6V,正向壓降均為0.7V,求各電路的輸出電壓U0。答:(a)圖:兩穩(wěn)壓管串聯,總穩(wěn)壓值為14V,所以U0=14V;(b)圖:兩穩(wěn)壓管并聯,輸出電壓按小值計,因此U0=6V;(c)圖:兩穩(wěn)壓管反向串聯,U0=8.7V;(d)圖:兩穩(wěn)壓管反向并聯,可認為DZ1截止不通,則U0=0.7V。6、半導體二極管由一個PN結構成,三極管則由兩個PN結構成,那么,能否將兩個二極管背靠背地連接在一起構成一個三極管?如不能,說說為什么?答:將兩個二極管背靠背地連接在一起是不能構成一個三極管的。因為,兩個背靠背的二極管,其基區(qū)太厚,不符合構成三極管基區(qū)很薄的內部條件,即使是發(fā)射區(qū)向基區(qū)發(fā)射電子,到基區(qū)后也都會被基區(qū)中大量的空穴復合掉,根本不可能有載流子繼續(xù)向集電區(qū)擴散,所以這樣的“三極管”是不會有電流放大作用的。圖1-307、如果把三極管的集電極和發(fā)射極對調使用?三極管會損壞嗎?為什么?答:集電極和發(fā)射極對調使用,三極管不會損壞,但是其電流放大倍數大大降低。因為集電極和發(fā)射極的雜技濃度差異很大,且結面積也不同。五、計算分析題:(共17分)1、圖1-31所示三極管的輸出特性曲線,試指出各區(qū)域名稱并根據所給出的參數進行分析計算。(8分)(1)UCE=3V,IB=60μA,IC=?(2)IC=4mA,UCE=4V,ICB=?(3)UCE=3V,IB由40~60μA時,β=?IC(mA)UCE(V)54321100μA80μA60μA40μA20μAIB=0圖1-31012345678ABC解:A區(qū)是飽和區(qū),B區(qū)是放大區(qū),C區(qū)是截止區(qū)。(1)觀察圖6-25,對應IB=60μA、UCE=3V處,集電極電流IC約為3.5mA;(2)觀察圖6-25,對應IC=4mA、UCE=4V處,IB約小于80μA和大于70μA;(3)對應ΔIB=20μA、UCE=3V處,ΔIC≈1mA,所以β≈1000/20≈50。2、已知NPN型三極管的輸入—輸出特性曲線如圖1-32所示,當(1)UBE=0.7V,UCE=6V,IC=?(2)IB=50μA,UCE=5V,IC=?圖1-32IC(mA)UCE(V)108642100μA80μA60μA40μA20μAIB=0012345678(b)輸出特性曲線(a)輸入特性曲線IB(μA)12080604020UBE(V)00.10.30.50.70.9(3)UCE=6V,UBEIB和IC的變化量,此時的(9分)解:(1)由(a)曲線查得UBE=0.7V時,對應IB=30μA,由(b)曲線查得IC≈3.6mA;(2)由(b)曲線可查得此時IC≈5mA;(3)由輸入特性曲線可知,UBEΔIB≈30μA,由輸出特性曲線可知,ΔIC≈2.4mA,所以β≈2400/30≈80。第2章檢測題(共100分,120分鐘)一、填空題:(每空0.5分,共21分)1、基本放大電路的三種組態(tài)分別是:共發(fā)射極放大電路、共集電極放大電路和共基極放大電路。2、放大電路應遵循的基本原則是:發(fā)射結正偏;集電結反偏。3、將放大器輸出信號的全部或部分通過某種方式回送到輸入端,這部分信號叫做反饋信號。使放大器凈輸入信號減小,放大倍數也減小的反饋,稱為負反饋;使放大器凈輸入信號增加,放大倍數也增加的反饋,稱為正反饋。放大電路中常用的負反饋類型有電壓串聯負反饋、電流串聯負反饋、電壓并聯負反饋和電流并聯負反饋。4、射極輸出器具有電壓增益恒小于1、接近于1,輸入信號和輸出信號同相,并具有輸入電阻高和輸出電阻低的特點。5、共射放大電路的靜態(tài)工作點設置較低,造成截止失真,其輸出波形為上削頂。若采用分壓式偏置電路,通過反饋環(huán)節(jié)調節(jié)合適的基極電位,可達到改善輸出波形的目的。6、對放大電路來說,人們總是希望電路的輸入電阻越大越好,因為這可以減輕信號源的負荷。人們又希望放大電路的輸出電阻越小越好,因為這可以增強放大電路的整個負載能力。7、反饋電阻RE的數值通常為幾十至幾千歐,它不但能夠對直流信號產生負反饋作用,同樣可對交流信號產生負反饋作用,從而造成電壓增益下降過多。為了不使交流信號削弱,一般在RE的兩端并聯一個約為幾十微法的較大射極旁路電容CE。8、放大電路有兩種工作狀態(tài),當ui=0時電路的狀態(tài)稱為靜態(tài),有交流信號ui輸入時,放大電路的工作狀態(tài)稱為動態(tài)。在動態(tài)情況下,晶體管各極電壓、電流均包含直流分量和交流分量。放大器的輸入電阻越大,就越能從前級信號源獲得較大的電信號;輸出電阻越小,放大器帶負載能力就越強。9、電壓放大器中的三極管通常工作在放大狀態(tài)下,功率放大器中的三極管通常工作在極限參數情況下。功放電路不僅要求有足夠大的輸出電壓,而且要求電路中還要有足夠大的輸出電流,以獲取足夠大的功率。10、晶體管由于在長期工作過程中,受外界溫度及電網電壓不穩(wěn)定的影響,即使輸入信號為零時,放大電路輸出端仍有緩慢的信號輸出,這種現象叫做零點漂移??朔泓c漂移的最有效常用電路是差動放大電路。二、判斷下列說法的正確與錯誤:(每小題1分,共19分)1、放大電路中的輸入信號和輸出信號的波形總是反相關系。(錯)2、放大電路中的所有電容器,起的作用均為通交隔直。(對)3、射極輸出器的電壓放大倍數等于1,因此它在放大電路中作用不大。(錯)4、分壓式偏置共發(fā)射極放大電路是一種能夠穩(wěn)定靜態(tài)工作點的放大器。(對)5、設置靜態(tài)工作點的目的是讓交流信號疊加在直流量上全部通過放大器。(對)6、晶體管的電流放大倍數通常等于放大電路的電壓放大倍數。(錯)7、微變等效電路不能進行靜態(tài)分析,也不能用于功放電路分析。(對)8、共集電極放大電路的輸入信號與輸出信號,相位差為180°的反相關系。(錯)9、微變等效電路中不但有交流量,也存在直流量。(錯)10、基本放大電路通常都存在零點漂移現象。(對)11、普通放大電路中存在的失真均為交越失真。(錯)12、差動放大電路能夠有效地抑制零漂,因此具有很高的共模抑制比。(對)13、放大電路通常工作在小信號狀態(tài)下,功放電路通常工作在極限狀態(tài)下。(對)14、輸出端交流短路后仍有反饋信號存在,可斷定為電流負反饋。(對)15、共射放大電路輸出波形出現上削波,說明電路出現了飽和失真。(錯)16、放大電路的集電極電流超過極限值ICM,就會造成管子燒損。(錯)17、共模信號和差模信號都是電路傳輸和放大的有用信號。(錯)18、采用適當的靜態(tài)起始電壓,可達到消除功放電路中交越失真的目的。(對)19、射極輸出器是典型的電壓串聯負反饋放大電路。(對)三、選擇題:(每小題2分,共20分)1、基本放大電路中,經過晶體管的信號有(C)。A、直流成分;B、交流成分;C、交直流成分均有。2、基本放大電路中的主要放大對象是(B)。A、直流信號;B、交流信號;C、交直流信號均有。3、分壓式偏置的共發(fā)射極放大電路中,若VB點電位過高,電路易出現(B)。A、截止失真;B、飽和失真;C、晶體管被燒損。4、共發(fā)射極放大電路的反饋元件是(B)。A、電阻RB;B、電阻RE;C、電阻RC。5、功放首先考慮的問題是(A)。A、管子的工作效率;B、不失真問題;C、管子的極限參數。6、電壓放大電路首先需要考慮的技術指標是(A)。A、放大電路的電壓增益;B、不失真問題;C、管子的工作效率。7、射極輸出器的輸出電阻小,說明該電路的(A)A、帶負載能力強;B、帶負載能力差;C、減輕前級或信號源負荷。8、功放電路易出現的失真現象是(C)。A、飽和失真;B、截止失真;C、交越失真。9、基極電流iB的數值較大時,易引起靜態(tài)工作點Q接近(B)。A、截止區(qū);B、飽和區(qū);C、死區(qū)。10、射極輸出器是典型的(C)。A、電流串聯負反饋;B、電壓并聯負反饋;C、電壓串聯負反饋。四、簡答題:(共23分)1、共發(fā)射極放大器中集電極電阻RC起的作用是什么?(3分)答:RC起的作用是把晶體管的電流放大轉換成放大器的電壓放大。2、放大電路中為何設立靜態(tài)工作點?靜態(tài)工作點的高、低對電路有何影響?(4分)答:設立靜態(tài)工作點的目的是使放大信號能全部通過放大器。Q點過高易使傳輸信號部分進入飽和區(qū);Q點過低易使傳輸信號部分進入截止區(qū),其結果都是信號發(fā)生失真。3、指出圖2-22所示各放大電路能否正常工作,如不能,請校正并加以說明。(8分)圖2-22檢測題2-4-3電路圖RB2RCC1C2T-VCC++(c)RB2RCC1C2T+VCC++(d)RB1RB1RECERB2RCC1C2T+VCC++(a)RB2RB1C1C2

+VCC++(b)答:(a)圖缺少基極分壓電阻RB1,造成VB=UCC太高而使信號進入飽和區(qū)發(fā)生失真,另外還缺少RE、CE負反饋環(huán)節(jié),當溫度發(fā)生變化時,易使放大信號產生失真;(b)圖缺少集電極電阻RC,無法起電壓放大作用,同時少RE、CE負反饋環(huán)節(jié);(c)圖中C1、C2的極性反了,不能正常隔直通交,而且也缺少RE、CE負反饋環(huán)節(jié);(d)圖的管子是PNP型,而電路則是按NPN型管子設置的,所以,只要把管子調換成NPN型管子即可。4、說一說零點漂移現象是如何形成的?哪一種電路能夠有效地抑制零漂?(4分)答:直接耦合的多級放大電路,當輸入信號為零時,輸出信號電壓并不為零的現象稱為零點漂移。晶體管參數受溫度的影響是產生零漂的根本和直接原因。采用差動放大電路可以有效地解決零漂問題。5、為削除交越失真,通常要給功放管加上適當的正向偏置電壓,使基極存在的微小的正向偏流,讓功放管處于微導通狀態(tài),從而消除交越失真。那么,這一正向偏置電壓是否越大越好呢?為什么?(4分)答:這一正向電壓較小,僅使兩個管子都工作在微導通狀態(tài)即可。因為,交越失真實際上是兩個功放管都存在正向死區(qū)電壓造成的,消除交越失真,實際上就是解決死區(qū)電壓的問題。如果這一正向偏置電壓大于死區(qū)電壓較多,勢必造成兩個功放管不能正常工作。五、計算題:(共17分)+25VRCRB1C1C2++uiu0圖2-23檢測題2-5-1電路圖RB2RECE1、如圖2-23所示分壓式偏置放大電路中,已知RC=3.3KΩ,RB1=40KΩ,RB2=10KΩ,RE=1.5KΩ,β=70。求靜態(tài)工作點IBQ、ICQ和UCEQ。(8分,圖中晶體管為硅管)解:靜態(tài)工作點為:2、畫出圖2-23所示電路的微變等效電路,并對電路進行動態(tài)分析。要求解出電路的電壓放大倍數Au,電路的輸入電阻ri及輸出電阻r0。(9分)解:圖2-23的微變等效電路如下圖所示。uiRB1RB2iiibu0βibrbeRC動態(tài)分析:ri=RB1//RB2//rbe=40000//10000//943≈843Ωr0=RC=3.3KΩ第3章檢測題(共100分,120分鐘)一、填空題(每空0.5分,共20分)1、若要集成運放工作在線性區(qū),則必須在電路中引入深度負反饋;若要集成運放工作在非線性區(qū),則必須在電路中引入正反饋或者在開環(huán)工作狀態(tài)下。集成運放工作在線性區(qū)的特點是輸入電流等于零和輸出電阻等于零;工作在非線性區(qū)的特點:一是輸出電壓只具有兩種狀態(tài)和凈輸入電流等于零;在運算放大器電路中,集成運放工作在線性區(qū),電壓比較器工作在非線性區(qū)。2、集成運算放大器具有同相和反相兩個輸入端,相應的輸入方式有同相輸入、反相輸入和雙端輸入三種。3、理想運算放大器工作在線性區(qū)時有兩個重要特點:一是差模輸入電壓相等,稱為虛短;二是輸入電流等于零,稱為虛斷。4、理想集成運放的Au0=∞,ri=∞,ro=0,KCMR=∞。5、反相比例運算電路中反相輸入端為虛地,同相比例運算電路中的兩個輸入端電位等于輸入電壓。同相比例運算電路的輸入電阻大,反相比例運算電路的輸入電阻小。6、同相比例運算電路的輸入電流等于零,反相比例運算電路的輸入電流等于流過反饋電阻中的電流。同相比例運算電路的比例系數大于1,而反相比例運算電路的比例系數小于零。7、同相輸入運算電路可實現Au>1的放大器,反相輸入運算電路可實現Au<0的放大器,微分運算電路可將三角波電壓轉換成方波電壓。8、滯回電壓比較器的基準電壓UR=0時,輸入電壓每經過一次零值,輸出電壓就要產生一次躍變,這時的比較器稱為過零比較器。9、集成運放的非線性應用常見的有單門限比較器、滯回比較器和方波發(fā)生器。10、滯回比較器的電壓傳輸過程中具有回差特性。二、判斷下列說法的正確與錯誤:(每小題1分,共10分)1、電壓比較器的輸出電壓只有兩種數值。(對)2、集成運放使用時不接負反饋,電路中的電壓增益稱為開環(huán)電壓增益。(錯)3、“虛短”就是兩點并不真正短接,但具有相等的電位。(對)4、“虛地”是指該點與“地”點相接后,具有“地”點的電位。(錯)5、集成運放不但能處理交流信號,也能處理直流信號。(對)6、集成運放在開環(huán)狀態(tài)下,輸入與輸出之間存在線性關系。(錯)7、同相輸入和反相輸入的運放電路都存在“虛地”現象。(錯)8、理想運放構成的線性應用電路,電壓增益與運放本身的參數無關。(錯)9、各種比較器的輸出只有兩種狀態(tài)。(對)10、微分運算電路中的電容器接在電路的反相輸入端。(對)三、選擇題:(每小題2分,共20分)1、理想運放的開環(huán)放大倍數Au0為(A),輸入電阻為(A),輸出電阻為(B)。A、∞;B、0;C、不定。2、國產集成運放有三種封閉形式,目前國內應用最多的是(C)。A、扁平式;B、圓殼式;C、雙列直插式。3、由運放組成的電路中,工作在非線性狀態(tài)的電路是(C)。A、反相放大器;B、差分放大器;C、電壓比較器。4、理想運放的兩個重要結論是(B)。A、虛短與虛地;B、虛斷與虛短;C、斷路與短路。5、集成運放一般分為兩個工作區(qū),它們分別是(B)。A、正反饋與負反饋;B、線性與非線性;C、虛斷和虛短。6、(B)輸入比例運算電路的反相輸入端為虛地點。A、同相;B、反相;C、雙端。7、集成運放的線性應用存在(C)現象,非線性應用存在(B)現象。A、虛地;B、虛斷;C、虛斷和虛短。8、各種電壓比較器的輸出狀態(tài)只有(B)。A、一種;B、兩種;C、三種。9、基本積分電路中的電容器接在電路的(C)。A、反相輸入端;B、同相輸入端;C、反相端與輸出端之間。10、分析集成運放的非線性應用電路時,不能使用的概念是(B)。A、虛地;B、虛短;C、虛斷。四、問題:(共20分)1、集成運放一般由哪幾部分組成?各部分的作用如何?(4分)答:集成運放一般由輸入級、輸出級和中間級及偏置電路組成。輸入級一般采用差動放大電路,以使運放具有較高的輸入電阻及很強的抑制零漂的能力,輸入級也是決定運放性能好壞的關鍵環(huán)節(jié);中間級為獲得運放的高開環(huán)電壓放大倍數(103~107),一般采用多級共發(fā)射極直接耦合放大電路;輸出級為了具有較低的輸出電阻和較強的帶負載能力,并能提供足夠大的輸出電壓和輸出電流,常采用互補對稱的射極輸出器組成;為了向上述三個環(huán)節(jié)提供合適而又穩(wěn)定的偏置電流,一般由各種晶體管恒流源電路構成偏置電路滿足此要求。2、何謂“虛地”?何謂“虛短”?在什么輸入方式下才有“虛地”?若把“虛地”真正接“地”,集成運放能否正常工作?(4分)答:電路中某點并未真正接“地”,但電位與“地”點相同,稱為“虛地”;電路中兩點電位相同,并沒有真正用短接線相連,稱為“虛短”,若把“虛地”真正接“地”,如反相比例運放,把反相端也接地時,就不會有ii=if成立,反相比例運算電路也就無法正常工作。3、集成運放的理想化條件主要有哪些?(3分)答:集成運放的理想化條件有四條:①開環(huán)差模電壓放大倍數AU0=∞;②差模輸入電阻rid=∞;③開環(huán)輸出電阻r0=0;④共模抑制比KCMR=∞。4、在輸入電壓從足夠低逐漸增大到足夠高的過程中,單門限電壓比較器和滯回比較器的輸出電壓各變化幾次?(3分)答:在輸入電壓從足夠低逐漸增大至足夠高的過程中,單門限電壓比較器和滯回比較器的輸出電壓均只躍變一次。5、集成運放的反相輸入端為虛地時,同相端所接的電阻起什么作用?(3分)答:同相端所接電阻起平衡作用。1MΩ∞U010V++-圖3-17檢測題5.2電路圖RxV6、應用集成運放芯片連成各種運算電路時,為什么首先要對電路進行調零?(3分)答:調零是為了抑制零漂,使運算更準確。五、計算題:(共30分)1、圖3-17所示電路為應用集成運放組成的測量電阻的原理電路,試寫出被測電阻Rx與電壓表電壓U0的關系。(10分)解:從電路圖來看,此電路為一反相比例運算電路,因此:

2、圖3-18所示電路中,已知R1=2K,Rf=5K,R2=2K,R3=18K,Ui圖3-18=1V,求輸出電壓Uo。(10分)解:此電路為同相輸入電路。3、圖3-19所示電路中,已知電阻Rf=5R1,輸入電壓Ui=5mV,求輸出電壓U0。(10分)圖3-19解:U01=Ui=5mV=Ui2,第二級運放是反向比例運算電路,所以:第4章檢測題(共80分,100分鐘)一、填空題(每空0.5分,共25分)1、在時間上和數值上均作連續(xù)變化的電信號稱為模擬信號;在時間上和數值上離散的信號叫做數字信號。2、在正邏輯的約定下,“1”表示高電平,“0”表示低電平。3、數字電路中,輸入信號和輸出信號之間的關系是邏輯關系,所以數字電路也稱為邏輯電路。在邏輯關系中,最基本的關系是與邏輯、或邏輯和非邏輯。4、用來表示各種計數制數碼個數的數稱為基數,同一數碼在不同數位所代表的位權不同。十進制計數各位的基是10,位權是10的冪。5、8421BCD碼和2421碼是有權碼;余3碼和格雷碼是無權碼。6、進位制是表示數值大小的各種方法的統(tǒng)稱。一般都是按照進位方式來實現計數的,簡稱為數制。任意進制數轉換為十進制數時,均采用按位權展開求和的方法。7、十進制整數轉換成二進制時采用除2取余法;十進制小數轉換成二進制時采用乘2取整法。8、十進制數轉換為八進制和十六進制時,應先轉換成二進制,然后再根據轉換的二進制數,按照三位一組轉換成八進制;按四位一組轉換成十六進制。9、8421BCD碼是最常用也是最簡單的一種BCD代碼,各位的權依次為8、4、2、1。8421BCD碼的顯著特點是它與二進制數碼的4位等值0~9完全相同。10、原碼、反碼和補碼是把符號位和數值位一起編碼的表示方法,是計算機中數的表示方法。在計算機中,數據常以補碼的形式進行存儲。11、邏輯代數的基本定律有分配律、結合律、交換律、反演律和非非律。12、最簡與或表達式是指在表達式中或項最少,且與項也最少。13、卡諾圖是將代表最小項的小方格按相鄰原則排列而構成的方塊圖??ㄖZ圖的畫圖規(guī)則:任意兩個幾何位置相鄰的最小項之間,只允許一位變量的取值不同。14、在化簡的過程中,約束項可以根據需要看作“1”或“0”。二、判斷正誤題(每小題1分,共8分)1、輸入全為低電平“0”,輸出也為“0”時,必為“與”邏輯關系。(錯)2、或邏輯關系是“有0出0,見1出1”。(錯)3、8421BCD碼、2421BCD碼和余3碼都屬于有權碼。(錯)4、二進制計數中各位的基是2,不同數位的權是2的冪。(對)5、格雷碼相鄰兩個代碼之間至少有一位不同。(錯)6、是邏輯代數的非非定律。(錯)7、卡諾圖中為1的方格均表示一個邏輯函數的最小項。(對)8、原碼轉換成補碼的規(guī)則就是各位取反、末位再加1。(對)三、選擇題(每小題2分,共12分)1、邏輯函數中的邏輯“與”和它對應的邏輯代數運算關系為(B)。A、邏輯加B、邏輯乘C、邏輯非2.、十進制數100對應的二進制數為(C)。A、1011110B、1100010C、1100100D、110001003、和邏輯式表示不同邏輯關系的邏輯式是(B)。A、B、C、D、4、數字電路中機器識別和常用的數制是(A)。A、二進制B、八進制C、十進制D、十六進制5、[+56]的補碼是(D)。A、00111000BB、11000111BC、01000111BD、01001000B6、所謂機器碼是指(B)。A、計算機內采用的十六進制碼B、符號位數碼化了的二進制數碼C、帶有正負號的二進制數碼D、八進制數四、簡述題(每小題3分,共12分)1、數字信號和模擬信號的最大區(qū)別是什么?數字電路和模擬電路中,哪一種抗干擾能力較強?答:數字信號是離散的,模擬信號是連續(xù)的,這是它們的最大區(qū)別。它們之中,數字電路的抗干擾能力較強。2、何謂數制?何謂碼制?在我們所介紹范圍內,哪些屬于有權碼?哪些屬于無權碼?答:數制是指計數的進制,如二進制碼、十進制碼和十六進制碼等等;碼制是指不同的編碼方式,如各種BCD碼、循環(huán)碼等。在本書介紹的范圍內,8421BCD碼和2421BCD碼屬于有權碼;余3碼和格雷碼屬于無權碼。3、試述補碼轉換為原碼應遵循的原則及轉換步驟。答:一般按照求負數補碼的逆過程,數值部分應是最低位減1,然后取反。但是對二進制數來說,先減1后取反和先取反后加1得到的結果是一樣的,因此也可以采用取反加1的方法求其補碼的原碼。4、試述卡諾圖化簡邏輯函數的原則和步驟。答:用卡諾圖化簡時,合并的小方格應組成正方形或長方形,同時滿足相鄰原則。利用卡諾圖化簡邏輯函數式的步驟如下:①根據變量的數目,畫出相應方格數的卡諾圖;②根據邏輯函數式,把所有為“1”的項畫入卡諾圖中;③用卡諾圈把相鄰最小項進行合并,合并時就遵照卡諾圈最大化原則;④根據所圈的卡諾圈,消除圈內全部互非的變量,每一個圈作為一個“與”項,將各“與”項相或,即為化簡后的最簡與或表達式。五、計算題(共43分)1、用代數法化簡下列邏輯函數(12分)①=②=③=④=2、用卡諾圖化簡下列邏輯函數(12分)①=②=③=④=3、完成下列數制之間的轉換(8分)①(365)10=(101101101)2=(555)8=(16D)16②(11101.1)2=(29.5)10=(35.4)8=(1D.8)16③(57.625)10=(71.5)8=(39.A)164、完成下列數制與碼制之間的轉換(5分)①(47)10=(01111010)余3碼=(01000111)8421碼②(3D)16=(00101101)格雷碼5、寫出下列真值的原碼、反碼和補碼(6分)①[+36]=[00100100B]原=[01011011B]反=[01011100B]補②[-49]=[10110001B]原=[11001110B]反=[11001111B]補第5章檢測題(共100分,120分鐘)一、填空題(每空0.5分,共25分)1、具有基本邏輯關系的電路稱為門電路,其中最基本的有與門、或門和非門。2、具有“相異出1,相同出0”功能的邏輯門是異或門,它的反是同或門。3、數字集成門電路按開關元件的不同可分為TTL和CMOS兩大類。其中TTL集成電路是雙極型,CMOS集成電路是單極型。集成電路芯片中74LS系列芯片屬于雙極型集成電路,CC40系列芯片屬于單極型集成電路。4、功能為“有0出1、全1出0”的門電路是或非門;具有“有1出1,全0出0”功能的門電路是或門;實際中集成的與非門應用的最為普遍。5、普通的TTL與非門具有圖騰結構,輸出只有高電平“1”和低電平“0”兩種狀態(tài);經過改造后的三態(tài)門除了具有“1”態(tài)和“0”態(tài),還有第三種狀態(tài)高阻態(tài)。6、使用三態(tài)門可以實現總線結構;使用OC門可實現“線與”邏輯。7、一般TTL集成電路和CMOS集成電路相比,TTL集成門的帶負載能力強,CMOS集成門的抗干擾能力強;CMOS集成門電路的輸入端通常不可以懸空。8、一個PMOS管和一個NMOS管并聯時可構成一個傳輸門,其中兩管源極相接作為輸入端,兩管漏極相連作為輸出端,兩管的柵極作為控制端。9、具有圖騰結構的TTL集成電路,同一芯片上的輸出端,不允許并聯使用;同一芯片上的CMOS集成電路,輸出端可以并聯使用,但不同芯片上的CMOS集成電路上的輸出端是不允許并聯使用的。10、TTL門輸入端口為“與”邏輯關系時,多余的輸入端可懸空處理;TTL門輸入端口為“或”邏輯關系時,多余的輸入端應接低電平;CMOS門輸入端口為“與”邏輯關系時,多余的輸入端應接高電平,具有“或”邏輯端口的CMOS門多余的輸入端應接低電平;即CMOS門的輸入端不允許懸空。11、能將某種特定信息轉換成機器識別的二進制數碼的組合邏輯電路,稱之為編碼器;能將機器識別的二進制數碼轉換成人們熟悉的十進制或某種特定信息的邏輯電路,稱為譯碼器;74LS85是常用的集成邏輯電路數值比較器。12、在多路數據選送過程中,能夠根據需要將其中任意一路挑選出來的電路,稱之為數據選擇器,也叫做多路開關。二、判斷正誤題(每小題1分,共10分)1、組合邏輯電路的輸出只取決于輸入信號的現態(tài)。(對)2、3線—8線譯碼器電路是三—八進制譯碼器。(錯)3、已知邏輯功能,求解邏輯表達式的過程稱為邏輯電路的設計。(錯)4、編碼電路的輸入量一定是人們熟悉的十進制數。(錯)5、74LS138集成芯片可以實現任意變量的邏輯函數。(錯)6、組合邏輯電路中的每一個門實際上都是一個存儲單元。(錯)7、74系列集成芯片是雙極型的,CC40系列集成芯片是單極型的。(對)8、無關最小項對最終的邏輯結果無影響,因此可任意視為0或1。(對)9、三態(tài)門可以實現“線與”功能。(錯)10、共陰極結構的顯示器需要低電平驅動才能顯示。(錯)三、選擇題(每小題2分,共20分)1、具有“有1出0、全0出1”功能的邏輯門是(B)。A、與非門B、或非門C、異或門D、同或門2、下列各型號中屬于優(yōu)先編譯碼器是(C)。A、74LS85B、74LS138C、74LS148D、74LS483、七段數碼顯示管TS547是(B)。A、共陽極LED管B、共陰極LED管C、極陽極LCD管D、共陰極LCD管4、八輸入端的編碼器按二進制數編碼時,輸出端的個數是(B)。A、2個B、3個C、4個D、8個5、四輸入的譯碼器,其輸出端最多為(D)。A、4個B、8個C、10個D、16個6、當74LS148的輸入端按順序輸入11011101時,輸出為(B)。A、101B、010C、001D、1107、一個兩輸入端的門電路,當輸入為1和0時,輸出不是1的門是(D)。A、與非門B、或門C、或非門D、異或門8、多余輸入端可以懸空使用的門是(B)。A、與門B、TTL與非門C、CMOS與非門D、或非門9、譯碼器的輸出量是(A)。A、二進制B、八進制C、十進制D、十六進制10、編碼器的輸入量是(C)。A、二進制B、八進制C、十進制D、十六進制四、簡述題(每小題3分,共15分)1、何謂邏輯門?何謂組合邏輯電路?組合邏輯電路的特點?答:數字電路中的門電路,其輸入和輸出之間的關系屬于邏輯關系,因此常稱為邏輯門。若邏輯電路的輸出僅取決于輸入的現態(tài),則稱為組合邏輯電路,其中輸出僅取決于輸入的現態(tài)就是組合邏輯電路的顯著特點。2、分析組合邏輯電路的目的是什么?簡述分析步驟。答:分析組合邏輯電路的目的是找出已知組合邏輯電路的功能,分析的步驟為四步:①根據已知邏輯電路圖用逐級遞推法寫出對應的邏輯函數表達式;②用公式法或卡諾圖法對的寫出的邏輯函數式進行化簡,得到最簡邏輯表達式;③根據最簡邏輯表達式,列出相應的邏輯電路真值表;④根據真值表找出電路可實現的邏輯功能并加以說明,以理解電路的作用。3、何謂編碼?二進制編碼和二—十進制編碼有何不同?答:編碼就是把人們熟悉的特定信息編成機器識別的二進制代碼的過程。二—十進制編碼是每四位二進制數對應一個十進制數,其中具有無效碼;而二進制編碼中不存在無效碼。4、何謂譯碼?譯碼器的輸入量和輸出量在進制上有何不同?答:譯碼是編碼的逆過程,就是把機器識別的二進制代碼還原成人們識別的特定信息或十進制。譯碼器的輸入量是二進制代碼;輸出量則為十進制。5、TTL門電路中,哪個有效地解決了“線與”問題?哪個可以實現“總線”結構?答:TTL門電路中,OC門有效地解決了“線與”問題,三態(tài)門可以實現“總線”結構。五、分析題(共20分)1、根據表5-11所示內容,分析其功能,并畫出其最簡邏輯電路圖。(8分)表5-11組合邏輯電路真值表輸入

輸出

ABC

F

000

1

001

0

010

0

011

0

100

0

101

0

110

0

111

1

解:uAtuBt圖5-332、圖5-33所示是uA、uB兩輸入端門的輸入波形,試畫出對應下列門的輸出波形。(4分)與門異或門或非門與非門①與門②與非門③或非門④異或門解:對應輸入波形,可畫出各門的輸出波形如右圖紅筆所示。2、寫出圖5-34所示邏輯電路的邏輯函數表達式。(8分)&≥1=1AFBCD(a)≥1≥1&AFBC1(b)圖5-345.5.2邏輯電路圖&≥1=1AFBCD(a)≥1≥1&AFBC1(b)圖9-439.5.2邏輯電路圖解:(a)圖邏輯函數表達式:(b)圖邏輯函數表達式:六、設計題(共10分)1、畫出實現邏輯函數的邏輯電路。(5分)設計:本題邏輯函數式可化為最簡式為,邏輯電路為:&F≥1ABC2、設計一個三變量的判偶邏輯電路。(5分)設計:本題邏輯函數式的最簡式為,邏輯電路為:ABC111&&&F≥1*應用能力訓練附加題:用與非門設計一個組合邏輯電路,完成如下功能:只有當三個裁判(包括裁判長)或裁判長和一個裁判認為杠鈴已舉起并符合標準時,按下按鍵,使燈亮(或鈴響),表示此次舉重成功,否則,表示舉重失敗。解:附加題顯然是一個三變量的多數表決電路。其中三個裁判為輸入變量,按鍵為輸出變量。普通裁判同意為1分,裁判長A同意為2分,滿3分時F為1,同意舉重成功;不足3分F為0,表示舉重失敗。真值表為:ABC

F

000

0

001

0

010

0

011

0

100

0

101

1

110

1

111

1

相應邏輯表達式為:FABC&&&第6章檢測題(共100分,120分鐘)一、填空題:(每空0.5分,共20分)1、兩個與非門構成的基本RS觸發(fā)器的功能有清零、置1和保持。電路中不允許兩個輸入端同時為為低電平,否則將出現邏輯混亂。2、通常把一個CP脈沖引起觸發(fā)器多次翻轉的現象稱為空翻,有這種現象的觸發(fā)器是鐘控RS觸發(fā)器,此類觸發(fā)器的工作屬于電平觸發(fā)方式。3、為有效地抑制“空翻”,人們研制出了邊沿觸發(fā)方式的主從型JK觸發(fā)器和維持阻塞D觸發(fā)器。4、JK觸發(fā)器具有置0、置1、保持和翻轉四種功能。欲使JK觸發(fā)器實現的功能,則輸入端J應接1,K應接1。5、D觸發(fā)器的輸入端子有1個,具有置0和置1的功能。6、觸發(fā)器的邏輯功能通常可用功能真值表、邏輯函數式、狀態(tài)轉換圖和時序波形圖等多種方法進行描述。7、組合邏輯電路的基本單元是門電路,時序邏輯電路的基本單元是觸發(fā)器。8、JK觸發(fā)器的次態(tài)方程為;D觸發(fā)器的次態(tài)方程為。9、觸發(fā)器有兩個互非的輸出端Q和,通常規(guī)定Q=1,=0時為觸發(fā)器的“1”狀態(tài);Q=0,=1時為觸發(fā)器的“0”狀態(tài)。10、兩個與非門組成的基本RS觸發(fā)器,在正常工作時,不允許0,其特征方程為,約束條件為。11、鐘控的RS觸發(fā)器,在正常工作時,不允許輸入端R=S=1,其特征方程為,約束條件為SR=0。12、把JK觸發(fā)器的兩個輸入端連在一起就構成了T觸發(fā)器,T觸發(fā)器具有的邏輯功能是保持和翻轉。13、讓T觸發(fā)器恒輸入“1”就構成了T'觸發(fā)器,這種觸發(fā)器僅具有翻轉功能。二、正誤識別題(每小題1分,共10分)1、僅具有保持和翻轉功能的觸發(fā)器是RS觸發(fā)器。(錯)2、基本的RS觸發(fā)器具有“空翻”現象。(錯)3、鐘控的RS觸發(fā)器的約束條件是:R+S=0。(錯)4、JK觸發(fā)器的特征方程是:。(錯)5、D觸發(fā)器的輸出總是跟隨其輸入的變化而變化。(對)6、CP=0時,由于JK觸發(fā)器的導引門被封鎖而觸發(fā)器狀態(tài)不變。(錯)7、主從型JK觸發(fā)器的從觸發(fā)器開啟時刻在CP下降沿到來時。(對)8、觸發(fā)器和邏輯門一樣,輸出取決于輸入現態(tài)。(錯)9、維持阻塞D觸發(fā)器狀態(tài)變化在CP下降沿到來時。(錯)10、凡采用電位觸發(fā)方式的觸發(fā)器,都存在“空翻”現象。(錯)三、選擇題(每小題2分,共20分)1、僅具有置“0”和置“1”功能的觸發(fā)器是(C)。A、基本RS觸發(fā)器B、鐘控RS觸發(fā)器C、D觸發(fā)器D、JK觸發(fā)器2、由與非門組成的基本RS觸發(fā)器不允許輸入的變量組合為(A)。A、00B、01C、10D、113、鐘控RS觸發(fā)器的特征方程是(D)。A、B、C、D、4、僅具有保持和翻轉功能的觸發(fā)器是(B)。A、JK觸發(fā)器B、T觸發(fā)器C、D觸發(fā)器D、Tˊ觸發(fā)器5、觸發(fā)器由門電路構成,但它不同門電路功能,主要特點是(C)A、具有翻轉功能B、具有保持功能C、具有記憶功能6、TTL集成觸發(fā)器直接置0端和直接置1端在觸發(fā)器正常工作時應(C)A、=1,=0B、=0,=1C、保持高電平“1”D、保持低電平“0”7、按觸發(fā)器觸發(fā)方式的不同,雙穩(wěn)態(tài)觸發(fā)器可分為(C)A、高電平觸發(fā)和低電平觸發(fā)B、上升沿觸發(fā)和下降沿觸發(fā)C、電平觸發(fā)或邊沿觸發(fā)D、輸入觸發(fā)或時鐘觸發(fā)8、按邏輯功能的不同,雙穩(wěn)態(tài)觸發(fā)器可分為(A)。A、RS、JK、D、T等B、主從型和維持阻塞型C、TTL型和MOS型D、上述均包括9、為避免“空翻”現象,應采用(B)方式的觸發(fā)器。A、主從觸發(fā)B、邊沿觸發(fā)C、電平觸發(fā)10、為防止“空翻”,應采用(C)結構的觸發(fā)器。A、TTLB、MOSC、主從或維持阻塞四、簡述題(每小題3分,共15分)1、時序邏輯電路的基本單元是什么?組合邏輯電路的基本單元又是什么?答:時序邏輯電路的基本單元是觸發(fā)器,組合邏輯電路的基本單元是門電路。2、何謂“空翻”現象?抑制“空翻”可采取什么措施?答:所謂“空翻”,是指觸發(fā)器在一個CP脈沖為1期間輸出狀態(tài)發(fā)生多次變化的現象。抑制“空翻”的最有效方法就是選用邊沿觸發(fā)方式的觸發(fā)器。3、觸發(fā)器有哪幾種常見的電路結構形式?它們各有什么樣的動作特點?答:觸發(fā)器常見的電路結構形式有兩個與非門或兩個或非門構成的基本RS觸發(fā)器、由基本RS觸發(fā)器和導引門構成的鐘控RS觸發(fā)器、主從型JK觸發(fā)器以及維護阻塞D觸發(fā)器等。基本RS觸發(fā)器的輸出隨著輸入的變化而變化,電平觸發(fā);鐘控RS觸發(fā)器是在CP=1期間輸出隨輸入的變化而變化;主從型JK觸發(fā)器在時鐘脈沖下降沿到來時觸發(fā);維持阻塞D觸發(fā)器是在時鐘脈沖上升沿到來時刻觸發(fā)。4、試分別寫出鐘控RS觸發(fā)器、JK觸發(fā)器和D觸發(fā)器的特征方程。答:鐘控RS觸發(fā)器的特征方程:,SR=0(約束條件);JK觸發(fā)器的特征方程:;D觸發(fā)器的特征方程:Qn+1=Dn。5、你能否推出由兩個或非門組成的基本RS觸發(fā)器的功能?寫出其真值表?;蚍情T構成的基本RS觸發(fā)器≥1門1RS≥1門2答:由兩個或非門組成的基本RS觸發(fā)器如圖所示,其功能與鐘控RS觸發(fā)器相同,所不同點是或非門構成的基本RS觸發(fā)器是電平觸發(fā)方式,沒有時鐘脈沖控制。功能真值表也與鐘控RS觸發(fā)器完全相同。五、分析題(共35分)1、已知TTL主從型JK觸發(fā)器的輸入控制端J和K及CP脈沖波形如圖6-18所示,試根據它們的波形畫出相應輸出端Q的波形。(8分)CPJK圖6-18檢測題6.5.1波形圖Q1DC1QACP(a)1DC1QCP(b)1DC1QCP(c)1JC11KQ1CP(d)圖6-19檢測題6.5.2邏輯圖1JC11KQCP(e)1JC11KQCP(f)2、寫出圖6-19所示各邏輯電路的次態(tài)方程。(每圖3分,共18分)解:(a)圖:(b)圖:(c)圖:(d)圖:(e)圖:(f)圖:圖6-20檢測題6.5.3邏輯圖1DC1QCPQ01DC1QQ13、圖6-20所示為維持阻塞D觸發(fā)器構成的電路,試畫出在CP脈沖下Q0和Q1的波形。(9分)解:Q0n+1=,Q1n+1=,設觸發(fā)器初態(tài)為00,各位觸發(fā)器在CP上升沿觸發(fā)。顯然在每一個CP脈沖上升沿到來時,觸發(fā)器Q0狀態(tài)就翻轉一次,而觸發(fā)器Q1的狀態(tài)翻轉發(fā)生在Q0由0到1時刻。圖略。第7章檢測題(共100分,120分鐘)一、填空題:(每空0.5分,共33分)1、時序邏輯電路按各位觸發(fā)器接受時鐘脈沖控制信號的不同,可分為同步時序邏輯電路和異步時序邏輯電路兩大類。在異步時序邏輯電路中,各位觸發(fā)器無統(tǒng)一的時鐘脈沖控制信號,輸出狀態(tài)的變化通常不是同一時刻發(fā)生的。2、根據已知的邏輯電路,找出電路的輸入和其現態(tài)及輸出之間的關系,最后總結出電路邏輯功能的一系列步驟,稱為時序邏輯電路的分析。3、當時序邏輯電路的觸發(fā)器位數為n,電路狀態(tài)按二進制數的自然態(tài)序循環(huán),經歷的獨立狀態(tài)為2n個,這時,我們稱此類電路為二進制計數器。二進制計數器除了按同步、異步分類外,按計數的加減規(guī)律還可分為加計數器、減計數器和可逆計數器。4、在十進制計數器中,要表示一位十進制數時,至少要用四位觸發(fā)器才能實現。十進制計數電路中最常采用的是8421BCD代碼來表示一位十進制數。5、時序邏輯電路中僅有存儲記憶電路而沒有邏輯門電路時,構成的電路類型通常稱為莫爾型時序邏輯電路;如果電路中不但除了有存儲記憶電路的輸入端子,還有邏輯門電路的輸入時,構成的電路類型稱為米萊型時序邏輯電路。6、分析時序邏輯電路時,首先要根據已知邏輯的電路圖分別寫出相應的驅動方程、輸出方程和次態(tài)方程,若所分析電路屬于異步時序邏輯電路,則還要寫出各位觸發(fā)器的時鐘脈沖方程。7、時序邏輯電路中某計數器中的無效碼,若在開機時出現,不用人工或其它設備的干預,計數器能夠很快自行進入有效循環(huán)體,使無效碼不再出現的能力稱為自啟動能力。8、在分頻、控制、測量等電路中,計數器應用得非常廣泛。構成一個六進制計數器最少要采用三位觸發(fā)器,這時構成的電路有6個有效狀態(tài),2個無效狀態(tài)。9、寄存器可分為數碼寄存器和移位寄存器,集成74LS194屬于雙向移位寄存器。用四位移位寄存器構成環(huán)行計數器時,有效狀態(tài)共有4個;若構成扭環(huán)計數器時,其有效狀態(tài)是8個。10、寄存器是可用來存放數碼、運算結果或指令的電路,通常由具有存儲功能的多位觸發(fā)器組合起來構成。一位觸發(fā)器可以存儲1個二進制代碼,存放n個二進制代碼的寄存器,需用n位觸發(fā)器來構成。11、74LS194是典型的四位TTL型集成雙向移位寄存器芯片,具有左移和右移、并行輸入、保持數據和清除數據等功能。12、555定時器可以構成施密特觸發(fā)器,施密特觸發(fā)器具有回差特性,主要用于脈沖波形的整形和變換;555定時器還可以用作多諧振蕩器和單穩(wěn)態(tài)觸發(fā)器。單穩(wěn)態(tài)觸發(fā)器只有一個暫穩(wěn)態(tài)、一個穩(wěn)態(tài),當外加觸發(fā)信號作用時,單穩(wěn)態(tài)觸發(fā)器能夠從穩(wěn)態(tài)翻轉到暫穩(wěn)態(tài),經過一段時間又能自動返回到穩(wěn)態(tài),13、用集成計數器CC40192構成任意進制的計數器時,通??刹捎梅答侇A置法和反饋清零法。二、判斷題(每小題1分,共10分)1、集成計數器通常都具有自啟動能力。(對)2、使用3個觸發(fā)器構成的計數器最多有8個有效狀態(tài)。(對)3、同步時序邏輯電路中各觸發(fā)器的時鐘脈沖CP不一定相同。(錯)4、利用一個74LS90可以構成一個十二進制的計數器。(錯)5、用移位寄存器可以構成8421BCD碼計數器。(錯)6、555電路的輸出只能出現兩個狀態(tài)穩(wěn)定的邏輯電平之一。(對)7、施密特觸發(fā)器的作用就是利用其回差特性穩(wěn)定電路。(錯)8、莫爾型時序邏輯電路,分析時通常不寫輸出方程。(對)9、十進制計數器是用十進制數碼“0~9”進行計數的。(錯)10、利用集成計數器芯片的預置數功能可獲得任意進制的計數器。(對)三、選擇題(每小題2分,共20分)1、描述時序邏輯電路功能的兩個必不可少的重要方程式是(B)。A、次態(tài)方程和輸出方程B、次態(tài)方程和驅動方程C、驅動方程和時鐘方程D、驅動方程和輸出方程2、用8421BCD碼作為代碼的十進制計數器,至少需要的觸發(fā)器觸發(fā)器個數是(C)。A、2B、3C、4D、53、按各觸發(fā)器的狀態(tài)轉換與時鐘輸入CP的關系分類,計數器可分(A)計數器。A、同步和異步B、加計數和減計數C、二進制和十進制4、能用于脈沖整形的電路是(C)。A、雙穩(wěn)態(tài)觸發(fā)器B、單穩(wěn)態(tài)觸發(fā)器C、施密特觸發(fā)器5、四位移位寄存器構成的扭環(huán)形計數器是(B)計數器。A、模4B、模8C、模166、下列敘述正確的是(D)A、譯碼器屬于時序邏輯電路B、寄存器屬于組合邏輯電路C、555定時器屬于時序邏輯電路D、計數器屬于時序邏輯電路7、利用中規(guī)模集成計數器構成任意進制計數器的方法是(B)A、復位法B、預置數法C、級聯復位法8、不產生多余狀態(tài)的計數器是(A)。A、同步預置數計數器B、異步預置數計數器C、復位法構成的計數器9、數碼可以并行輸入、并行輸出的寄存器有(C)A、移位寄存器B、數碼寄存器C、二者皆有10、改變555定時電路的電壓控制端CO的電壓值,可改變(C)A、555定時電路的高、低輸出電平B、開關放電管的開關電平C、比較器的閾值電壓D、置“0”端的電平值四、簡述題(,每小題3分,共12分)1、說明同步時序邏輯電路和異步時序邏輯電路有何不同?答:同步時序邏輯電路的各位觸發(fā)器是由同一個時鐘脈沖控制的;異步時序邏輯電路的各位觸發(fā)器的時鐘脈沖控制端各不相同,狀態(tài)發(fā)生變化的時間通常也不相同。2、鐘控的RS觸發(fā)器能用作移位寄存器嗎?為什么?答:移位寄存器除寄存數據外,還能將數據在寄存器內移位,因此鐘控的RS觸發(fā)器不能用做這類寄存器,因為它具有“空翻”問題,若用于移位寄存器中,很可能造成一個CP脈沖下多次移位現象。用作移位寄存器的觸發(fā)器只能是克服了“空翻”現象的邊沿觸發(fā)器。3、何謂計數器的自啟動能力?答:所謂自啟動能力:指時序邏輯電路中某計數器中的無效狀態(tài)碼,若在開機時出現,不用人工或其它設備的干預,計數器能夠很快自行進入有效循環(huán)體,使無效狀態(tài)碼不再出現的能力。4、施密特觸發(fā)器具有什么顯著特征?主要應用有哪些?答:施密特觸發(fā)器的顯著特征有兩個:一是輸出電壓隨輸入電壓變化的曲線不是單值的,具有回差特性;二是電路狀態(tài)轉換時,輸出電壓具有陡峭的跳變沿。利用施密特觸發(fā)器的上述兩個特點,可對電路中的輸入電信號進行波形整形、波形變換、幅度鑒別及脈沖展寬等。五、分析題(共25分)1、試用74LS161集成芯片構成十二進制計數器。要求采用反饋預置法實現。(7分)2、電路及時鐘脈沖、輸入端D的波形如圖7-313所示,設起始狀態(tài)為“000”。試畫出各觸發(fā)器的輸出時序圖,并說明電路的功能。(10分)J1K1Q1J2K2Q2J3K3Q3DCPQ1圖7-31檢測題7.5.2邏輯圖Q2Q3CPD解:分析:(1)電路為同步的米萊型時序邏輯電路;(2)各觸發(fā)器的驅動方程:J1=DK1=J2=Q1nK2=J3=Q1nK3=各觸發(fā)器的次態(tài)方程:(3)根據上述方程,寫出相應的邏輯功能真值表:CP

D

Q1nQ2nQ3n

Q1n+1Q2n+1Q3n+1

1↓

0

000

000

2↓

1

000

100

3↓

0

100

010

4↓

0

010

001

5↓

0

001

000

從功能真值表中可看出,該電路屬于右移移位寄存器。其時序邏輯圖如圖中紅筆示。3、已知計數器的輸出端Q2、Q1、Q0的輸出波形如圖7-32所示,試畫出對應的狀態(tài)轉換圖,并分析該計數器為幾進制計數器。(8分)圖7-32檢測題7.5.3時序波形圖解:狀態(tài)轉換關系為:101→010→011→000→100→001→110。該計數器為七進制計數器。第8章檢測題(共80分,100分鐘)一、填空題:(每空0.5分,共23分)1、一個存儲矩陣有64行、64列,則存儲容量為4096個存儲單元。2、存儲器容量的擴展方法通常有字擴展、位擴展和字、位同時擴展三種方式。3、可編程邏輯器件PLD一般由輸入緩沖、與陣列、或陣列、輸出緩沖等四部分電路組成。按其陣列和輸出結構的不同可分為PLA、PAL和GAL等基本類型。4、計算機中的內存儲器和高速緩沖存儲器統(tǒng)稱主存,CPU可直接對主存進行訪問。內存儲器一般由半導體存儲器構成,通常裝在計算機主板上,存取速度快,但容量有限;高速緩沖存儲器位于內存與CPU之間,一般用來解決存取速度與存儲容量之間的矛盾,可提高整個系統(tǒng)的運行速度。5、計算機內存使用的類型主要是隨機存取存儲器和可編程邏輯器件。按其存儲信息的功能可分為只讀存儲器ROM和隨隨機存取存儲器RAM兩大類。6、GAL16V8主要有簡單型、復雜型、寄存器型三種工作模式。7、PAL的與陣列可編程,或陣列固定;PLA的與陣列可編程,或陣列可編程;GAL的與陣列可編程,或陣列固定。8、存儲器的主要技術指標有存儲容量、存取速度、功耗、可靠性和集成度等。9、RAM主要包括地址譯碼器、存儲矩陣和讀/寫控制電路等部分。10、當RAM中的片選信號=“1”時,RAM被禁止讀寫,處于保持狀態(tài);當=“0”時,RAM可在讀/寫控制輸入R/的作用下作讀出或寫入操作。11、ROM按照存儲信息寫入方式的不同可分為固定ROM、可編程的PROM、可光擦除可編程的EPROM和可電擦除可編程的E2PROM。12、目前使用的EPROM可多次寫入的存儲單元是在MOS管中置入浮置柵的方法實現的。二、判斷題(每小題1分,共7分)1、可編程邏輯器件的寫入電壓和正常工作電壓相同。(錯)2、GAL可實現時序邏輯電路的功能,也可實現組合邏輯電路的功能。(對)3、RAM的片選信號=“0”時被禁止讀寫。(錯)4、EPROM是采用浮柵技術工作的可編程存儲器。(對)5、PLA的與陣列和或陣列都可以根據用戶的需要進行編程。(對)6、

存儲器的容量指的是存儲器所能容納的最大字節(jié)數。

(對)7、1024×1位的RAM中,每個地址中只有1個存儲單元。(對)ABCD&圖8-15三、選擇題(每小題2分,共20分)1、圖8-15輸出端表示的邏輯關系為(A)。A、ACDB、C、BD、2、利用電容的充電來存儲數據,由于電路本身總有漏電,因此需定期不斷補充充電(刷新)才能保持其存儲的數據的是(B)A、靜態(tài)RAM的存儲單元B、動態(tài)RAM的存儲單元3、關于存儲器的敘述,正確的是(A)A、存儲器是隨機存儲器和只讀存儲器的總稱B、存儲器是計算機上的一種輸入輸出設備C、計算機停電時隨機存儲器中的數據不會丟失4、一片容量為1024字節(jié)×4位的存儲器,表示有(C)個存儲單元。A、1024B、4C、4096D、85、一片容量為1024字節(jié)×4位的存儲器,表示有(A)個地址。A、1024B、4C、4096D、86、只能讀出不能寫入,但信息可永久保存的存儲器

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論