版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
第三本佝郡腐儲(chǔ)密
3.1存儲(chǔ)器概述
3.2SRAM存儲(chǔ)器
3.3DRAM存儲(chǔ)器
3.4只讀存儲(chǔ)器和閃速存儲(chǔ)器
3.5并行存儲(chǔ)器
3.6Cache存儲(chǔ)器
3」存儲(chǔ)器概述::
一、分類
?按存儲(chǔ)介質(zhì)分類:磁表面/半導(dǎo)體存儲(chǔ)器
?按存取方式分類:隨機(jī)/順序存?。ù艓В?/p>
?按讀寫功能分類:ROM,RAM
?RAM:雙極型/MOS
?ROM:MROM/PROM/EPROM/EEPROM
?按信息的可保存性分類:永久性和非永久性的
?按存儲(chǔ)器系統(tǒng)中的作用分類:主/輔/緩/控
2
3」存儲(chǔ)器概述::
二、存儲(chǔ)器分級(jí)結(jié)構(gòu)
1、目前存儲(chǔ)器的特點(diǎn)是:
?速度快的存儲(chǔ)器價(jià)格貴,容量??;
?價(jià)格低的存儲(chǔ)器速度慢,容量大。
在計(jì)算機(jī)存儲(chǔ)器體系結(jié)構(gòu)設(shè)計(jì)時(shí),我們希
望存儲(chǔ)器系統(tǒng)的性能高、價(jià)格低,那么在存儲(chǔ)
器系統(tǒng)設(shè)計(jì)時(shí),應(yīng)當(dāng)在存儲(chǔ)器容量,速度和價(jià)
格方面的因素作折中考慮,建立了分層次的存
儲(chǔ)器體系結(jié)構(gòu)如下圖所示。
3
3.1.2存儲(chǔ)器分級(jí)結(jié)構(gòu)
2、分級(jí)結(jié)構(gòu)
?高速緩沖存儲(chǔ)器簡(jiǎn)稱cache,它
是計(jì)算機(jī)系統(tǒng)中的一個(gè)高速小
容量半導(dǎo)體存儲(chǔ)器。
?主存儲(chǔ)器簡(jiǎn)稱主存,是計(jì)算機(jī)
系統(tǒng)的主要存儲(chǔ)器,用來存放
計(jì)算機(jī)運(yùn)行期間的大量程序和
數(shù)據(jù)。
?外存儲(chǔ)器簡(jiǎn)稱外存,它是大容
量輔助存儲(chǔ)器。
4
3.1.2存儲(chǔ)器分級(jí)結(jié)構(gòu)
?分層存儲(chǔ)器系統(tǒng)之間的連接關(guān)系
3.1.3主存儲(chǔ)器的技術(shù)指標(biāo):::
?字存儲(chǔ)單元:存放一個(gè)機(jī)器字的存儲(chǔ)單元,相應(yīng)的4元
地址叫字地址。
?字節(jié)存儲(chǔ)單元:存放一個(gè)字節(jié)的單元,相應(yīng)的地址稱為
字節(jié)地址。
?存儲(chǔ)容量:指一個(gè)存儲(chǔ)器中可以容納的存儲(chǔ)單元總數(shù)。
存儲(chǔ)容量越大,能存儲(chǔ)的信息就越多。
?存取時(shí)間又稱存儲(chǔ)器訪問時(shí)間:指一次讀操作命令發(fā)出
到該操作完成,將數(shù)據(jù)讀出到數(shù)據(jù)總線上所經(jīng)歷的時(shí)間。
通常取寫操作時(shí)間等于讀操作時(shí)間,故稱為存儲(chǔ)器存取
時(shí)間。
?存儲(chǔ)周期:指連續(xù)啟動(dòng)兩次讀操作所需間隔的最小時(shí)間。
通常,存儲(chǔ)周期略大于存取時(shí)間,其時(shí)間單位為ns。
?存儲(chǔ)器帶寬:?jiǎn)挝粫r(shí)間里存儲(chǔ)器所存取的信息量,通常
以位/秒或字節(jié)/秒做度量單位。6
3.2SRAM存儲(chǔ)器?
?主存(內(nèi)部存儲(chǔ)器)是半導(dǎo)體存儲(chǔ)器。根據(jù)信
息存儲(chǔ)的機(jī)理不同可以分為兩類:
?靜態(tài)讀寫存儲(chǔ)器(SRAM):存取速度快
?動(dòng)態(tài)讀寫存儲(chǔ)器(DRAM):存儲(chǔ)容量不如DRAM大。
7
3.2SRAM存儲(chǔ)器
、基本的靜態(tài)存儲(chǔ)元陣列
、存儲(chǔ)位元(行線)選擇線
1選擇線0存儲(chǔ)位元
-AA
2、三組信號(hào)線選擇線I
地
地^5^5^5數(shù)據(jù)入
址
址
譯選擇線2數(shù)據(jù)出
?地址線線
碼.=5=5=5=5
?數(shù)據(jù)線器
行線選擇線64
3
列線
?控制線控制線數(shù)據(jù)輸入/輸出
緩沖與控制
數(shù)據(jù)線1/0。I/O,I/O,I/O,
8
3.2SRAM存儲(chǔ)器
二、基本的SRAM邏
輯結(jié)構(gòu)
RM
ANK
A爻
.X8
A.
?SRAM芯大多采用A.
行A.
譯A.
雙譯碼方式,以便碼A.V
A.V
A。V
.麗
AV
.V
組織更大的存儲(chǔ)容A.
V
4.
4V
輸入II/O.V
4
控制列譯碼
量。采用了二級(jí)譯輸
TOW%
出'
數(shù)
據(jù)
碼:將地址分成xA&A?)AAA|2AI3AHCS-
10uVE-
一
向、y向兩部分如鋁心
隙微沖器
圖所示。(a)(b)
9
3.2SRAM存儲(chǔ)器?:
?存儲(chǔ)體(256X128X8)
?通常把各個(gè)字的同一個(gè)字的同一位集成在一個(gè)芯
片(32KX1)中,32K位排成256X128的矩陣。
8個(gè)片子就可以構(gòu)成32KB。
?地址譯碼器
?采用雙譯碼的方式(減少選擇線的數(shù)目)。
?A0?A7為行地址譯碼線
?A8?A14為列地址譯碼線
10
3.2SRAM存儲(chǔ)器
?讀與寫的互鎖邏輯
控制信號(hào)中CS是片選信號(hào),
CS有效時(shí)(低電平),門G1、G2
均被打開。0E為讀出使能信號(hào),
0E有效時(shí)(低電平),門G2開啟,
當(dāng)寫命令WE=1時(shí)(高電平),門
G1關(guān)閉,存儲(chǔ)器進(jìn)行讀操作。寫操
作時(shí),WE=O,門G1開啟,門G2
關(guān)閉。注意,門G1和G2是互鎖的,
一個(gè)開啟時(shí)另一個(gè)必定關(guān)閉,這樣
保證了讀時(shí)不寫,寫時(shí)不讀。
11
3.2SRAM存儲(chǔ)器|一
地址"'*
有效地址
I
三、存儲(chǔ)器的讀寫周期CS
0E
?讀周期
I/O數(shù)據(jù)(出)
〈X有效數(shù)據(jù))—
?讀出時(shí)間Taq
(a)讀周期(砥高)
?讀周期時(shí)間Tre一--
有效地址
地址二XXZ
I
?寫周期CS
?寫周期時(shí)間TweWE
?寫時(shí)間
twdI/O數(shù)據(jù)(入)I有效數(shù)據(jù)
II
?存取周期(b)寫周期(而低)
?讀周期時(shí)間Tre二寫時(shí)間twd
12
例1P70:圖3.5(a)是SRA的寫入時(shí)序圖。其中R/W是
讀/寫命令控制線,當(dāng)R/W線為低電平時(shí),存儲(chǔ)器按
給定地址把數(shù)據(jù)線上的數(shù)據(jù)寫入存儲(chǔ)器。請(qǐng)指出圖
3.5(a)寫入時(shí)序中的錯(cuò)誤,并畫出正確的寫入時(shí)序圖。
地址①X②
地址
數(shù)據(jù)
CS
R/W
(b)正確時(shí)序
解:點(diǎn)擊上圖
13
3.3DRAM存儲(chǔ)器::
一、DRAM存儲(chǔ)位元的記憶原理
SRAM存儲(chǔ)器的存儲(chǔ)位元是一個(gè)觸發(fā)器,
它具有兩個(gè)穩(wěn)定的狀態(tài)。而DRAM存儲(chǔ)器的存
儲(chǔ)位元是由一個(gè)MOS晶體管和電容器組成的
記憶電路,如圖3.6所示。
14
3.3DRAM存儲(chǔ)器
:列線
刷新緩沖器列線
低低
刷新刷新
高高
行線j^ON行線
輸出緩沖器
/讀放7>
2)仃Rxrr
低低
RIW■RIW
高高
%AN
輸入緩沖器位線位線
⑶寫1到存儲(chǔ)位元(b)寫0到存儲(chǔ)位元
列線
低
刷新
高
行線
高
D°irr
高
R/W高
位線
(C)從存儲(chǔ)位元讀出1(d)刷新存儲(chǔ)位元的1
IO
3.3DRAM存儲(chǔ)器
二、DRAM芯片的邏輯結(jié)構(gòu)
下面我們通過一個(gè)例子來看一下動(dòng)態(tài)存儲(chǔ)器的邏輯結(jié)構(gòu)如圖。
黑y就星蒲臂畀朦黑型替聲低⑥個(gè)電
圖3.7(b)是該芯片的邏輯結(jié)構(gòu)圖。與SRAM不同的是:
(1)增加了行地址鎖存器和列地址鎖存器。由于DRAM存儲(chǔ)器
容量很大,地址線寬度相應(yīng)要增加,這勢(shì)必增加芯片地址線
的管腳數(shù)目。為避免這種情況,采取的辦法是分時(shí)傳送地址
碼。若地址總線寬度為10位,先傳送地址碼A0?A9,由行
選通信號(hào)RAS打入到行地址鎖存器;然后傳送地址碼A10?
A19,由列選通信號(hào)CRS打入到列地址鎖存器。芯片內(nèi)部?jī)?/p>
部分合起來,地址線寬度達(dá)20位,存儲(chǔ)容量為1MX4位。
(2)增加了刷新計(jì)數(shù)器和相應(yīng)的控制電路。DRAM讀出后必須刷
新,而未讀寫的存儲(chǔ)元也要定期刷新,而且要按行刷新,所以
刷新計(jì)數(shù)器的長(zhǎng)度等于行地址鎖存器。刷新操作與讀/寫操作是
交替進(jìn)行的,所以通過2選1多路開關(guān)來提供刷新行地址或正常
讀/寫的行地址。
16
????
3.3DRAM存儲(chǔ)器???
j
刷新控制刷新10
一
Vcc—與定時(shí)計(jì)數(shù)器2選1
24I——地行
10存儲(chǔ)陣列
D1-M譯
A2231024x1024
U碼
D2V34Mx42210x4位
行地址X
WE-地址線=*
421I-*—CAS鎖存器
RAS-520H-OEAQA]…A;;/
AgA]]…A|91024
NC_619H—A9I2
A10-A718I-*—A81
DRAM
A0-2
817H—A7AIO-A10列
I9列地址
A1-^=>=/>譯輸入/輸出緩沖器
916I-*—A6鎖存器
碼與讀出放大器
A2_1015H—A5
A3.1114—A4
1024
Vcc—1213I——地-
CAS??―~r
RAS------------RiwE
(a)管腳圖(b)邏輯結(jié)構(gòu)圖
17
3.3DRAM存儲(chǔ)器
三、讀/寫周期
?讀周期、寫周期的定義是從行選通信號(hào)RAS下
降沿開始,到下一個(gè)RAS信號(hào)的下降沿為止的
時(shí)間,也就是連續(xù)兩個(gè)讀周期的時(shí)間間隔。通
常為控制方便,讀周期和寫周期時(shí)間相等。
18
3.3DRAM存儲(chǔ)器
讀周期------------寫周期-----------
_______L1__-_--_-_--_-_--_-_-----_-_-___________________J產(chǎn)
地址-X;行地址X列地址Xj地址—X:行地址X列地址X:
麗\/1標(biāo)\______/
CAS\______/\_CAS\/
R/W/\_R!W___________________\]
數(shù)據(jù)/---------\數(shù)據(jù)/\
D-------------------------------------------(有效數(shù)據(jù)》
Dom--------------------------------(有效數(shù)據(jù)Y-w
⑶讀周期(b)寫周期
3.3DRAM存儲(chǔ)器::
四、刷新周期
?刷新周期:DRAM存儲(chǔ)位元是基于電容器上的
電荷量存儲(chǔ),這個(gè)電荷量隨著時(shí)間和溫度而減
少,因此必須定期地刷新,以保持它們?cè)瓉碛?/p>
憶的正確信息。
?刷新操作有兩種刷新方式:
?集中式刷新:DRAM的所有行在每一個(gè)刷新周
期中都被刷新。
例如刷新周期為8ms的內(nèi)存來說,所有行的集中式刷新必須每隔8ms進(jìn)行一次。
為此將8ms時(shí)間分為兩部分:前一段時(shí)間進(jìn)行正常的讀/寫操作,后一段時(shí)間
(8ms至正常讀/寫周期時(shí)間)做為集中刷新操作時(shí)間。
?分散式刷新:每一行的刷新插入到正常的讀/
寫周期之中。
例如p72圖3.7所示的DRAM有1024行,如果刷新周期為8ms,則每一行必須每隔
8ms4-1024=7.6us進(jìn)行一次。
20
3.3DRAM存儲(chǔ)器
五、存儲(chǔ)器容量的擴(kuò)充
1、字長(zhǎng)位數(shù)擴(kuò)展
給定的芯片字長(zhǎng)位數(shù)較短,不滿足設(shè)計(jì)要求的存
儲(chǔ)器字長(zhǎng),此時(shí)需要用多片給定芯片擴(kuò)展字長(zhǎng)位數(shù)。
三組信號(hào)線中,地址線和控制線公用而數(shù)據(jù)線單獨(dú)分
開連接。
d二設(shè)計(jì)要求的存儲(chǔ)器容量/選擇芯片存儲(chǔ)器容量
[例2]利用1MX4位的SRAM芯片,設(shè)計(jì)一個(gè)存儲(chǔ)容量
為1MX8位的SRAM存儲(chǔ)器。
解:所需芯片數(shù)量二(1MX8)/(1MX4)=2片
3.3DRAM存儲(chǔ)器t:
2、字存儲(chǔ)容量擴(kuò)展
?給定的芯片存儲(chǔ)容量較小(字?jǐn)?shù)少),不滿足設(shè)計(jì)要
求的總存儲(chǔ)容量,此時(shí)需要用多片給定芯片來擴(kuò)展字
數(shù)。三組信號(hào)組中給定芯片的地址總線和數(shù)據(jù)總線公
用,控制總線中R/W公用,使能端EN不能公用,它
由地址總線的高位段譯碼來決定片選信號(hào)。所需芯片
數(shù)仍由(d二設(shè)計(jì)要求的存儲(chǔ)器容量/選擇芯片存儲(chǔ)器
容量)決定。
[例3]利用1MX8位的DRAM芯片設(shè)計(jì)2MX8位的DRAM存儲(chǔ)
器
解:所需芯片數(shù)d=(2MX8)/(1MX8)=2(片)
22
3.3DRAM存儲(chǔ)器
3、存儲(chǔ)器模塊條
?存儲(chǔ)器通常以插槽用模塊條形式供應(yīng)市場(chǎng)。這種模塊
條常稱為內(nèi)存條,它們是在一個(gè)條狀形的小印制電路
板上,用一定數(shù)量的存儲(chǔ)器芯片,組成一個(gè)存儲(chǔ)容量
固定的存儲(chǔ)模塊。如圖所示。
?內(nèi)存條有30腳、72腳、100腳、144腳、168腳等多種
形式。
?30腳內(nèi)存條設(shè)計(jì)成8位數(shù)據(jù)線,存儲(chǔ)容量從256KB?32MB。
?72腳內(nèi)存條設(shè)計(jì)成32位數(shù)據(jù)總線
?100腳以上內(nèi)存條既用于32位數(shù)據(jù)總線又用于64位數(shù)據(jù)總線,
存儲(chǔ)容量從4MB?512MB。
23
3.3DRAM存儲(chǔ)器
六、高級(jí)的DRAM結(jié)構(gòu)
?FPMDRAM:快速頁模式動(dòng)態(tài)存儲(chǔ)器,它是根據(jù)程
序的局部性原理來實(shí)現(xiàn)的。讀周期和寫周期中,為了
尋找一個(gè)確定的存儲(chǔ)單元地址,首先由低電平的行選
通信號(hào)RAS確定行地址,然后由低電平的列選信號(hào)
CAS確定列地址。下一次尋找操作,也是由RAS選定
行地址,CAS選定列地址,依此類推,如下圖所示。
RAS\/~
CAS\/\/\[_
〈列地址〉地址〉V列地址
地址
K列地址〉
數(shù)據(jù)輸出
D,,,|
{,,…—dD-24
???
3.3DRAM存儲(chǔ)器
?CDRAM帶高速緩沖存儲(chǔ)器(cache)的動(dòng)態(tài)存儲(chǔ)罐,
它是在通常的DRAM芯片內(nèi)又集成了一個(gè)小容量的
SRAM,從而使DRAM芯片的性能得到顯著改進(jìn)。如
圖所示出1MX4位CDRAM芯片的結(jié)構(gòu)框圖,其中
SRAM為512X4位。
I/O控制
和
數(shù)據(jù)
鎖存器
片
讀
寫
選
命
命
中
令
令
25
3.3DRAM存儲(chǔ)器
?SDRAM同步型動(dòng)態(tài)存儲(chǔ)器。計(jì)算機(jī)系統(tǒng)中的
CPU使用的是系統(tǒng)時(shí)鐘,SDRAM的操作要求
與系統(tǒng)時(shí)鐘相同步,在系統(tǒng)時(shí)鐘的控制下從
CPU獲得地址、數(shù)據(jù)和控制信息。換句話說,
它與CPU的數(shù)據(jù)交換同步于外部的系統(tǒng)時(shí)鐘信
號(hào),并且以CPU/存儲(chǔ)器總線的最高速度運(yùn)行,
而不需要插入箜待狀態(tài)。其原理和時(shí)序關(guān)系見
下一頁圖和動(dòng)畫。
26
CKE?CKE緩沖器
列譯碼列譯碼
CLK-CLK緩沖器存儲(chǔ)體
行
行存儲(chǔ)體0I
譯
譯2M乂8位2M乂8位
碼
Ao碼
A-DRAMDRAM
A2
A3
A4地讀放讀放
A5址
A6
A7緩
A8沖
9器
A數(shù)
數(shù)DQ
—控制信二
AI據(jù)DQ
2號(hào)產(chǎn)生據(jù)
AI控DQ
3電路DQ
三
A10制
1/0緩1DQ
AI電DQ
沖
路DQ
三DQ
模式寄存㈱器
列
地址
愉所
計(jì)
數(shù)器
數(shù)器T1
列譯碼列譯碼
命-
令
行
?行存儲(chǔ)體2存儲(chǔ)體3
譯
譯
譯2M*8位2Mx8位
碼
碼
碼
DRAMDRAM
讀放
(a)SDRAM內(nèi)部結(jié)構(gòu)
時(shí)鐘
CLK
讀寫
命令讀A>—<NOPNOP
(卜輸出鄧|輸出面后輸出》
數(shù)據(jù)線
(b)SDRAM讀操作時(shí)序(猝發(fā)長(zhǎng)度=4淑延時(shí)=2)
3.3DRAM存儲(chǔ)器
[例4]CDRAM內(nèi)存條組成實(shí)例。
一片CDRAM的容量為1MX4位,8片這樣
的芯片可組成1MX32位4MB的存儲(chǔ)模塊,其
組成如下圖所示。
-—行地址11位一一列地址9位一
AABErB&
u22A2IA”AK>A]
存儲(chǔ)地址(24位)塊(2位)塊內(nèi)字地址(20位)字節(jié)允許!
數(shù)據(jù)總線(32位)28
???
3.3DRAM存儲(chǔ)器
七、DRAM主存讀/寫的正確性校驗(yàn)
DRAM通常用做主存儲(chǔ)器,其讀寫操作的
正確性與可靠性至關(guān)重要。為此除了正常的數(shù)
據(jù)位寬度,還增加了附加位,用于讀/寫操作
正確性校驗(yàn)。增加的附加位也要同數(shù)據(jù)位一起
寫入DRAM中保存。其原理如圖所示。
出錯(cuò)信號(hào)
數(shù)據(jù)輸出
<m
數(shù)據(jù)輸入
比
存=^=>
較
儲(chǔ)
器
*k淵
29
3.4只讀存儲(chǔ)器和閃速存儲(chǔ)器:
一、只讀存儲(chǔ)器
ROM叫做只讀存儲(chǔ)器。顧名思義,只讀的意思
是在它工作時(shí)只能讀出,不能寫入。然而其中存儲(chǔ)的
原始數(shù)據(jù),必須在它工作以前寫入。只讀存儲(chǔ)器由于
工作可靠,保密性強(qiáng),在計(jì)算機(jī)系統(tǒng)中得到廣泛的應(yīng)
用。主要有兩類:
?掩模ROM:掩模ROM實(shí)際上是一個(gè)存儲(chǔ)內(nèi)容固定的ROM,
由生產(chǎn)廠家提供產(chǎn)品。
?可編程ROM:用戶后寫入內(nèi)容,有些可以多次寫入。
一次性編程的PROM
多次編程的EPROM和E2PROM。
30
3.4只讀存儲(chǔ)器和閃速存儲(chǔ)器
1、掩模ROM掩模ROM的陣列結(jié)構(gòu)和存儲(chǔ)元
—
地
址2
輸
入4
線
8
數(shù)據(jù)輸出線
31
3.4只讀存儲(chǔ)器和閃速存儲(chǔ)器
2、掩模ROM的邏輯符號(hào)和內(nèi)部邏輯框圖
存儲(chǔ)陣列
行
行
譯
地
地
碼32行x8列
數(shù)
a址
址
器
據(jù)
輸a
輸x4位
入
a出
線
a線
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 2024-2025學(xué)年四川省廣元市高一下學(xué)期期末教學(xué)質(zhì)量監(jiān)測(cè)歷史試題(解析版)
- 2026年電力行業(yè)知識(shí)測(cè)試國家電網(wǎng)公司電力工程師筆試試題及答案
- 2025 小學(xué)六年級(jí)道德與法治上冊(cè)家鄉(xiāng)文化的創(chuàng)新責(zé)任課件
- 近現(xiàn)代史黨史題目及答案
- 河北知識(shí)點(diǎn)視圖
- 小六爻推算題目及答案
- 五下探索圖形規(guī)律題目及答案
- 水體景觀生物多樣性提升方案
- 道路工程技術(shù)交底實(shí)施方案
- 給水管道檢修技術(shù)實(shí)施方案
- 七七事變與全民族抗戰(zhàn) 說課課件 2024-2025學(xué)年統(tǒng)編版八年級(jí)歷史上學(xué)期
- 2025年湖北省中考生物、地理合卷試卷真題(含答案)
- 井下應(yīng)急廣播管理制度
- 有效排痰護(hù)理
- 養(yǎng)老服務(wù)專項(xiàng)資金支付審核流程
- 尸檢申請(qǐng)書模板
- 《網(wǎng)絡(luò)安全標(biāo)準(zhǔn)實(shí)踐指南-網(wǎng)絡(luò)數(shù)據(jù)安全風(fēng)險(xiǎn)評(píng)估實(shí)施指引》
- 平滑肌瘤完整版本
- 唱歌技巧教學(xué)課件模板
- 豬場(chǎng)母豬能繁項(xiàng)目母豬生產(chǎn)線土建鋼構(gòu)舍水電工程施工方案與技術(shù)措施
- 企業(yè)社會(huì)責(zé)任手冊(cè)
評(píng)論
0/150
提交評(píng)論