版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
哈理工電子技術(shù)數(shù)字部分
教學(xué)內(nèi)容:
0、概述(1)邏輯代數(shù)(2)二進(jìn)制表示法(3)二進(jìn)制
代碼
L差不多概念、公式和定理(1)差不多和常用邏輯運算
(2)公式和定理
2.邏輯函數(shù)的化簡方法(1)標(biāo)準(zhǔn)式和最簡式(2)公式
化簡法(3)圖形化
簡法(4)具有約束的函數(shù)的化簡
3.邏輯函數(shù)的表示方法及其相互轉(zhuǎn)換(1)幾種表示方法
(2)幾種表示法
的相互轉(zhuǎn)換
重點難點:
邏輯代數(shù)的公式、定理及應(yīng)用
邏輯函數(shù)各種表示方法及其相互轉(zhuǎn)換
邏輯函數(shù)的化簡(包括具有約束的函數(shù))
教學(xué)要求:
把握邏輯函數(shù)四種表示方法,能熟練地相互轉(zhuǎn)換,會按照
輸入畫輸出波形;
把握邏輯函數(shù)兩種化簡方法,正確懂得約束條件,并能在
化簡中熟練運用。
一、單項選擇題
1.數(shù)字電路中的工作信號為()o
(a)隨時刻連續(xù)變化的電信號(b)脈沖信號(c)
直流信號
(a)(b)(c)
5.邏輯圖和輸A件;B的陂卻如圖所示,
分析皿『叼F為娠4
葉■卻應(yīng)是f)。
F
B一B
(a)tl(b)t2(c)
,2
6.邏輯式BC+ABC+C,化簡后為(
)o
(a)F=AB-^-BC(b)77=AC+AB(C)/?=AC+BC
7、邏輯符號如圖所示,表示“與”門
的是()。
B_B_
(a)(b)
圖所示,
分)。
非”門的是(
(d)
二、非客觀題
1.一數(shù)字信號的波形如圖LL1所示,試咨詢該波形所代
表敞n廠
123415678
解:
2.將下列十進(jìn)制數(shù)轉(zhuǎn)換為二進(jìn)制數(shù)、八進(jìn)制數(shù)、十六進(jìn)制
數(shù)和8421BCD碼(要求轉(zhuǎn)換誤差不大于2-4):
(1)43(2)127(3)254.25(4)2.718
解:
3.將下列每一二進(jìn)制數(shù)轉(zhuǎn)換為十六進(jìn)制碼:
(1)101001B(2)11.01101B
解:
4.將下列十進(jìn)制轉(zhuǎn)換為十六進(jìn)制數(shù):
(1)500D(2)59D(3)0.34D
(4)1002.45D
解:
5.將下列十六進(jìn)制數(shù)轉(zhuǎn)換為二進(jìn)制數(shù):
(1)23F.45H(2)A040.51H
解:
6.將下列十六進(jìn)制數(shù)轉(zhuǎn)換為十進(jìn)制數(shù):
(1)103.2H(2)A45D.0BCH
解:
7.用邏輯代數(shù)證明下列不等式
(a)A+AB=A+B(b)ABC-i-ABC+ABC=AB+AC
(c)A-^-ABC+ACD+(C-^-D)E=A+CD+E
8.用代數(shù)法化簡下列等式
(a)A8(8C+A)(b)(4+3)(AB)
(c)ABC(B^C)(d)A+ABC+A~BC+CB+CB
(e)+(f)
(A+3)+(A+B)+(AB)(AB)
(g)(4+B+})(A+B+C)(h)
ABC十ABC十ABC^A+BC
(i)A5+(A+3)(j)
B+ABC+AC+AB
(k)A"②十十BCD十ABCD±BC(1)
AC+ABC+BC+ABC
(m)ABiABCiA(BiAB)
9.將下列各式轉(zhuǎn)換成與-或形式
。十。(b)A+3+C+。+C+0+A+。
AC-BD?BCAB
10.利用與非門實現(xiàn)下列函數(shù)
(a)L=AB+AC(b)L=D(A+C)(c)
L=(A+B)(C+D)
11.用卡諾圖法化簡下列各式
(a)AC+ABC^-BC+ABC
(b)ABCD4-ABCD+AB+AD+ABC
(c)(ABiBD)CiBD(AC)\
(d)ABCD+D(BCD)+(A+C)BD+X(BZQ
(e)〃A,B,C,D)=^771(3,4,5,6,7,8,9,10,12,13,14,15)
⑴L(AB,C,D)=^m(0,1,2,5,6,7,8,913,14)
(g)■AB,C,D)=工雙0,1,469,13)+8(235,7,1U5)
(h)L(AB,C,D)=^m(0,13,14,15)+^J(l,2,3,9,10,l1)
A
材中印示開關(guān)閉合,“o”則表示斷開;
表親燈FNKO”則嬴燈熄。試寫出F的邏輯式。
13.畫出的邏輯圖,列出其邏輯狀態(tài)
表。
14.BCS
邏
輯
狀
態(tài)
表
如
下
所
示,
其
輸
入
變
量
為
A,
B,
C,
輸
出
為
S,
試
寫
出
S
的
邏
輯
式
O
A
0000
0011
0101
0110
1001
1010
1100
1111
15.邏輯電路如圖所示,寫出邏輯式,并化
簡為最簡與或表達(dá)式。
F
門電路
教學(xué)內(nèi)容:
L半導(dǎo)體二極管、三極管和MOS管開關(guān)特性
(1)理想開關(guān)的開關(guān)特性(2)半導(dǎo)體二極管開關(guān)特性
(3)半導(dǎo)體三極管開關(guān)特性(4)MOS管開關(guān)特性
2.分立元件門電路(1)二極管與門,或門(2)三極管非
門
3.CM0S門電路(1)CMOS反相器(2)CMOS與非
門、或非門、與門和或門(3)COMS與或非門和異或門(4)
COMS傳輸門、三態(tài)門、漏極開路門
4.TTL集成門電路(1)TTL反相器(2)TTL與非
門、或非門、與門、或門、與或非門和異或門(3)TTL集電
極開路門和三態(tài)門
重點難點:
各種TTL門電路符號,功能及其描述方法
教學(xué)要求:
1.把握常見TTL門電路及CMOS門電路符號,結(jié)構(gòu)特點,
功能及表示方法
2.了解分立元件構(gòu)成的各種門電路了解二極管的鉗位作
用,了解邏輯門的扇出系數(shù)、開門電平、關(guān)門電平、抗干擾容
限的概念。
3,懂得TTL差不多與非門的結(jié)構(gòu)和工作原理及傳輸特性。
4.懂得MOS與非門和或非門電路,懂得CMOS傳輸門和
模擬開關(guān)。
5,把握TTL門、CMOS門余外輸入端的處理,把握OC門、
三態(tài)門使用特點。
單項選擇題
1.數(shù)字電路中晶體管大多工作于(
)。
(a)放大狀態(tài)(b)開關(guān)狀態(tài)⑹擊穿狀
態(tài)
2.TTL與車門的扇出系數(shù)是()o
(a)輸出端允許驅(qū)動各類型門電路的最
大數(shù)目
(b)輸出端允許驅(qū)動同類型門電路的最
小數(shù)目
(c)輸出端允許驅(qū)動同類型門電路的最
大數(shù)目
3.晶體管的開關(guān)作用是()。
(a)飽合時集一射極接通,截止時集一射
極斷開
(b)飽合時集一射極斷開,截止時集一射極
接通
(c)飽合和截止時集一射極均斷開
4.在MOS門電路中,CMOS門電路的主要缺
點是()o
(a)靜態(tài)電流大(b)輸出幅度?、使?/p>
藝
輸
6.場效地路如圖所示,該電路為(
力)O
(a)“與|非”(b)“非”門(c)“或”
門
7、邏牡外如圖聽示夕。輸入A="1",B="1”,C
="0",則'「展F為()o
(a)有」J狀態(tài)(b)"1”(c)“0”
1
c
圖所而—則輸出
——q
8、TTL三態(tài)輸出“與非”門電路與TT
L“與非”門電路的區(qū)別是(
⑶多一個輸入端(b)多咯定輸出端(c)多
一B只二極管--------
9、CMOS門電路的靜態(tài)功I耗()。
―I⑹等I于零
3)?大(b)小
10、邏輯電路如
)o
(a)~~p可工」
B
11.邏輯電路如圖所示,端,若C="1
則F為()on
(a)AB^AB(b)?(c)高阻狀態(tài)
12.圖示門電路為,-------2)o
——辰“與非”門⑹
“非”門[J品
非客觀題
1.在圖中,G1.G2.G3是OC門,OC門輸出高電
平VOH叁3V時的漏電流IOH=100uA,其輸出低
電平VOLWO.4V時的最大負(fù)載電流ILM=16mA;負(fù)
載門是二輸入端TTL與非門,它們的低電平
輸入電流為IIL=1.4mA.高電平輸入電流HH
=40uA,VCC=5V,Rl=2k,求此線與輸出能帶
動多少個這樣的負(fù)載門。
VCC
R1
G3
2.運算圖示電路中2輸入或非門G1能驅(qū)動多少個同樣的或
非門電路。已知或非門的
低電平輸出電流最大值IOL(max)=16mA,高電平輸出電流
最大值lOH(max)=-0.4mA,
高電平輸入電流最大值IIH(max)=40uA,低電平輸入電流
最大值IIL(max)=?l.6mA。
I__IT71
3.圖示接口電路中,已知三極管的B為100,導(dǎo)通時VBE
=0.7V,飽和壓降為
VCES=0.1V;RC=4.7kQoOC門承諾的最大負(fù)載電
流為ILM=10mA,
這時輸出的低身平VOL二箭出三極管截止時
的漏電流為2005嚏c°
TTL口電路的低電平輸入?藜為—pf£Xj.5mA,高電
平輸入亙金,」20DAKc<—
要求三極看反相器輸出的商電平大一已交電平低于0.
3V,試運算電阻RB的取值范/二&一
若將OC門改為推拉式輸出的與非i主m生什么咨詢
題?
組合邏輯電路
教學(xué)內(nèi)容:
1.組合電路的差不多分析方法和設(shè)計方法
2.加法器和數(shù)值比較器
3.編碼器和譯碼器
4.數(shù)據(jù)選擇器和分配器
5.用中規(guī)模集成電路實現(xiàn)組合邏輯函數(shù)
(1)用數(shù)據(jù)選擇器實現(xiàn)組合邏輯函數(shù)
(2)用譯碼器實現(xiàn)組合邏輯函數(shù)
6.組合電路中的競爭冒險
(1)競爭冒險概念及成因
(2)排除競爭冒險的方法
重點難點:
組合電路分析方法,組合電路設(shè)計方法
常用組合電路部件功能和應(yīng)用
教學(xué)要求:
1.把握組合電路分析方法,能熟練地對給定電路進(jìn)行分
析,并能用各種表示方法表達(dá)其功能
2.把握組合電路設(shè)計的一樣步驟,能按照要求設(shè)計簡單組
合電路
3.把握常用組合電路部件功能,會用譯碼器數(shù)據(jù)選擇器R
OM,PLA實現(xiàn)所需
4.正確懂得組合電路中競爭冒險產(chǎn)生緣故,了解排除的
常用方法
一、單項選擇題
L邏輯狀態(tài)表如下所示,指出能實現(xiàn)該功能的邏輯部件是
()。
(a)二進(jìn)制譯碼器(b)十進(jìn)制編碼器(c)二進(jìn)
制編碼器
輸輸出
入BA
¥00
01
¥10
¥11
2.邏輯電路如圖所示,其全加器為(
)。
=1
s
21
cc
(c)
(b)
3.二進(jìn)制編碼表如下所示,指出它的邏
輯式為()o
(a)B=Y2+Y3A=Y1+Y3(b)B=Yo+YlA=Y2+Y3
(c)B=Y2+Y3A=Yo+Y2
輸出
輸
BA
入
¥00
¥01
¥10
11
4.邏輯狀態(tài)表如下所示,指b能實現(xiàn)該功能的邏輯部
件是()o
(a)十進(jìn)制譯碼器(b)二進(jìn)制譯碼器(c)
二進(jìn)制編碼器
輸入輸出
BA
%n為為
001000
010100
100010
110001
5.圖示為采用共陰極數(shù)碼管的譯碼顯
示電路,若顯示碼數(shù)是2,譯碼器輸出端應(yīng)為
)o
)。
7、全加器的邏輯符號如圖所示,當(dāng)Ai
“0”,Bi“0”,Ci1"0"時,Ci和Si分別為(
判
十
10、二十進(jìn)制顯示譯碼器用于將二進(jìn)制代
碼譯成()o
(a)二十進(jìn)制數(shù)字(b)十進(jìn)制數(shù)字(c)二
進(jìn)制數(shù)字
11.半加器邏輯符號如圖所示,當(dāng)A“1”,
《aI彩茶弒攏展兼成成柏I演進(jìn)雷卜pI
&&&&&&&
碼
K-4
?拽二掙遍口數(shù)
13.已包二位二注用譯碼落蝸優(yōu)態(tài)表白用
1I
)0h
與T現(xiàn)譯碼、J電路為(。
\8⑸A
(c)
14.采用太陽極數(shù)碼的譯碼顯示電路
如譯碼器輸出端
應(yīng)
f=g="o”
ef=g="0”
a1,,
=g=
l
CT
電路
為(
)。
(b)
17、全加器的邏輯狀態(tài)表為()。
4母GiGS
00000
00101
01001
01110
10001
10110
11010
11111
(a)
ABCSABs
0000000
0101011
1001101
1110110
(b)⑹
18、若把某一全加器的進(jìn)位輸出接至另
一全加器的進(jìn)位輸入,則可構(gòu)成()o
(a)二位并行進(jìn)位的全加器
(b)二位串行進(jìn)位的全加器
(c)一位串行進(jìn)位的全加器
二、非客觀題
1.畫出的邏輯圖。
2.七段顯示譯碼器與共陰極LED管相連,
已知其狀態(tài)表,試依序?qū)懗鏊@示的字形。
步輸出
輸入
序DCBAabcdefg
100010110111
200101111110
300111100111
401001001111
a
fb
g|c
3.BCF
某
邏
輯
電
路
的
狀
態(tài)
表
如
下,
其
輸
入
變
量
為
A,
B,
C,
輸
出
為
F,
試
寫
出
F
的
邏
輯
式
A
0000
0010
0100
0110
1000
1010
1100
1111
4.畫出的邏輯圖,列出其邏輯狀態(tài)
表。
1
位符(未
與、。懸空)。
-02s
03
-04
—05
--06
AS
B
C,能。
7、分析圖所示邏輯電路的功能。
Co
AiSi
Bi
Ct
8、試用2輸入與非門和反相器設(shè)計一個4位的奇偶校驗
器,即當(dāng)4位數(shù)中有奇數(shù)個1時輸出為0,否則輸出為lo
9、某雷達(dá)站有3部雷達(dá)A.B.C,其中A和B功率消耗相
等,C的功率是A的功率的兩倍。這些雷達(dá)由兩臺發(fā)電機X和
Y供電,發(fā)電機X的最大輸出功率等于雷達(dá)A的功率消耗,發(fā)
電機Y的最大輸出功率是X的3倍。要求設(shè)計一個邏輯電路,
能夠按照各雷達(dá)的啟動和關(guān)閉信號,以最節(jié)約電能的方式啟、
停發(fā)電機。
1。、寫出圖中輸出F1.F2.F3的邏輯函數(shù)式并
用卡諾圖法化為最簡與一或式。圖中74LS42
是二一十進(jìn)制譯碼器,其邏輯功能是將輸入
BCD碼的10個代碼譯成10個低電平輸出信號,
具有拒絕偽碼的功能,其邏輯式為:,,…,
MNOP
IL已知雙4選1數(shù)據(jù)選擇器74LS153的邏輯
式為:
胤
丫2=邑?[4優(yōu)Z)+與(4AJ+%(A4)+4(AA)]
請用它產(chǎn)生邏輯函數(shù):,畫在圖中,允許
使用必要的門電路,Al、A0已經(jīng)接上了B和
Co
Y,
74LS153
SiDioD11D12D13S2D20D21D22D23
B
12.用選通輸出
CT74LS151
型8選1數(shù)
據(jù)選擇器
實現(xiàn)邏輯
函數(shù)式。
CT74LS151
的框圖和
功能表如
圖所示。
選擇
A?AiAoSY
XXX10
0000Do
0010D
A2Y
0100D,A,_CT74LS151
0110以AoSD?DeD5D-iD3D2DiDo
i000Di
i010D5
i100D6
1110D,
13.用下圖所示集成二進(jìn)制譯碼器74LS138
和與非門實現(xiàn)一組邏輯函數(shù)
當(dāng)時,譯碼器74LS138處于工作狀態(tài)。
否則譯碼器被禁止
其中:
K=A2AA
觸發(fā)器
教學(xué)內(nèi)容:
1、差不多觸發(fā)器(1)用與非門組成的差不多觸發(fā)器(2)
用或非門組成的差不多觸發(fā)器(3)集成差不多觸發(fā)器D/A轉(zhuǎn)
換要緊參數(shù)
2.同步觸發(fā)器(1)同步RS觸發(fā)器(2)同步D觸發(fā)器
3.主從觸發(fā)器(1)主從RS觸發(fā)器(2)主從JK觸發(fā)器
4.邊沿觸發(fā)器(1)邊沿D觸發(fā)器(2)邊沿JN觸發(fā)器
5.時鐘觸發(fā)器的功能分類及轉(zhuǎn)換(1)功能分類(2)不同
類型的轉(zhuǎn)換
6.觸發(fā)器邏輯功能表示方法及轉(zhuǎn)換(1)功能表示方法(2)
各種表示法間的轉(zhuǎn)換
重點難點:觸發(fā)器差不多特性和按邏輯功能的分類,觸發(fā)
器不同結(jié)構(gòu)及其動作特點,觸發(fā)器的轉(zhuǎn)換方法。
教學(xué)要求:
1.把握觸發(fā)器的差不多特點,不同功能觸發(fā)器狀態(tài)變換規(guī)
律,熟知各種功能描述方法。
2.正確懂得二同結(jié)構(gòu)的不同動作特點,會按照輸入波形畫
出輸出波形。
3.明白常見的幾種觸發(fā)器轉(zhuǎn)換成其它功能觸發(fā)器的方法。
一、單項選擇題
1Y
Bo_-CT74LS151
1.在RD=SD="1”時,基本RS觸發(fā)器()。
⑶置“0”(b)置“1”(c)保持原狀態(tài)
當(dāng)RD=SD=S=R="1”
時,RS觸發(fā)器的新狀態(tài)
為(
(b)“1
3.觸發(fā)器輸出的狀態(tài)取決于()。
(a)輸入信號(b)電路的原始狀態(tài)(c)輸入信號
和電路的原始狀態(tài)
c
JQ國逞輯電路圖中C.J、K的波形。當(dāng)
初的瞬間為
Q?0”時,輸出[端是“O'
II||?
(
"b)/1⑹心
—
,2
J事如圖所示,分析圖中C,J,K的
“],,
波式T啰狀態(tài)為“0”時,喻出Q是
flptQ
的RD)。
(a)h(b)
t2
6.邏輯電路如圖所示,A="0”時,脈沖來
到后D觸發(fā)器()o
(a)能(b)置“0”(c)置
a,
A-----
7、觸發(fā)器連接如下圖所示,則具有(
)o
(a)V—oQ司能(b)D觸發(fā)器功能(c)T
,觸^技~器一>CQ3—
8、T觸發(fā)器的狀態(tài)表為()o
TTT
0升1Qn+1QZT+1
000Q0Q
1111
QQn
(a)(b)
二)
9、可控RS觸發(fā)器的狀態(tài)表為()o
sR
5b4^+1力4。加1Q/i
00Q,10000Qn
010010010
(C)
10、邏較J+攸■he圖所示,它具有()o
Q能(b)T觸發(fā)器功能(c)T
,觸發(fā)I器加0
Q
RD
11.某主從型JK觸發(fā)器,當(dāng)J=K='T時,C端的頻率f=20
0Hz,則Q的頻率為()o
(a)
功能
基本
13.下圖邏輯電路如圖所示,分析RD,SD
的波刑用初始狀態(tài)為“0”時,輸出Q是“1”
的零
殺(c)t3
,2A
14.邏輯電路如圖所示,A="0”時,脈沖來
到后JK觸發(fā)器()o
置“0”(c)置“1”
15.邏輯電路如圖所示,分析C的波形,當(dāng)
圖2網(wǎng)3
脈畫毛廠^^_[^_^_肉_^_[^_^_(01_
的S波形。I圖發(fā)器,K
阻卻觸吏童1圖b界主隊眸觸-發(fā)-皋------1
Q_______________________Q
2.基本RS觸黑星的產(chǎn)卡狀態(tài)為“0”,根
:~/』出Q的波形,并
據(jù)給出0。且勺波期
—soQ入-
列出一$RDQ
Q-
+6V
KA
&
&圄平干試^
萬一年;??上067…門…電…路…的”
商評以1.4V)o
Q
齊各的功能,列出真值表。
y
R、S信號波形如圖所
Q
;觸發(fā)器如圖所示,試分析其工
Q
CP、J、K信號如圖
Af示,已知CP加A的波形,畫出觸發(fā)器
CP?ci
K
Q端+Q。初始狀態(tài)為Oo
AJ:::;iLLurn
9、用適當(dāng)?shù)倪壿嬮T,將D觸發(fā)器轉(zhuǎn)換成T觸發(fā)器、RS觸
發(fā)器和JK觸發(fā)器。
解:
時序邏輯電路
教學(xué)內(nèi)容:
1、時序電路的差不多分析和設(shè)計方法
(1)差不多分析方法(2)差不多設(shè)計方法
2.計數(shù)器
(1)特點和分類(2)二進(jìn)制計數(shù)器(3)十進(jìn)制計數(shù)器(4)
N進(jìn)制計數(shù)器
3、寄存器
寄存器的要緊特點和分類(2)差不多寄存器(3)移位
寄存器(4)移位寄存器型計數(shù)器
4、順序脈沖發(fā)生器(1)一樣步驟(2)設(shè)計舉例
重點難點:
把握時序電路的特點和分析方法,能熟練地按照給定電
路,用各種方法分析電路功能,畫出狀態(tài)出表和狀態(tài)圖時序圖。
教學(xué)要求:
1.把握時序邏輯電路的定義及同步時序電路的分析與設(shè)
計方法和一樣步驟。
2.懂得時序可路各方程組(輸出方程組、驅(qū)動方程組、狀
態(tài)方程組),狀態(tài)轉(zhuǎn)換表、狀態(tài)轉(zhuǎn)換圖及時序圖在分析和設(shè)計
時序電路中的重要作用。
3.熟知計數(shù)器、寄存器、移位寄存器等常見時序電路功能
特點,會用集成計數(shù)器構(gòu)成任意進(jìn)制計數(shù)器。
一.單項選擇題
1、分析某時序邏輯電路的狀態(tài)表,判定
它是()o
(a)移位寄存器(b)二進(jìn)制計數(shù)器⑹
十進(jìn)制計數(shù)器
C
Q?e,0
0000
1001
2011
3111
4110
Q,5102c
600)
2舊輯1電所示,事渣態(tài)為“0
Qi□Q)D。
0”,當(dāng):個C%的新狀態(tài)為()o
C11
aRDQ)RD
(a)07J(b)11(c)](
3.某計數(shù)器最大輸入脈沖數(shù)為12,組成
該計數(shù)器所需最少的觸發(fā)器個數(shù)為()o
(a)2(b)3(c)4
4.一位十進(jìn)制計數(shù)器由()位二進(jìn)
制計數(shù)器組成。
(a)2(b)3(c)4
5.邏輯電路如圖所示,當(dāng)A="0",B=“l(fā)”時,
(c)
置
6.寄存器與計數(shù)器的主要區(qū)別是(
)o
(a)寄存器具有記憶功能,而計數(shù)器沒
有
(b)寄存器只能存數(shù),不能計數(shù),計數(shù)器不僅
能連續(xù)計數(shù),也能存數(shù)
(C)寄存器只能存數(shù),I-數(shù)器只能計數(shù),
不能存數(shù)
7、移位寄存器與數(shù)碼寄存器的區(qū)別是
()。
(a)前者具有移位功能,后者則沒有
前者不具有移位功能,后者則有
數(shù)功能
D
()o
存器(c)
移C
RD
9、分析某時序邏輯電路的狀態(tài)表,判定
它是()o
(a)移位寄存器(b)二進(jìn)制計數(shù)器⑹
十進(jìn)制計數(shù)器
C02)
0000
1001
2011
3111
4110
5100
6000
1
步十
13.分析時序邏輯電路的狀態(tài)表,判定
它是()o
(a)減法計數(shù)器(b)移位寄存器⑹加
法計數(shù)器
CQ儲Q。
0000
1001
2010
3011
4100
5101
6110
7111
8000
14.計數(shù)器是一種()。
(a)組合邏輯電路(b)時序邏輯電路(c)
脈沖整形電路
6寄存器是一種()o
(a)存放數(shù)碼的時序邏輯電路
(b)實現(xiàn)計數(shù)的時序邏輯電路
(c)實現(xiàn)編碼的組合邏輯電路
16.同步計數(shù)器和異步計數(shù)器的不同點
是()o
(a)前者各觸發(fā)器是同步進(jìn)位的,后者則
不同步
(b)前者由JK端接受計數(shù)信號,后者則
由時鐘脈沖端接受計數(shù)信號
(c)前者計數(shù)慢,后者十?dāng)?shù)快
二.非客觀題
1、列出邏揖電路圖的狀態(tài)表,寫出輸出F
的邏輯式。已知C脈沖的波形圖,畫出,及
電波形試畫
。
器初始狀態(tài)為
)
O
■
脈沖
及C
路圖
輯電
5.邏
示,
圖所
形如
的波
表,
狀態(tài)
出其
并列
形,
的波
出
出
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 酒店集團(tuán)總經(jīng)理招聘考試題目解析
- 房地產(chǎn)經(jīng)紀(jì)人面試考核內(nèi)容與技巧
- 輕型安全掛鎖項目可行性研究報告(總投資17000萬元)(70畝)
- 深度解析(2026)《GBT 19215.4-2017電氣安裝用電纜槽管系統(tǒng) 第2部分:特殊要求 第4節(jié):輔助端 》
- 光伏模擬器項目可行性分析報告范文
- 汽車維修工面試問題與答案解析
- 技能培訓(xùn)師考試題庫
- 深度解析(2026)《GBT 18948-2017內(nèi)燃機冷卻系統(tǒng)用橡膠軟管和純膠管 規(guī)范》
- 深度解析(2026)《GBT 18839.3-2002涂覆涂料前鋼材表面處理 表面處理方法 手工和動力工具清理》
- 深度解析(2026)GBT 18778.1-2002產(chǎn)品幾何量技術(shù)規(guī)范(GPS) 表面結(jié)構(gòu) 輪廓法 具有復(fù)合加工特征的表面 第1部分濾波和一般測量條件
- 視屏號認(rèn)證授權(quán)書
- 建材行業(yè)銷售代表工作報告
- 預(yù)包裝食品食品安全管理制度
- 一例脊髓損傷患者個案護(hù)理匯報
- 思想道德與法治智慧樹知到期末考試答案章節(jié)答案2024年山東農(nóng)業(yè)大學(xué)
- 村衛(wèi)生室業(yè)務(wù)指導(dǎo)計劃
- 神經(jīng)遞質(zhì)乙酰膽堿的發(fā)現(xiàn)
- 醫(yī)院布草洗滌服務(wù)方案(技術(shù)方案)
- 游戲:看表情符號猜成語PPT
- 手術(shù)室醫(yī)療廢物的管理
- 普通機床主傳動系統(tǒng)的設(shè)計課程設(shè)計說明書
評論
0/150
提交評論