計算機(jī)組成原理測試練習(xí)題(含答案)_第1頁
計算機(jī)組成原理測試練習(xí)題(含答案)_第2頁
計算機(jī)組成原理測試練習(xí)題(含答案)_第3頁
計算機(jī)組成原理測試練習(xí)題(含答案)_第4頁
計算機(jī)組成原理測試練習(xí)題(含答案)_第5頁
已閱讀5頁,還剩33頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

(CA、立即尋址B、變址尋址C、間接尋址D、寄存器尋址1664KB,按字編址,它們尋址范圍是(C) 某一RAM512*8位,除電源和接地端外該芯片引線的最少數(shù)目是(C) C.縮短指令長度,擴(kuò)大尋址空間,提高編程靈活性D.提供擴(kuò)展操作碼的可能并降低指 B) RISC是 CPU響應(yīng)中斷的時間是_C B.取指周期結(jié)束;C.執(zhí)行周期結(jié)束;D.間址周期結(jié)束。 A兩級存儲器組成。DMA訪問主存時,讓CPU處于等待狀態(tài),等DMA的一批數(shù)據(jù)訪問結(jié)束后,CPU再恢復(fù)工作,這種情況稱作A 停止CPU訪問主存;B.周期挪用;C.DMACPU交替訪問;D.DMA浮點數(shù)的表示范圍和精度取決于 。 A.被選中設(shè)備的地址;B.傳送數(shù)據(jù)的起始地址; 。13.在獨立請求方式下,若有N個設(shè)備,則 B。14.主存和CPU之間增加高速緩沖存儲器的目的 A.解決CPU和主存之間的速度匹配問題;B15.在計數(shù)器定時查詢方式下,若計數(shù)從0開始,則A 17.直接尋址的無條件轉(zhuǎn)移指令功能是將指令中的地址碼送入A A.PC;B.地址寄存器;C.累加器;D.ACC。18.響應(yīng)中斷請求的條件是B D.CPU提出中斷 A.程序查詢方式;B.中斷方式;C.DMA方式;D.通道。一個節(jié)拍信號的寬度是指 二、填空題(201分DMA方式中,CPUDMA控制器通常采用三種方法來分時使用主CPU訪問主、周期挪用DMACPU交替訪問主存8位(1位階符24位(1位數(shù)符32位二進(jìn)制補碼浮點規(guī)格化數(shù)2127(1-23)2-1292-128(-2-1-2-23),最小負(fù)數(shù)為-21273、虛擬存儲器中常用的存儲管理方式有頁式虛擬存儲,_段式虛 T160ns﹑T250ns﹑T390ns﹑T480ns。則加法器流水線的時鐘周期至少為90ns。如果采用同樣的邏輯電路,但不是流水線方式,則浮點加法所需的時間為280ns。系統(tǒng)總線按傳輸信息的不同分為地址總線、數(shù)據(jù)、控 半導(dǎo)體SRAM靠觸發(fā)器_存儲信息,半導(dǎo)體DRAM靠_電容 動態(tài)RAM的刷新方式通常有 CPU能直接訪問cache 和主存 四、名詞解釋(210分CACHE的目的是提高存儲系統(tǒng)的速度。3CPU運行主程序時,接受到非預(yù)期的中斷請求,CPU暫?,F(xiàn)五、簡答題(530分3、與RAM相比ROM答:地址譯碼。選取接口中有關(guān)寄存器,也就是選擇了I/O②④1、設(shè)X=26/32,Y=--15/32,采用二進(jìn)制變形補碼計算[X+Y]補=?解:設(shè)X=26/32,Y=--15/32,采用二進(jìn)制變形補碼計算[X+Y]補=?并討論計算結(jié)果。 Y=-0.011112、X=00110011,Y=10011110,求X∧Y=?X∨Y解:X∧Y=000100101241K×1RAM芯片組成.16(4)(圖略16256KW,其中ROM00000H~OFFFFH,其余地址空間為RAM。請用如下存貯芯片為該機(jī)設(shè)計一個存儲器:32K*16ROM64K*16RAMRAMROMCPU連接的邏輯框圖ROM 2片,需 什么是CPU?CPUCPU(寄存器級)ADDR1,(R2)的讀取與執(zhí)計算機(jī)組成原理試題(一選擇題(201分 I/O總線、主存總統(tǒng)和DMA C.DMA方式; 11 ; 4位(1位12位(1位5位(1位11位(1位8位(1位8位(1位6位(1位12位(1位DMA方 也能向CPU “0 A.EPROM是可改寫的,因而也是隨機(jī)存儲器的一種;B.EPROM是可改寫的,但它不能用作為隨機(jī)存儲器用;C.EPROM只能改寫一次,故不能作為隨機(jī)存儲器用;D.EPROM是可改寫的,但它能用作為隨機(jī)存儲器用。 二、填空(201分設(shè)浮點數(shù)階碼為8位(含1位階符尾數(shù)為24位(含1位數(shù)符,則32位二進(jìn)制 ﹑T2=50ns﹑T3=90ns﹑T4=80ns。則加法器流水線的時鐘周期至少為 一個浮點數(shù),當(dāng)其尾數(shù)右移時,欲使其值不變,階碼必 。尾數(shù)右移 三、名詞解釋(102分)四、計算題(5分)8位(1位符號位A=9,B=13,計算[AB]補 五、簡答題(20分CPU相連?接口有哪些功能?(6分)六、問答題(15分)CPUW是寫控制標(biāo)志,R是讀控制標(biāo)志,R1和R2(8分)ALU完成(PC1→PC的操作(即ALU可以對它的一個1的運算。要求以最少的節(jié)拍寫出取指周期全部微操作命令及節(jié)拍安排。寫出指令A(yù)DD #α(#為立即尋址特征,隱含的操作數(shù)在ACC中)在執(zhí)行階段DMA接口主要由哪些部件組成?在數(shù)據(jù)交換過程中它應(yīng)完成哪些功能?畫出CPU16根地址線,8

用WR作讀寫控制信號(高電平為讀,低電平為寫。現(xiàn)有下列芯片及各種門電路(門電路自定CPU與存儲器的連接圖,要求:16K地址空間為用戶程序區(qū); Y7計算機(jī)組成原理試題答案(一一、選擇題(201分二、填空(201分 2.AB.程序計數(shù)器C.跳躍 D 三、名詞解釋(102分)CPU和主存之間增設(shè)的高速存儲器,它對用(5分)[A+B]補=1.1011110A+B=(-五、簡答題(20分1(42(6I/OCPU速度相差可能很大,通過接口可實現(xiàn)數(shù)據(jù)I/OCPU一般并行傳送,通過接口可實現(xiàn)數(shù)據(jù)串并格I/OCPU,通過接口可監(jiān)視設(shè)備的工作狀態(tài),并保存狀態(tài)信息,供CPU查詢。4(5根據(jù)IRMDR1616 其 OP操作碼,可完成105種操作MAD 其中OP、M=4MMAR22RXRB224M存儲空間。(15分)1(8由于(PC)+1→PCALU完成,因此PC的值可作為ALU的一個源操作數(shù),靠控制ALU做+1運算得到(PC)1,結(jié)果送至與ALU輸出端相連的R2,然后再送至PC。 (R1ACC)→R2;ACC通過總線送 2(7分)答:DMA接口主要由數(shù)據(jù)緩沖寄存器、主存地址計數(shù)器、字計數(shù)器、設(shè)備(2)(4)(5)(6)DMACPU申請程序中斷,報告一組數(shù)據(jù)傳送完畢。DMA工作過程流程如圖七、設(shè)計題(10分)

4K2K×8位ROM214K4K×4位RAM2(1(116K28K×8RAM(1分) 計算機(jī)組成原理試題(二一、選擇題(20120分 原 A隱含尋址B.立即尋址C.寄存器尋址D信息只用一條傳輸線,且采用脈沖傳輸?shù)姆绞椒Q為 A.串行傳輸B.并行傳輸C.并串行傳輸D. CPU響應(yīng)中斷的時間 B.取指周期結(jié)束C.執(zhí)行周期結(jié)束EPROM是 B.只讀存儲C.可編程的只讀存儲 下列數(shù)中最小的數(shù)是 A(1101001)2 B(52)8 C(133)8 D(30)16假定下列字符碼中有奇偶校驗位,但沒有數(shù)據(jù)錯誤,采用偶校驗的字符碼是 。 A堆棧尋址方式B.立即尋址方式C.隱含尋址方式D間 A.直 B.間 C.寄存器直 D.寄存器間 在CPU中跟蹤指令后繼地址的寄存器是 B.程序計數(shù)器C.指令寄存器D.狀態(tài)在集中式總線仲裁中,C B.計數(shù)器定時查詢C.獨立請求D.以上PCI總線的基本傳輸機(jī)制是 B.并行傳輸C.DMA式傳輸D.猝發(fā) 中斷服務(wù)子程序入口地址中斷服務(wù)子程序出口地址 CD-ROM 一 某計算機(jī)字長是16位,它的存儲容量是1MB,按字編址,它的尋址范圍是 二、填空題(7120分 四位二進(jìn)制補碼所能表示的十進(jìn)制整數(shù)范圍 。4.半導(dǎo)體SRAM 存儲信息,半導(dǎo)體DRAM 存儲信息。5.動態(tài)RAM的刷新方式通常 三種。6.完整的指令周期包括取指、 7.Cache和主存地址的映射方式 三、簡答題(2510分四、應(yīng)用題(51050分期,試問該機(jī)的平均指令執(zhí)行速度為多少MIPS?若機(jī)器主頻不變,但每個機(jī)器周期平均含理次序改為D,A,C,B(1)20s。8位(含一位符號位A+15,B24,求[A+B]補CPU16根地址線,8根數(shù)據(jù)線,并用-MREQ(低電平有效)作訪存控制信號,R/-W作讀寫命令信號(高電平為讀,低電評為寫88KX8位的RAM芯片與CPU(2(3)根據(jù)圖(1A13CPU斷線,并搭接到高電平上,將出現(xiàn)什么后果?計算機(jī)組成原理試題(二)1.B2.B3.D4.B5.A6.C7.C8.C9.B10.D11.C12.C13.C14.B15.CD17.B18.C19.A20.1.硬件系統(tǒng)軟件應(yīng)用軟件23+15164.5集中分散異步間址執(zhí)行中斷結(jié)構(gòu)數(shù)據(jù)控制7直接映射全相連組相連分)中斷服務(wù)(1分)中斷返回(1分)時鐘周期=1/8MHz=0.125×10-6125ns機(jī)器周期=125ns×2=250ns當(dāng)參數(shù)改變后:機(jī)器周期125ns×4=500ns=0.5μs平均指令周期=0.5μs×5=2.5μs2(1)DACB(5分3解:∵A=+15=+0001111,B=+24= 0,0011000,[-B]則[A-B]補=[A]補+[-B]補= ∴[A-B]補= 故A-B=-0001001=- 2)(2分 A13=1的地址空間,A13=0的另一半地址空間將永遠(yuǎn)訪問不到。若對A13=0的地址空間進(jìn)行訪問,只能錯誤地訪問到A13=1的對應(yīng)空間中去。計算機(jī)組成原理試題(三一.選擇題(120 年研制成功了第一臺電子數(shù)字計算機(jī)第一臺晶體管數(shù)字計算機(jī)于 Pentium微型計算機(jī)中乘除法部件位于 中。 。 C.RAM和ROM 。A(101001)2 B(52)8 C(2B)16 D(44)10 中,零的表示形式是唯一的。 某DRAM芯片,其存儲容量為512K×8位,該芯片的地址線和數(shù)據(jù)線數(shù)目為 。 。 堆棧尋址方式中,設(shè)A為累加寄存器,SP為堆棧指示器,Msp(A)→Msp(SP)-1→SPA(Msp)→A(SP)+1→SP B.(SP)+1→SP(Msp)→AC(SP)-1→SP(Msp)→A D(MpA)→P 。 。多媒體CPUD.多媒體CPUCISC 。 的微型計算機(jī)系統(tǒng)中外設(shè)可以和主存儲器單元統(tǒng)一編址因此可以不用I/O 。 。 采用DMA方式傳送數(shù)據(jù)時,每傳送一個數(shù)據(jù)就要用一個 。 臺具有SCSI接口的設(shè)備。 二.填空題(120在計算機(jī)術(shù)語中將A. 和B. 和在一起稱為CPU,而將CPU和C. 合計算機(jī)軟件一般分為兩大類:一類叫A. ,另一類叫B. 。操作系統(tǒng)屬于 類。主存儲器容量通常以MB表示,其中M=A. ,B=B. 表示,其中G=C. 。 和B. 、B. 、C. 計算機(jī)系統(tǒng)中,根據(jù)應(yīng)用條件和硬件資源不同,數(shù)據(jù)傳輸方式可采用A. 傳送、 傳送、C. 傳送。通道是一個特殊功能的A. 它有自己的B. 專門負(fù)責(zé)數(shù)據(jù)輸入輸出的傳輸并行I/O接口A. 和串行I/O接口B. 是目前兩個最具有權(quán)威性的標(biāo)準(zhǔn)接口三.簡答題(520四.應(yīng)用題(520已知:X=0.1011,Y=-0.0101,求[X/2]補,[X/4]補X]補Y/2]補,[Y/4]補Y]-[y]補=[-y]總共需要多少DRAMCPUAC,一個狀態(tài)條件寄存器和其它四個寄存601計算機(jī)組成原理試題(三)一.選擇題 2. 3. 4. 5. 6. 7.8. 9. 10. 11. 12. 13. 14.15. 16. 17. 18. 19. 20. B.81 C.復(fù) 閃速存儲器是高密度、非易失性的讀/寫半導(dǎo)體存儲器。從原理上看,它屬于ROMRAM(1)4.“1 [X/2]補= [X/4]補= [-X]補=[Y]補= [Y/2]補= [Y/4]補= [-Y]補=(1)(215-1)10=(32767)10(1-證:因為[x]補+[y]補=[x+y]xy[-y]補+[y]補=[-y+y]補0]補所以-[y]補=[-y](1)(A13─A04:16CS0─CS1544444CS0 A13A12A11(RD標(biāo)志置“1(EI以向CPU發(fā)出中斷請求;EI為“0”時,不能向CPU發(fā)出中斷請求,這(IRIR標(biāo)志為“1”時,表示設(shè)備發(fā)出了中斷請求。中斷屏蔽觸發(fā)器(IMCPU是否受理中斷或批準(zhǔn)中斷的標(biāo)志。IM標(biāo)志為“0”時,CPU可以受理外界的中斷請求,反之,IM標(biāo)志為“1”時,CPU不受理外界的中斷。(1)adPCPC→ARDR→指令寄存器IR存儲器讀:M→DR→ALU→ 存儲器寫:AC→DR→解:DMAI/ODMACPUCPUI/O6060751270000×2048/1024/1024=527MB計算機(jī)組成原理試題(四選擇題(120分 A.數(shù)值計 B.輔助設(shè) C.數(shù)據(jù)處 D.實時控 設(shè)X=—0.1011,則[X]補 B.馮.諾依曼C.帕斯 C.地址寄存器D.狀態(tài)條件寄存Pentium-3是一 A.64位處理 B.16位處理 C.準(zhǔn)16位處理器D.32位處理 棧址式,設(shè)A累器P為棧示器P為P示頂單。如果棧作動順是A,(P)1→。么棧作動序應(yīng) 。 D.(MSP)→A,(SP)- D.總線始終由CPU控制和管理18.在下述指令中,I為間接尋址, 指令包含的CPU周期數(shù)最多。 B.ADD C.STAI D.JMP 二.填空題(120計算機(jī)軟件一般分為兩大類一類叫A. ,另一類叫B. 類。一位十進(jìn)制數(shù)用BCD碼表示需A. 位二進(jìn)制碼用ASCII碼表示需B. 主存儲器容量通常以KB表示,其中K=A. 和 由于存儲器芯片的容量有限,所以往往需要在A. 和B. 存儲器和CPU連接時,要完成A. 的連接和C. 操作控制器的功能是根據(jù)指令操作碼和A. 完成B. 三.簡答題(520應(yīng)用題(540 10 8 X2進(jìn)行變址;X=3(PC)=1234H(X1)=0037H,(X2)=1122H,請確定下列指令的有效地址(均用十六進(jìn)制表示,H)

浮點數(shù)格式如下:1位階符,6位階碼,1位數(shù)符,8位尾數(shù),請寫出浮點數(shù)所能表4800RAM?CPU計算機(jī)組成原理試題(四)一. 10.A11.A 15.A16.A 二.A.系統(tǒng)軟件B.應(yīng)用軟件C. B.存儲周期C.存儲器帶 A.地址線B.數(shù)據(jù)線CA.時序信號B.四 應(yīng)用1.原 3.(1(3545(2(34

(4(34

4.-4. 若 每個數(shù)據(jù)位時間長度T=1/4800=0.208ms8×480=3840CPUCPU計算機(jī)組成原理試題(五(220分137.25,則相應(yīng)的二進(jìn)制數(shù)是( (C) 2、若

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論