Allegro和ADS的聯(lián)合仿真-使用ADS_DFI_第1頁
Allegro和ADS的聯(lián)合仿真-使用ADS_DFI_第2頁
Allegro和ADS的聯(lián)合仿真-使用ADS_DFI_第3頁
Allegro和ADS的聯(lián)合仿真-使用ADS_DFI_第4頁
Allegro和ADS的聯(lián)合仿真-使用ADS_DFI_第5頁
已閱讀5頁,還剩16頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、Allegro和ADS的聯(lián)合仿真Allegro軟件版本16.6.ADS的軟件版本:ADS20121,采用ADS自帶的工具Allegro DFI files將PCB導(dǎo)入到ADS中,具體的步驟如下。1,在Allegro中使用ADS的腳本插件。 點擊file-Script,出現(xiàn)如下的對話框。在打開文件的路徑中輸入:C:AgilentADS2012_08ialscripts(其中c: Agilent為軟件的安裝路徑)注意需要選中change directory。3,點擊replay出現(xiàn)如下的對話框在標紅的地方寫入ADS的LICENCE的地址。點擊setup后,出現(xiàn)如下的對話框點擊確認,關(guān)閉Allegr

2、o,重新啟動后,看到Allegro的目錄中出現(xiàn)2,將PCB文件導(dǎo)入到ADS中。1,對導(dǎo)入工具進行設(shè)置。點擊Export to ADS-set up,彈出如下的對話框。選擇sample fine setting B.2,選擇需要導(dǎo)入的走線,過孔和焊盤。點擊Export to ADS-Select Traces。彈出如下的對話框。1,選擇走線,采用Pick Nets。將需要仿真的走線選中,同時需要選擇射頻走線的參考地。2,選擇層疊的對應(yīng)關(guān)系。3,將需要仿真的部分從PCB中挖出來,不需要做整版的仿真,為了能將區(qū)域顯示出來,需要打開此層。編輯需要仿真的區(qū)域如下:4,導(dǎo)入需要仿真的元器件以及PIN的管腳

3、。5,自動創(chuàng)建Port4,保存設(shè)置的狀態(tài)。Export to ADS-state-save state.5,導(dǎo)出所選擇的部分。Export to ADS-Export-Select as.保存為后綴為.ads的文件。3,在ADS軟件中導(dǎo)入版圖文件。打開ADS的layout,選擇file-import,注意file type選擇ESG Archive Format.導(dǎo)入中選取后綴為_a的文件。導(dǎo)入成功后如下圖。4,設(shè)置仿真所需要的信息。1,點擊EM SIMULATION SETUP.出現(xiàn)如下的對話框。1,點擊Substrate editor,出現(xiàn)如下對話框,對單板介質(zhì)進行設(shè)置。點擊file -import 導(dǎo)入層疊結(jié)構(gòu)slm文件。設(shè)置每一層的介質(zhì)。3,增加端口port。并卻設(shè)置端口所在的層。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論