計(jì)算機(jī)組成原理精彩試題集(含問題詳解)_第1頁
計(jì)算機(jī)組成原理精彩試題集(含問題詳解)_第2頁
計(jì)算機(jī)組成原理精彩試題集(含問題詳解)_第3頁
計(jì)算機(jī)組成原理精彩試題集(含問題詳解)_第4頁
計(jì)算機(jī)組成原理精彩試題集(含問題詳解)_第5頁
已閱讀5頁,還剩11頁未讀 繼續(xù)免費(fèi)閱讀

付費(fèi)下載

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

千里之行,始于足下讓知識(shí)帶有溫度。第第2頁/共2頁精品文檔推薦計(jì)算機(jī)組成原理精彩試題集(含問題詳解)計(jì)算機(jī)組成原理試題一

一、單項(xiàng)挑選題(從下列各題四個(gè)備選答案中選出一個(gè)正確答案,并將其寫在題干前面的括號(hào)。)

1.若十進(jìn)制數(shù)據(jù)為137.5則其八進(jìn)制數(shù)為(B)。

A、89.8

B、211.4

C、211.5

D、1011111.101

2.若x補(bǔ)=0.1101010,則x原=(A)。

A、1.0010101

B、1.0010110

C、0.0010110

D、0.1101010

3.若采納雙符號(hào)位,則發(fā)生正溢的特征是:雙符號(hào)位為(B)。

A、00

B、01

C、10

D、11

4.原碼乘法是(A)。

A、先取操作數(shù)肯定值相乘,符號(hào)位單獨(dú)處理

B、用原碼表示操作數(shù),然后直接相乘

C、被乘數(shù)用原碼表示,乘數(shù)取肯定值,然后相乘

D、乘數(shù)用原碼表示,被乘數(shù)取肯定值,然后相乘

5.為了縮短指令中某個(gè)地址段的位數(shù),有效的辦法是實(shí)行(C)。

A、立刻尋址

B、變址尋址

C、間接尋址

D、寄存器尋址

6.下列數(shù)中,最小的數(shù)是(A)。

A.(101001)2B.(52)8C.(2B)16D.45

7.下列數(shù)中,最大的數(shù)是(D)。

A.(101001)2B.(52)8C.(2B)16D.45

8.下列數(shù)中,最小的數(shù)是(D)。

A.(111111)2B.(72)8C.(2F)16D.50

9.已知:X=-0.0011,Y=-0.0101。(X+Y)補(bǔ)=(A)。

A.1.1100B.1.1010

C.1.0101D.1.1000

10.一個(gè)512KB的存儲(chǔ)器,地址線和數(shù)據(jù)線的總和是(C)。

A.17B.19C.27D.36

11.某計(jì)算機(jī)字長是16位它的存儲(chǔ)容量是64KB,按字編址,它們尋址圍是(C)。

A.64KB.32KBC.32KD.16KB

12.某一RAM芯片其容量為512*8位,除電源和接地端外該芯片引線的最少數(shù)目是(C)。

A.21

B.17

C.19

D.20

12.計(jì)算機(jī)存儲(chǔ)器可以采納(A)。

A.RAM和ROM

B.惟獨(dú)ROM

C.惟獨(dú)RAM

D.RAM和SAM

13.單地址指令中為了完成兩個(gè)數(shù)的算術(shù)操作,除地址碼指明的一個(gè)操作數(shù)外,另一個(gè)數(shù)常需采納(C)。

A.堆棧尋址方式

B.立刻尋址方式

C.隱含尋址方式

D.間接尋址方式

14.零地址運(yùn)算指令在指令格式中不給出操作數(shù)地址,因此它的操作數(shù)來自(B)。

A.立刻數(shù)和棧頂

B.棧頂和次棧頂

C.暫存器和棧頂

D.寄存器和存單元

15.指令系統(tǒng)中采納不同尋址方式的目的主要是(C)。

A.實(shí)現(xiàn)存儲(chǔ)程序和程序控制

B.可以直接拜訪外存

C.縮短指令長度,擴(kuò)大尋址空間,提高編程靈便性

D.提供擴(kuò)展操作碼的可能并降低指令譯碼難度

16.用于對(duì)某個(gè)寄存器中操作數(shù)的尋址方式稱為(C)尋址。

A.直接

B.間接

C.寄存器直接

D.寄存器間接

17.寄存器間接尋址方式中,操作數(shù)處在(B)。

A.通用寄存器

B.儲(chǔ)藏單元

C.程序計(jì)數(shù)器

D.堆棧

18.RISC是(A)的簡稱。

A.精簡指令系統(tǒng)計(jì)算機(jī)

B.大規(guī)模集成電路

C.復(fù)雜指令計(jì)算機(jī)

D.超大規(guī)模集成電路

19.CISC是(C)的簡稱。

A.精簡指令系統(tǒng)計(jì)算機(jī)

B.大規(guī)模集成電路

C.復(fù)雜指令計(jì)算機(jī)

D.超大規(guī)模集成電路

20.中心處理器是指(C)。

A.運(yùn)算器B.控制器C.運(yùn)算器和控制器存儲(chǔ)器D.運(yùn)算器和控制器

21.在CPU中跟蹤指令后繼地址的寄存器是(B)

A.主存地址寄存器

B.程序寄存器

C.指令寄存器

D.狀態(tài)條件寄存器

22.CPU用寄存器的位數(shù)取決于(B)。

A.存儲(chǔ)容量

B.機(jī)器字長

C.指令的長度

D.CPU的管腳數(shù)

23.同步控制是(C)。

A.只適用于CPU控制的方式

B.只適用于外圍設(shè)備控制的方式

C.由統(tǒng)一時(shí)序信號(hào)控制的方式

D.全部指令執(zhí)行時(shí)光都相同的方式

24.異步控制常用于(A)作為其主要控制方式。

A.在單總線結(jié)構(gòu)計(jì)算機(jī)中拜訪主存與外圍設(shè)備時(shí)

B.微型機(jī)的CPU控制中

C.組合規(guī)律控制的CPU中

D.微程序控制器中

25.為了縮短指令中某個(gè)地址段的位數(shù),有效的辦法是實(shí)行(C)。

A、立刻尋址

B、變址尋址

C、間接尋址

D、寄存器尋址

二、推斷題(推斷下列各題的正誤。對(duì)的打“√”,錯(cuò)的打“×”,若錯(cuò)誤必需加以改正。每題1分,計(jì)10分)

1、存儲(chǔ)單元是存放一個(gè)二進(jìn)制信息的存貯元?!?/p>

2、計(jì)算機(jī)輔助設(shè)計(jì)簡稱CAD?!?/p>

3、集中式總線控制中,定時(shí)查詢方式的響應(yīng)速度最快?!?/p>

4、主程序運(yùn)行時(shí)何時(shí)轉(zhuǎn)向?yàn)橥庠O(shè)服務(wù)的中斷服務(wù)程序是預(yù)先支配好的?!?/p>

5、時(shí)序電路用來產(chǎn)生各種時(shí)序信號(hào),以保證囫圇計(jì)算機(jī)協(xié)調(diào)地工作?!?/p>

6、采納下址字段法控制微程序執(zhí)行挨次的微程序控制器中,一定要有微程序計(jì)數(shù)器?!?/p>

7、主存儲(chǔ)器中采納雙譯碼結(jié)構(gòu)的主要目的是提高存取速度。×

8、集中式總線控制中,定時(shí)查詢方式下,各設(shè)備的優(yōu)先級(jí)是固定不變的?!?/p>

9、引入虛擬存儲(chǔ)系統(tǒng)的目的是提高存儲(chǔ)速度?!?/p>

10、DMA方式舉行外設(shè)與主機(jī)交換信息時(shí),不需要向主機(jī)發(fā)出中斷哀求。×

11、CPU以外的設(shè)備都稱外部設(shè)備?!?/p>

12、第三代計(jì)算機(jī)所用的基本器件是晶體管?!?/p>

13、奇偶校驗(yàn)可以訂正代碼中浮現(xiàn)的錯(cuò)誤?!?/p>

14、用微指令的分段譯碼法設(shè)計(jì)微指令時(shí),需將具有相斥性的微命令組合在同一字段?!?/p>

15、CPU拜訪存儲(chǔ)器的時(shí)光是由存儲(chǔ)器的容量打算的,存儲(chǔ)容量與越大,拜訪存儲(chǔ)器所需的時(shí)光越長?!?/p>

四、名詞解釋(每題2分,共10分)

1、存儲(chǔ)程序的工作方式:將計(jì)算機(jī)需舉行的工作事先編寫成程序,存入計(jì)算機(jī)中,運(yùn)行程序時(shí)計(jì)算機(jī)自動(dòng)舉行工作。

2、高速緩沖存儲(chǔ)器:介于CPU與主存之間,速度較快、容量較小、價(jià)格較貴的存儲(chǔ)器,引入CACHE的目的是提高存儲(chǔ)系統(tǒng)的速度。

3、程序中斷的工作方式:在CPU運(yùn)行主程序時(shí),接受到非預(yù)期的中斷哀求,CPU暫?,F(xiàn)行工作轉(zhuǎn)向?yàn)橹袛喟蠓?wù),待服務(wù)完畢后回到住程序繼續(xù)執(zhí)行。

4、系統(tǒng)總線:銜接機(jī)器部各大部件的信息公共通道。

5、微程序:用于解釋機(jī)器指令的若干條微指令的有序集合。

6、(磁盤的)數(shù)據(jù)傳輸率:單位時(shí)光傳送的二進(jìn)制信息的字節(jié)數(shù)。

7、DMA方式:單位時(shí)光傳送的二進(jìn)制信息的字節(jié)數(shù)。

8、隨機(jī)存取方式:一定的硬件和一定的軟件組成的有機(jī)整體。

五、簡答題(每小題5分,共30分)

1、說你認(rèn)為計(jì)算機(jī)系統(tǒng)中的硬件和軟件在規(guī)律功能等價(jià)嗎?為什么?

答:軟件與硬件的規(guī)律功能是等效的,但性能不相同。

2、什么是運(yùn)算器?它的主要由哪幾個(gè)功能部件組成?

答:運(yùn)算器是舉行算術(shù)規(guī)律運(yùn)算的部件。它主要由加法器、通用寄存器、標(biāo)志寄存器等部件組成。

3、與RAM相比ROM有何特點(diǎn)?

答:ROM掉電后信息不會(huì)走失,但其中的信息只能讀不能任憑寫。

4、與程序中斷控制方式相比DMA控制方式有何特點(diǎn)?

答:速度快。響應(yīng)快、優(yōu)先級(jí)高、處理快、無須現(xiàn)場庇護(hù)和現(xiàn)場的恢復(fù)。但是應(yīng)用圍沒有程序中斷控制方式廣。

5、微程序控制的基本思想是:把指令執(zhí)行所需要的全部控制信號(hào)存放在控制存儲(chǔ)器中,需要時(shí)從這個(gè)存儲(chǔ)器中讀取,即把操作控制信號(hào)編成微指令,存放在控制存儲(chǔ)器中。一條機(jī)器指令的功能通常用許多條微指令組成的序列來實(shí)現(xiàn),這個(gè)微指令序列稱為微程序。微指令在控制存儲(chǔ)器中的存儲(chǔ)位置稱為微地址。

6、同種類的外設(shè)部設(shè)備接入計(jì)算機(jī)系統(tǒng)時(shí),應(yīng)解決哪些主要問題?

答:數(shù)據(jù)格式、地址譯碼、控制信息的組織和狀態(tài)信息的反饋。

7、中斷接口普通包含哪些基本組成?簡要說明它們的作用。

答:①地址譯碼。選取接口中有關(guān)寄存器,也就是挑選了I/O設(shè)備;

②命令字/狀態(tài)字寄存器。供CPU輸出控制命令,調(diào)回接口與設(shè)備的狀態(tài)信息;

③數(shù)據(jù)緩存。提供數(shù)據(jù)緩沖,實(shí)現(xiàn)速度匹配;

④控制規(guī)律。如中斷控制規(guī)律、與設(shè)備特性相關(guān)的控制規(guī)律等。

8、加快中心處理器與主存之間傳輸信息的措施有哪些?

六、綜合題

1、設(shè)X=26/32,Y=--15/32,采納二進(jìn)制變形補(bǔ)碼計(jì)算[X+Y]補(bǔ)=?并研究計(jì)算結(jié)果。

解:設(shè)X=26/32,Y=--15/32,采納二進(jìn)制變形補(bǔ)碼計(jì)算

[X+Y]補(bǔ)=?并研究計(jì)算結(jié)果。

解:X=0.11010Y=-0.01111

[X+Y]補(bǔ)=0.010111

無溢出

2、X=00110011,Y=10011110,求X∧Y=?X∨Y=?

解:X∧Y=00010010

X∨Y=10111111

3、設(shè)有一個(gè)具有12位地址和4位字長的存儲(chǔ)器,問:

(1)該存儲(chǔ)器能存儲(chǔ)多少字節(jié)信息?

(2)假如存儲(chǔ)器由1K×1位RAM芯片組成.需要多少片?

(3)需要地址多少位作為芯片挑選?

(4)試畫出該存儲(chǔ)器的結(jié)構(gòu)圖。

解:

設(shè)有一個(gè)具有12位地址和4位字長的存儲(chǔ)器,

(1)該存儲(chǔ)器能存儲(chǔ)2K字節(jié)信息。

(2)假如存儲(chǔ)器由1K×1位RAM芯片組成.需要16片。

(3)需要地址2位作為芯片挑選。

(4)(圖略)

4.某機(jī)字長16位,存總?cè)萘繛?56KW,其中ROM占地址圍為00000H~OFFFFH,其余地址空間為RAM。請用如下存貯芯片為該機(jī)設(shè)計(jì)一個(gè)存儲(chǔ)器:

(1)ROM、RAM的容量各為多少?

(2)該主存的地址線、數(shù)據(jù)線各為多少根?

(3)用容量為32K*16的ROM芯片和64K*16的RAM芯片構(gòu)成該存儲(chǔ)器,需要RAM和

ROM芯片各幾片?

(4)畫出存儲(chǔ)器結(jié)構(gòu)及其與CPU銜接的規(guī)律框圖

解:

(1)ROM64KRAM192K

(2)數(shù)據(jù)線有16根,地址線有18根。

(3)需ROM2片,需RAM3片。

(4)(圖略)

5.什么是CPU?CPU主要由哪些寄存器級(jí)的部件組成?

CPU是計(jì)算機(jī)中舉行算術(shù)規(guī)律運(yùn)算和指揮協(xié)調(diào)機(jī)器各大部件工作的部件。

IR、PSW、GR、ALU、PC等。

(圖略)

6.畫出單總線CPU部框圖(寄存器級(jí)),擬出加法指令A(yù)DDR1,(R2)的讀取與執(zhí)行流程。源尋址方式采納寄存器間址方式。

解:

計(jì)算機(jī)組成原理試題二

一、挑選題(共20分,每題1分)

1.CPU響應(yīng)中斷的時(shí)光是_C_____。

A.中斷源提出哀求;B.取指周期結(jié)束;C.執(zhí)行周期結(jié)束;D.間址周期結(jié)束。2.下列說法中___c___是正確的。

A.加法指令的執(zhí)行周期一定要訪存;B.加法指令的執(zhí)行周期一定不訪存;

C.指令的地址碼給出存儲(chǔ)器地址的加法指令,在執(zhí)行周期一定訪存;

D.指令的地址碼給出存儲(chǔ)器地址的加法指令,在執(zhí)行周期不一定訪存。

3.垂直型微指令的特點(diǎn)是___c___。

A.微指令格式垂直表示;B.控制信號(hào)經(jīng)過編碼產(chǎn)生;

C.采納微操作碼;D.采納微指令碼。

4.基址尋址方式中,操作數(shù)的有效地址是___A___。

A.基址寄存器容加上形式地址(位移量);B.程序計(jì)數(shù)器容加上形式地址;

C.變址寄存器容加上形式地址;D.寄存器容加上形式地址。

5.常用的虛擬存儲(chǔ)器尋址系統(tǒng)由____A__兩級(jí)存儲(chǔ)器組成。

A.主存-輔存;B.Cache-主存;C.Cache-輔存;D.主存—硬盤。

6.DMA拜訪主存時(shí),讓CPU處于等待狀態(tài),等DMA的一批數(shù)據(jù)拜訪結(jié)束后,CPU再恢復(fù)工作,這種狀況稱作__A____。

A.停止CPU拜訪主存;B.周期挪用;C.DMA與CPU交替拜訪;D.DMA。

7.在運(yùn)算器中不包含___D___。

A.狀態(tài)寄存器;B.?dāng)?shù)據(jù)總線;C.ALU;D.地址寄存器。

8.計(jì)算機(jī)操作的最小單位時(shí)光是__A____。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論