GSM手機(jī)基帶介紹_第1頁(yè)
GSM手機(jī)基帶介紹_第2頁(yè)
GSM手機(jī)基帶介紹_第3頁(yè)
GSM手機(jī)基帶介紹_第4頁(yè)
GSM手機(jī)基帶介紹_第5頁(yè)
已閱讀5頁(yè),還剩44頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

2023年10月13日1GSM手機(jī)基帶介紹2023年10月13日2GSM系統(tǒng)發(fā)展GSM手機(jī)基帶基本技術(shù)GSM手機(jī)基本結(jié)構(gòu)GSM手機(jī)功能框圖GSM手機(jī)基帶功能基帶芯片介紹外圍電路介紹2023年10月13日3時(shí)分多址單時(shí)隙提供數(shù)據(jù)業(yè)務(wù)9.6K多時(shí)隙數(shù)據(jù)業(yè)務(wù)能力增強(qiáng)40K172K(最大)后向兼容GSM碼分多址容量增大系統(tǒng)發(fā)展2023年10月13日4信源信源編碼信道編碼調(diào)制信宿信源解碼信道解碼解調(diào)信道干擾數(shù)字信息傳輸框圖基帶基本技術(shù)2023年10月13日5話音編碼

目的

在提供可接受話音質(zhì)量同時(shí),盡可能降低數(shù)據(jù)速率

技術(shù)

波形編碼優(yōu)良的話音質(zhì)量24k-32kbit/s

聲源編碼高效壓縮性400bit/s

混合編碼8k-16kbit/sRPE-LTP13kbit/s

算法實(shí)現(xiàn)

DSP基帶基本技術(shù)2023年10月13日6信道編碼

目的

改善傳輸過(guò)程中由噪聲和干擾造成的誤差,提高系統(tǒng)可靠性

技術(shù)分組碼卷積碼;線性碼非線性碼;二進(jìn)制碼多進(jìn)制碼

交織比特交織技術(shù)分散成群誤差趨于隨機(jī)分布,改善了碼組誤碼率的性能,降低了對(duì)編碼的總設(shè)計(jì)要求270kbit/s基帶基本技術(shù)2023年10月13日7調(diào)制

目的

使信號(hào)特性與信道特性相匹配

調(diào)制技術(shù)頻譜特性好(最小頻譜占用率,旁 瓣?。? 抗干擾抗衰落(包絡(luò)恒定)

技術(shù)GMSK歸一化帶寬BT=0.3

功能270kbit/sGMSKI、Q信號(hào)4.33MHz采樣DA模擬信號(hào)基帶基本技術(shù)2023年10月13日8自適應(yīng)均衡

目的

解決由多徑衰落引起的時(shí)延擴(kuò)展造成的高速傳輸時(shí)碼元間的干擾性

技術(shù)

Viterbi算法(用于接收數(shù)據(jù))

其它抗衰落技術(shù)分集合并 跳頻基帶基本技術(shù)2023年10月13日9手機(jī)基本結(jié)構(gòu)Z68主板2023年10月13日10手機(jī)基本結(jié)構(gòu)Z68主板BOTTOM面2023年10月13日11手機(jī)基本結(jié)構(gòu)Z68主板TOP面2023年10月13日12手機(jī)功能框圖模擬基帶芯片數(shù)字基帶芯片語(yǔ)音AD/DA射頻AD/DAGMSK調(diào)制器解調(diào)器均衡器協(xié)議棧&MMI部分Layer1協(xié)議GSMVocoder信道編解碼器交織/解交織加密/解密Burst形成天線射頻收&發(fā)SIM卡數(shù)據(jù)接口鍵盤(pán)SRAMFLASHLCD顯示蜂鳴器背光電源管理MICReceiver2023年10月13日13基帶基本功能GSM基帶信號(hào)處理系統(tǒng)基本外設(shè)功能

存儲(chǔ)器(Flash存儲(chǔ)器、SRAM)、鍵盤(pán)、LCD顯示、SIM卡、揚(yáng)聲器、麥克風(fēng)、蜂鳴器、震動(dòng)器、背光、服務(wù)指示燈、免提耳機(jī)、翻蓋檢測(cè)

供電:鋰離子電池、鋰聚合物電池、后備電池

充電:旅充、坐充外部接口:JTAG調(diào)試接口、UART串口、LCD模塊接口、鍵盤(pán)板接口

2023年10月13日14基帶芯片發(fā)展-TI2023年10月13日15數(shù)字基帶芯片(ULYSSE)2023年10月13日16ULYSSE-組成ARM處理器核及外圍模塊ARM7TDMIECPU(16/32bitsRISC處理器)+仿真單元21個(gè)外圍模塊DSP處理器核及外圍模塊LEAD(M16L80)+API+SPI+PLL+TIMER6個(gè)外圍模塊ClockSquarerCell通用外設(shè)2023年10月13日17ULYSSE-ARM核32比特或16比特指令流水線結(jié)構(gòu)附加的IceCrusher提供強(qiáng)大的調(diào)試功能2023年10月13日18ULYSSE-DSP核與TMS320C54系列DSP兼容M16L80:16KWordsRAM、80KWordsROMAPI、PLL、INTH、XIO、Timer、SerialPort、JTAGI/F工作時(shí)鐘:39~104MHz2023年10月13日19ARM外設(shè)-存儲(chǔ)器接口外部ARM存儲(chǔ)器訪問(wèn)管理ARM->API存儲(chǔ)器訪問(wèn)管理ARM->Rhea橋訪問(wèn)管理ARMnWAIT和訪問(wèn)控制標(biāo)志產(chǎn)生2023年10月13日20ARM外設(shè)-INTH16個(gè)中斷優(yōu)先級(jí)、可屏蔽FIQ&IRQ由ARMCLOCK模塊提供時(shí)鐘,可被關(guān)斷2023年10月13日21ARM外設(shè)-ARMIO16個(gè)GPIO每個(gè)IO可被配置為輸入或輸出模式,其中一個(gè)可被選做產(chǎn)生邊沿觸發(fā)中斷10個(gè)特殊IO,用于連接鍵盤(pán)矩陣(5×5)PWM信號(hào)控制蜂鳴器,占空比->發(fā)音頻率2023年10月13日22ARM外設(shè)-UWIRE符合MicroWire串行標(biāo)準(zhǔn)時(shí)鐘:可配置功能:驅(qū)動(dòng)LCD2023年10月13日23ARM外設(shè)-TIMER3個(gè)16比特定時(shí)器可配置為“AutoLoad”或“OneShot”第1個(gè)時(shí)鐘缺省配置為WatchDog2023年10月13日24ARM外設(shè)-UART/MODEM與16C750兼容軟、硬件流量控制由ARM核和DSP核共享功能:跟蹤調(diào)試信息程序下載2023年10月13日25ARM外設(shè)-SPI全雙工串行端口提供3個(gè)使能信號(hào)時(shí)鐘:可配置功能:訪問(wèn)OMEGA內(nèi)部REG2023年10月13日26ARM外設(shè)-TPU實(shí)時(shí)Sequencer按GSMTDMA時(shí)間基準(zhǔn),控制基帶處理內(nèi)部雙口RAM保存實(shí)時(shí)微指令2023年10月13日27ARM外設(shè)-TSP包括一個(gè)串行端口和一個(gè)并行端口串行端口與OMEGA之TSP接口并行端口用于控制RF2023年10月13日28ARM外設(shè)-RTC&ULPDRTC(RealTimeClock)ULPD(UltraLowPowerDevice)提供時(shí)間和日歷信息鬧鐘功能校準(zhǔn)管理DEEPSLEEPMODE維持深睡眠模式下的GSM時(shí)間2023年10月13日29ARM外設(shè)-PWT&PWL&LPGPWT(PulseWidthTonegenerator)PWL(Pseudo-noisepulseWidthLightmodulator)產(chǎn)生調(diào)頻信號(hào)驅(qū)動(dòng)蜂鳴器頻率范圍:349Hz~5276Hz產(chǎn)生脈寬可變信號(hào)驅(qū)動(dòng)LCD和鍵盤(pán)背光LPG(LedPulseGenerator)產(chǎn)生信號(hào)驅(qū)動(dòng)頂燈頂燈閃爍周期和持續(xù)時(shí)間可調(diào)2023年10月13日30ARM外設(shè)-I2C半雙工串行端口符合PhilipsI2C標(biāo)準(zhǔn)支持標(biāo)準(zhǔn)、快速傳輸模式差錯(cuò)校驗(yàn)2023年10月13日31ULYSSE-時(shí)鐘主時(shí)鐘:13MHz供給ARM和DSP使用慢時(shí)鐘:32.768KHz供給RTC、LPG、PWL、ULPD等使用2023年10月13日32ULYSSE-初始化流程1.外部復(fù)位信號(hào)(nRESPWRON)2.內(nèi)部復(fù)位信號(hào)(nRESET)產(chǎn)生:片內(nèi)三個(gè)復(fù)位信號(hào)(nRESET_32K、nRESET_DSP、nRESET_MCU)片外兩個(gè)復(fù)位信號(hào)(nRESET_OUT、FDP)硬件邏輯復(fù)位程序指針指向0000:0000,從Flash存儲(chǔ)器中取代碼執(zhí)行ARM代碼執(zhí)行釋放DSP的復(fù)位信號(hào)nRESET_DSP后,DSP從FF80h地址取復(fù)位中斷向量,開(kāi)始執(zhí)行程序代碼DSP代碼執(zhí)行2023年10月13日33模擬基帶芯片(OMEGA)與ULYSSE共同構(gòu)成GSM基帶套片內(nèi)含16個(gè)功能模塊功能強(qiáng)大、集成度高100-BallBGA封裝2023年10月13日34OMEGA-VBCVBC-VoiceBandCodec上行:語(yǔ)音輸入->VBC->VSP->ULYSSE下行:ULYSSE->VSP->VBC->語(yǔ)音輸出附加功能:可編程增益、音量控制、側(cè)音2023年10月13日35OMEGA-VREGVREG-VoltageRegulation5組LDOs、1個(gè)DC-DC、1個(gè)BBS為ULYSSE、OMEGA、存儲(chǔ)器及其他外圍設(shè)備提供電源2023年10月13日36OMEGA-MADCMADC-MonitoringADC10比特ADC10比特15字結(jié)果寄存器可監(jiān)測(cè)4個(gè)內(nèi)部模擬量、5(或3)個(gè)外部模擬量PowerDown功能支持觸摸屏2023年10月13日37OMEGA-VRPCVRPC-ReferenceVoltage/PoweronControl功能:檢查電源、檢測(cè)開(kāi)機(jī)狀態(tài)、控制SwitchON/OFF轉(zhuǎn)換邏輯產(chǎn)生中斷、產(chǎn)生緊急關(guān)機(jī)請(qǐng)求提供內(nèi)部參考電壓、電流和時(shí)鐘主要功能塊:DC功能塊電源控制功能塊

2023年10月13日38OMEGA-CKGClockgenerator一組分頻器,輸入為系統(tǒng)主時(shí)鐘為以下模塊提供時(shí)鐘:串行接口(BSP、USP、TSP)和總線控制器BBC輔助功能(MADC、AFC、APC)VBC電荷泵(ChargePump)SIM卡時(shí)鐘VREG時(shí)鐘2023年10月13日39OMEGA-AFCAFC-AutomaticFrequencyControl目標(biāo):控制VCO的頻偏,確保GSM13M主時(shí)鐘精度在0.1ppm精度:12比特動(dòng)態(tài)范圍:2.0V2023年10月13日40OMEGA-APCAPC-AutomaticPowerControl產(chǎn)生包絡(luò)信號(hào)控制無(wú)線突發(fā)脈沖的功率Rampup、Rampdown及功率等級(jí)由一個(gè)微小的處理器系統(tǒng)實(shí)現(xiàn)2023年10月13日41OMEGA-BCIBCI-BatteryChargerInterface功能:在微處理器的支持下,實(shí)現(xiàn)對(duì)主電池的充電控制;對(duì)可充電后備電池,控制主電池為其提供涓流涓流、恒流、恒壓電池監(jiān)控2023年10月13日42外圍電路-Flash接口ULYSSE

Flash存儲(chǔ)器Data[00

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論