2025年計算機(jī)組成原理與接口技術(shù)綜合試題集錦_第1頁
2025年計算機(jī)組成原理與接口技術(shù)綜合試題集錦_第2頁
2025年計算機(jī)組成原理與接口技術(shù)綜合試題集錦_第3頁
2025年計算機(jī)組成原理與接口技術(shù)綜合試題集錦_第4頁
2025年計算機(jī)組成原理與接口技術(shù)綜合試題集錦_第5頁
已閱讀5頁,還剩11頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

一、填空

L8086CPU從偶地址讀寫一種字時,需要一個總線周期,從奇地址讀寫一種字

時,需要一個總線周期。

2.假如CS=1200H,IP=FFOOH,則程序指令在內(nèi)存的實際地址(物理地址)

為o

3.8086/8088提供的能接受外部中斷祈求信號的引腳是和。

4.(接上題)兩種祈求信號的重要不一樣之處在于o

5.8086在最小模式的經(jīng)典配置有8086、8284、—和

6.8086有16位數(shù)據(jù)線,當(dāng)—腿的信號為—電位時,實現(xiàn)了高8位的數(shù)據(jù)傳播。

7.8086與8284A有哪三條信號腿相連接—,—,

8.8086/8088的標(biāo)志寄存器中的溢出標(biāo)志位是_F,中斷容許標(biāo)志位是_F。

9.8086/8088CPU內(nèi)部構(gòu)造按功能可提成兩部分,即和<>

10.8086CPU指令隊列長度為8088CPU指令隊列長度為

11.當(dāng)CPU進(jìn)行數(shù)據(jù)輸出時,D7/K為—電平,當(dāng)CPU進(jìn)行數(shù)據(jù)輸入時。7/斤為

電平。

12.當(dāng)存儲器的讀出時間不小于CPU所規(guī)定的時間時,為保證CPU與存儲器時序的

對的配合,就要運(yùn)用(8O86CPU)腿信號,使CPU插入一種等待狀態(tài)。

13.8086/8088的中斷響應(yīng)用2個總線周期,從—引腳輸出2個負(fù)脈沖。

14.8086CPU的數(shù)據(jù)線的位數(shù)為_位,I/O地址線的位數(shù)為_位。

15.當(dāng)8086/8088的引腳MV/麻接高電位時,便工作于模式;當(dāng)引腳MN/而又

接地時,便工作于—模式。

16.若8086CPU從3A217H存儲單元中讀取一種字要占用總線周期,若從

3A210H存儲單元中讀取一種字要占用一總線周期。

17.8086CPU復(fù)位時,總是從地址開始執(zhí)行程序。

18.在存儲器系統(tǒng)中,實現(xiàn)片選控制的措施有三種,它們是全譯碼選擇方式、

和O

19.CPU與外設(shè)進(jìn)行數(shù)據(jù)互換有、和程序控制方式三種控制方式。

20.CPU從I/O接口的中獲取外部設(shè)備的“忙”、“閑”和“準(zhǔn)備好”等信息。

CPU通過I/O接口中的控制端口(命令端口)向外設(shè)發(fā)出“啟動”和“停止”等信

號。

21.計算機(jī)CPU與輸入/輸出設(shè)備之間互換的信息包括、狀態(tài)信息

和三類信息O

22.8086CPU內(nèi)部構(gòu)造按功能可提成執(zhí)行部件和總線接口部件兩部分,算術(shù)邏輯

單元在中,段寄存器在to

23.8253可采用—種操作方式,8255可采用—種操作方式。

24.8086CPU的內(nèi)存尋址空間最大為字節(jié),1/0接口尋址能力為個端口。

25.串行通信在(異步)工作方式下,傳播一種字符時,一般有5?8個數(shù)據(jù)位

和起始位,還必需至少有—停止位。

26.串行通信的基本工作方式有和兩種。

27.串行通信時,數(shù)據(jù)在兩個站之間傳送,按傳送方向可分為一、半雙工和

等三種不一樣的方式。

28.存儲器某單元地址為3250H:0016H,其段地址為,偏移地址

為,物理地址為。

29.8086在最小模式的經(jīng)典配置有片8284、片8286和片8282。

30.如某CPU外部地址總線為26位,能直接尋址MB物理地址空間。

31.8086系統(tǒng)中,假如寄存器CS=,IP=285AH,則程序指令的實際地址

為A285AH。

32.串行通信中,RS-232c接口輸出為-10V電壓時,為邏輯(高/低)

電平。

一、班奔

1.8086CPU經(jīng)典的總線周期包括4個狀態(tài),如要插入一種等待狀態(tài)Tw,應(yīng)在—狀

態(tài)之后插入。

A)T1B)T2C)T3D)T4

2.8086/8088最大模式系統(tǒng)與最小模式系統(tǒng)的基本配置重要區(qū)別是增長一和_芯

片。

A)82X2地址鎖存器B)82X6總線收發(fā)滯

C)8288總線控制器D)8284時鐘發(fā)生器

3.可直接存取16M字節(jié)的微處理器,其地址線至少需要

A)8根B)16根C)20根D)24根

4.起始地址為00()():()020的四個字節(jié)持續(xù)寄存著34H、12H、56H和78H四個數(shù)代

表某存儲單元的物理地址,那么它們所形成的物理地址是

A)1234:7856B)3412:5678

C)7856:1234D)5678:3412

5.8()86最基本的讀寫總線周包括—個狀態(tài)。

A)3B)4C)5D)6

6.8086CPU經(jīng)加電復(fù)位后,執(zhí)行第一條指令的起始地址是

A)FFFFHB)03FFHC)OFFFFHD)FFFF0H

7.M/ld=W,而="()”,礪="「時,CPU完畢的操作為

A)存儲器讀B)I/O讀C)存儲器寫D)I/O

8.8086/8088的中斷向量表中,每個中斷處理子程序的入口地址占有4個單元。設(shè)4

個單元的地址分別是A,A+l,A+2,A+3o按8086/8088中斷向量表規(guī)定,地址A

和A+1單元中應(yīng)放—o

A)中斷處理子程序入口地址的段地址CS

B)中斷處理子程序入口地址的偏移量IP

C)標(biāo)志寄存器PSW的內(nèi)容

D)數(shù)據(jù)段寄存器DS的內(nèi)容

9.8086CPU一種最基本的總線周期由4個時鐘周期(T1?T4)構(gòu)成,在總線周期的

T1狀態(tài)重要完畢傳送?)信號。

A.數(shù)據(jù)B,地址C.讀控制D.寫控制

10.8086CPU在進(jìn)行讀內(nèi)存操作時,控制信號.M/萬、而和而是()0

A.010B.001C.110D.101

11.CPU在中斷響應(yīng)過程中(),是為了能對的地實現(xiàn)中斷返回。

A.識別中斷源B.獲得中斷服務(wù)程序入口地址

C.斷點壓棧D.清除中斷容許標(biāo)志IF

12.8086CPU有20條地tt線,可直接尋址1MB的內(nèi)存地址空間,這1MB的存儲器提

成兩個512KB的存儲體一一“偶存儲體”和“奇存儲體”,在全譯碼的狀況下,

“偶存儲體”和“奇存儲體”分別用()來選通。

A.\JBHEB.~BHE,\C.A),ALED.ALE.BHE

13.采用4片可編程中斷控制器8259A級聯(lián)使用,可以使CPU的可屏蔽中斷最大擴(kuò)大

到()O

A.16級B.29級C.32級D.64級

14.CPU尋址I/O端口空間為1KB,至少需要()條地址線。

A.8B.10C.16D.12

15.用一片EPROM芯片構(gòu)成系統(tǒng)內(nèi)存,其地址范闈為FOOOOH-FOFFFH,無地址重

疊,該內(nèi)存的存儲容量為()

A.2KBB.4KBC.8KBD.16KB

16.INTEL8253通道工作于方式3,接入2MHz的時鐘,如規(guī)定產(chǎn)生800Hz的方波,

則計數(shù)器的初值應(yīng)為()

A.1500B.C.2500D.4000

17.已知SRAM2114芯片容量為1KX4位,若要構(gòu)成8KB的系統(tǒng)存儲器,則共需芯片數(shù)

為()。

A)32B)16C)64D)8

18.下述中斷,優(yōu)先權(quán)級別最低的中斷是()。

A)NMIB)INTRC)單步中斷D)INTn

19.8086CPU在中斷響應(yīng)過程中,接受的中斷類型碼為(),中斷子程序入口地址

寄存在00070H?00073H四個存儲單元中。

A)7011B)0711C)OCHD)1CH

20.8086系統(tǒng)中,假如寄存器CS=6850H,IP=685BH,則程序指令的實際地址為

()。

A)6850BHB)6ED5BHC)7535BHD)7AD5BH

21.CPU可以對8253計數(shù)器執(zhí)行讀操作,其讀到的是()。

A)工作方式字B)計數(shù)初值

C)計數(shù)執(zhí)行部件D)輸出鎖存器

22.某數(shù)8421BCD碼為01100011,與其對應(yīng)的二進(jìn)制數(shù)為()。

A)63B)01100011C)00111111D)1011111

23.在8086CPU的中斷向量表中,如中斷向量的首地址是00110H,則中斷類型碼

是()。

A)45HB)110HC)44HD)32H

24.8255A的PC口可以設(shè)定為()

A)方式0B)方式1C)方式2D)任何方式

25.8086CPU執(zhí)行IRET指令后,SP的內(nèi)容(),

A)減6B)減4C)力口6D)加4

、作業(yè)

2-1;2-2;2-5;2-7;2-11;2-13

3-1:3-13:3-14;3-20

四4-4;4-13;4-15;4-21

5-2;5-11;5-13

8-4;8-5;8-6;8-17

7-4

6-7:6-16:6-17

四、其他

1?編制程序段:完畢成果放在AX中。

2?編制程序段:若有兩個4字節(jié)的無符號數(shù)相加,這兩個數(shù)分別寄存在H和3000H

開始的存儲單元中,得到的和寄存在H開始的單元中。

3?編制程序段:將AL寄存器的低4位置1,高4位不變;將BL寄存器的低2位取反,

其他位不變。

4.編制一種過程:將內(nèi)存2400單元為起始單元的持續(xù)遞增的100個字節(jié)單元分別

加1。

5.數(shù)據(jù)段為DSEG,DATA1為首地址寄存了100個0字節(jié),用偽指令編制數(shù)據(jù)段程

序。

6.在首地址為DATA的字節(jié)數(shù)組中寄存了64H個無符號數(shù),試編制完整程序,求出

它們的平均值(平均值不考慮小數(shù)部分);同步再求出數(shù)組中有多少個數(shù)不不小

于此平均值。

7.512X4位SRAM構(gòu)成32Kx8位存儲容量。需要_塊SRAM芯片,需要根

芯片內(nèi)地址選擇線,該存儲系統(tǒng)至少需要根地址選擇線。

8.如圖所示,為譯碼器和ROM(只讀存儲器)與CPU系統(tǒng)的連接電路圖;指出各

ROM的地址空間。

9.若將1片64Kx8位ROM芯片連接到8088cpi?(最小方式)的AOOOOH到AFFFFH的地

址空間中,試畫出譯碼器(可選用3-8譯碼器、與非門或比較器)和ROM及完善與

CPU系統(tǒng)總線的連接電路圖。

cs64KB

5E

A0-A15DO-07

A0-A15D0-D7

10.8253控制信號與8086總線相連,詳見下圖。8253各端口地址為51H、53H、

55H、57H,用8253控制LED點亮或熄滅,點亮5秒鐘后,再熄滅5秒,周而復(fù)始。

2MHz頻率從CLKO輸入,通道0與通道1級聯(lián)。

試問:

①通道0、1為何種工蚱方式;②通道0、1的計數(shù)初值NO、N1各為多少;③

給出初始化程序。

11.圖為開關(guān)狀態(tài)檢測電路和繼電器控制電路。當(dāng)開關(guān)K閉合時,將驅(qū)動充應(yīng)的

繼電器(即動作);若開關(guān)處在斷開狀態(tài),則無電流流過繼電器線圈,繼電器不動

作。若系每隔10ms檢測一次開關(guān)狀態(tài)和對繼電器作對應(yīng)控制,定期控制由8253

完畢,試編寫對8255A的初始化程序(初始態(tài)時應(yīng)保證繼電器不動作)和完畢上述

功能的檢測、控制程序,(解見第七章PPT)

12.已知8086的時鐘頻率為5MHZ,試用一片8253產(chǎn)生如下脈沖序列,脈沖周期

為2ms,脈沖個數(shù)為5個,規(guī)定畫出邏輯圖和編寫初始化部分的程序。(解見第

七章PPT)

13.8255A作為A/D和D/A并行接口(如圖)。A/D轉(zhuǎn)換期間,不容許輸入端模

入信號變化,因此加采樣保持電路。A口工作方式1,為輸入口。端口C的PC7

位設(shè)定為輸出端,與A/D變換器啟動信號相連,正脈沖啟動A/D。A/D轉(zhuǎn)換期

間,A/D片“忙”為高電平。轉(zhuǎn)換結(jié)束,“忙”由高的下降沿觸發(fā)單穩(wěn)態(tài)電

路。8255A的口地址300H,301H,302H和303H。編制程序?qū)口(A/D)的數(shù)

據(jù)送入R口(D/A),(解見第八章PPT)

網(wǎng)

單穩(wěn)

tt據(jù)

a便D/A

圖9.278255A作為A/D和D/A接口連接示意圖

14.輸出三角波規(guī)定上限為2.5V,下限為一2V(解見第十章PPT)

圖INCO832)PC/XTa穌的逐愜國

參照答案

一、填空

I.J.,_2o2.21F00H33.INTR和NMI。4.(接上題)與否有屏蔽。

58286和8282。6.BHE<>7.READY,RESET,CLKo8.JQ,

9.執(zhí)行部件(EU)和總線接Fl部件(BIU)°10,6_,4_0U.直,低。

12.READYo13.~INTA.14.16,16o15.ft/Js最大。16.2±,1個。

17.FFFFOHo18.部分譯碼選擇方式,線性選擇方式。19.中斷方式,DMA方式,

20.狀態(tài)端口。21.數(shù)據(jù)信息,控制信息。22.執(zhí)行部件,總線接口部件。23.6,

3<>

24.IM,_l6Ko25.T,小。26.異步方式,同步方式。27.單工,雙工。

28.3250H,0016H,32516H。29.二,三,三。30.64O31.AOOOH。32.昌。

二、選擇

1.Co2.Co3.Do4.Co5.Bo6.Do7.Bo8.Bo9.Bo10.Do11.Co

12.Ao

13.Bo14.Bo15._Bo16.Co17.Bo18.Co19.Do20.Bo21.Do22.Co23.Co

24.Ao

25.Co

三、作業(yè)

2-1解:

DX在EU中,DS在BIU中。

2-2解:

ZF=0、CF=0、AF=1、0F=0、SF=0>PF=0

2-5解:

CLK,PCLK,OSC

2-7解:

FFFFOH,CS=FEFFH,IP=OOOOH

2-11解:

DS:12100H?220FFH

ES:0A3010H?0B300FH

CS:634E0H?734DFH

2-13解

5780H:6A21II05H5E2211I

5780H:6A22IITEH

5780H:8252118AH5FA5211

578011:8253H4AH

3-1解:

②ADDAL,[BX][SI]

⑤ADDAL,0D61I

3T3解:

PUSH

009CH56HPOP

009DHODH

009EH32H

009FH60H

FFAOH:OOAOH

374解:

①SF=1、ZF=0、CF=0、0F=l

320解

(4)X0RBX,OFFH;BX=ODH

⑸ANDBX,0;BX=O

(6)TESTBX,01;BX=0F2H

4-4解:

DATASegment

xDW600MOVCX,AX

yDW25MOVBX,DX

zDW-MOVAX,Z

sDW?,?CWD

DATAendsADDAX,CX

CodesegmentSUBCX,AX

AssumeSBBBX,DX

CS:code,DS:dataMOVAX,CX

Start:MOVAX,DATAMOVDX,BX

MOVDS,AXMOVBX,Z

MOVAX,XIDIVBX

MOVBX,YMOVS,DX

IMULBXMOVS+2,AX

ADCDX,BXCODEENDS

MOVBX,0ENDSTART

MOVCX,2300

4-13解:

Dsegsegment

Xchgakdata+2

Datadb32,45,28

A2:Movdata.al

Dsegends

Moval,data+1

Cscgsegment

Cmpal,data+2

Assmentcs:cseg,ds:dseg

JbeA3

Start:MOVAX.DSEGXchgal,data+2

Movds,axA3:movdata+1,al

Moval,dataMovah,4ch

Cmpal,data+1Int2Ih

JbeAICsegends

Xchgal,dala+iEndstart

Al:cmpal,data+2

JbcA2

4-15解:

Dsegsegment

ARYDW...........100個無符號字

BUF1DW?;寄存最小偶數(shù)INCS

SDB0;寄存偶數(shù)的個數(shù)CmpAX,[bxl

DsegendsJBL2

CsegsegmentMovAX,[bx]

Assumecs:cseg,ds:dsegL2:ADDBX,2

Start:movax,dsegLOOPLI

Movds,axMOVBUF1,AX

Movbx,offsetARYMOVAH,4CH

INT21H

MOVAX,FFFEh;最大偶數(shù)

CSEGENDS

Movex,100

ENDSTART

L1lestwordptr[bx],0Ih

JNZL2

4-21解:

;入口參數(shù)ARRAY:數(shù)組首地址;

COUNT:數(shù)組長度:

;出口參數(shù)SUM:數(shù)組的累加和。

SUB1PROCINCBX

PUSHAXLOOPLi

PUSHBXMOVSUM,AX

PUSHCXPOPCX

MOVAX,0POPBX

LEABX,ARRAYPOPAX

MOVCX,COUNTRET

LI:ADDAX,[BX]SUB1ENDP

INCBX

5-2解:

(A):11根和4根;(B):12根和8根;(C):16根和1根;(D):19根和4根。

5-11解.:

128個芯片,14根地址淺,16組。

5-13解:

8-4解:(DMOVAL,KXJIIOOIB

OUT63H,AL

(3)M0VAL,1011D11XB

OUT63H,AL

8-5解:設(shè)控制端口為63H

MOVAL,0000101IB

OUT63H,AL

A:DECAL

OUT63H,AL

INCAL

OUT63H,AL

JMPA

8-6解:BUFDB(256個數(shù)據(jù))

PA7-PA0

R廿

MOVDI,OFFSETBUFD74)0

_____/>D7-D0打印機(jī)

MOVCX,256

MOVAL,10000001B;8255初始化8255

OUT083H,AL1KVXJJL

Al:INAL,82H;檢測PCO與否為0

1*4*VnDRUIIOCVI

TESTAL,01H

JNZAl

MOVAL,[DI];送字符到A口

OUT80H,AL

INCDI

MOVAL,00001001B;PC4產(chǎn)生正脈沖

OUT83H,AL

DECAL

OUT83H,AL

LOOPAl

8-17解:MOVDX,43H

MOVAL,100000103

OUTDX,AL

START:MOVDX,40H

INAL,DX

ANDAL,000000113

CMPAL,02H

JZA2

CMPAL,0111

JZAl

MOVAL,04H;黃燈亮

JMPA3

Al:MOVAL,01H;紅燈亮

JMPA3

A2:MOVAL,02H;綠燈亮

A3:MOVDX,42H

OUTDX,AL

CALL延時程序

JMPSTART

7-4解:

68253+5V

n_2x10/^1343

〃。一/1.5xlO3M/15----?JTTH

CSGAIE。

3A1-AO=$譯嗎

n_1.5xlO/-sGATEI

4/6ooAiGAE

一AJ2MHz

-300/-A>AoCLKo

-06D'-Do<^Z

~/5OD--DoOUTo1.5kHz

加一WRJ"

RD"

MOVDX306HRD-3(lOHz

MOVDX,306HCLK2一,

MOVAL,OOI1OI11BHAL.IoWl

OUTDX,ALMOVAUOIOIOHOBM(11B25Hz

MOVDX,300HOUTDX,ALOUTDX,AL

MOVAL,33HMOVDX,302HMOVDX,304H

OUTDX,ALMOVAL,05OUTDX,AL

MOVAL,13HOUTDX,ALM()VAL,6H

OUTDX,ALMOVDX306HOUTDX.AL

6-7解:

0004CH44H

0004l)H33H

0004EH22H

0004FH11H

6

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論