數(shù)字電路基礎(chǔ)測(cè)試試卷_第1頁
數(shù)字電路基礎(chǔ)測(cè)試試卷_第2頁
數(shù)字電路基礎(chǔ)測(cè)試試卷_第3頁
數(shù)字電路基礎(chǔ)測(cè)試試卷_第4頁
數(shù)字電路基礎(chǔ)測(cè)試試卷_第5頁
已閱讀5頁,還剩2頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

數(shù)字電路基礎(chǔ)測(cè)試試卷考試時(shí)間:90分鐘滿分:100分一、選擇題(共10小題,每小題2分,共20分)數(shù)字電路中,邏輯“1”和“0”通常對(duì)應(yīng)以下哪種電平狀態(tài)?A.高電平和低電平B.低電平和高電平C.正電平和負(fù)電平D.交流和直流TTL與非門的輸入端懸空時(shí),其等效輸入狀態(tài)為:A.低電平(0)B.高電平(1)C.不確定D.短路下列邏輯門中,輸出僅取決于當(dāng)前輸入而與電路歷史狀態(tài)無關(guān)的是:A.JK觸發(fā)器B.三態(tài)門C.計(jì)數(shù)器D.移位寄存器已知二進(jìn)制數(shù)A=1011,B=0110,則A與B的邏輯或運(yùn)算結(jié)果為:A.1111B.1010C.0011D.1101四選一數(shù)據(jù)選擇器的控制信號(hào)S1S0=10時(shí),輸出端Y將選中哪一路輸入數(shù)據(jù)?A.D0B.D1C.D2D.D3同步時(shí)序電路中,觸發(fā)器狀態(tài)更新的觸發(fā)條件是:A.輸入信號(hào)變化時(shí)B.時(shí)鐘脈沖上升沿C.電源電壓穩(wěn)定時(shí)D.電路無噪聲干擾時(shí)若某計(jì)數(shù)器的模值為10,則其有效狀態(tài)數(shù)為:A.4B.8C.10D.16下列哪種編碼器可優(yōu)先處理高優(yōu)先級(jí)輸入信號(hào)?A.二進(jìn)制編碼器B.十進(jìn)制編碼器C.優(yōu)先編碼器D.格雷碼編碼器8421BCD碼中,十進(jìn)制數(shù)“5”對(duì)應(yīng)的二進(jìn)制代碼是:A.0101B.1001C.0011D.1010下列電路中,屬于時(shí)序邏輯電路的是:A.全加器B.譯碼器C.寄存器D.數(shù)據(jù)分配器二、填空題(共8小題,每小題3分,共24分)數(shù)字電路按邏輯功能可分為__________電路和__________電路兩大類。CMOS電路的靜態(tài)功耗極低,其核心結(jié)構(gòu)由__________型和__________型MOS管互補(bǔ)組成。邏輯代數(shù)的三個(gè)基本運(yùn)算是__________、和。D觸發(fā)器的特性方程為Q??1=__________,其狀態(tài)更新僅取決于__________時(shí)刻的輸入。一個(gè)4位二進(jìn)制計(jì)數(shù)器,最多可計(jì)數(shù)至十進(jìn)制數(shù)__________,若時(shí)鐘頻率為1MHz,則其計(jì)數(shù)周期為__________μs。七段數(shù)碼管顯示字符“8”時(shí),需要點(diǎn)亮__________個(gè)發(fā)光二極管(共陰極接法)。組合邏輯電路的設(shè)計(jì)步驟包括:邏輯抽象、__________、__________和電路實(shí)現(xiàn)。異步時(shí)序電路與同步時(shí)序電路的主要區(qū)別是__________。三、判斷題(共5小題,每小題2分,共10分,正確打√,錯(cuò)誤打×)TTL門電路的輸出端可直接并聯(lián)使用以實(shí)現(xiàn)線與功能。()異或門的邏輯功能是“相同出0,不同出1”。()觸發(fā)器的“空翻”現(xiàn)象可通過引入時(shí)鐘脈沖控制解決。()十進(jìn)制數(shù)36轉(zhuǎn)換為二進(jìn)制數(shù)是100100。()模數(shù)轉(zhuǎn)換器(ADC)的作用是將數(shù)字信號(hào)轉(zhuǎn)換為模擬信號(hào)。()四、簡(jiǎn)答題(共3小題,每小題8分,共24分)簡(jiǎn)述組合邏輯電路的特點(diǎn),并列舉兩種典型電路。分析JK觸發(fā)器在J=1、K=1時(shí)的工作狀態(tài),并說明其應(yīng)用場(chǎng)景。什么是競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象?如何消除組合邏輯電路中的競(jìng)爭(zhēng)冒險(xiǎn)?五、綜合題(共2小題,共22分)(10分)用與非門設(shè)計(jì)一個(gè)三變量多數(shù)表決電路,要求當(dāng)輸入A、B、C中多數(shù)為1時(shí)輸出Y=1,否則Y=0。(1)列出真值表;(2)寫出邏輯表達(dá)式并化簡(jiǎn);(3)畫出邏輯電路圖。(12分)已知某時(shí)序電路的狀態(tài)圖如下,觸發(fā)器采用上升沿觸發(fā)的D觸發(fā)器,時(shí)鐘頻率為2MHz。(1)寫出電路的狀態(tài)方程和輸出方程;(2)畫出對(duì)應(yīng)的時(shí)序波形圖(至少3個(gè)周期);(3)說明該電路的邏輯功能。參考答案及評(píng)分標(biāo)準(zhǔn)(注:實(shí)際試卷中不包含答案,此處僅為示例)一、選擇題1.A2.B3.B4.A5.C6.B7.C8.C9.A10.C二、填空題組合邏輯,時(shí)序邏輯N溝道,P溝道與,或,非D,時(shí)鐘觸發(fā)15,157真值表,邏輯化簡(jiǎn)觸發(fā)器時(shí)鐘信號(hào)是否統(tǒng)一三、判斷題1.×2.√3.√4.√5.×四、簡(jiǎn)答題特點(diǎn):輸出僅取決于當(dāng)前輸入,無記憶功能,電路結(jié)構(gòu)中無反饋環(huán)路。典型電路:編碼器、譯碼器、加法器。工作狀態(tài):J=1、K=1時(shí),JK觸發(fā)器每來一個(gè)時(shí)鐘脈沖翻轉(zhuǎn)一次(Q??1=?Q?),實(shí)現(xiàn)計(jì)數(shù)功能。應(yīng)用場(chǎng)景:構(gòu)成二進(jìn)制計(jì)數(shù)器、分頻器。競(jìng)爭(zhēng)冒險(xiǎn):輸入信號(hào)變化時(shí),因路徑延遲導(dǎo)致輸出出現(xiàn)短暫錯(cuò)誤脈沖的現(xiàn)象。消除方法:增加冗余項(xiàng)、引入選通脈沖、接入濾波電容。五、綜合題(1)真值表:|A|B|C|Y||---|---|---|---||0|0|0|0||0|0|1|0||0|1|0|0||0|1|1|1||1|0|0|0||1|0|1|1||1|1|0|1||1|1|1|1|(2)邏輯表達(dá)式:Y=AB+AC+BC(與非門實(shí)現(xiàn)需轉(zhuǎn)換為?(?AB·?AC·?BC))(3)邏輯圖:略(1)狀態(tài)方程:Q???1=Q??,Q???1=?Q??;輸出方程:Y=Q??Q??(2)波形圖:略(提示:狀態(tài)序列00→01→10→00循環(huán))(3)邏輯功能:模3計(jì)數(shù)器,輸出Y在狀態(tài)11

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論