大連醫(yī)大學(xué)《數(shù)字電子技術(shù)》2024 - 2025 學(xué)年第一學(xué)期期末試卷_第1頁
大連醫(yī)大學(xué)《數(shù)字電子技術(shù)》2024 - 2025 學(xué)年第一學(xué)期期末試卷_第2頁
大連醫(yī)大學(xué)《數(shù)字電子技術(shù)》2024 - 2025 學(xué)年第一學(xué)期期末試卷_第3頁
免費(fèi)預(yù)覽已結(jié)束,剩余2頁可下載查看

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

(第2頁)制卷人簽名:制卷日期制卷人簽名:制卷日期:審核人簽名::審核日期:………………………………………………裝……訂……線…………………學(xué)院專業(yè)/班級(jí)學(xué)號(hào)姓名題號(hào)一二三四五六七八總分閱卷教師得分………………一、選擇題(總共10題,每題3分,每題給出的四個(gè)選項(xiàng)中,只有一項(xiàng)符合題目要求,請(qǐng)將正確選項(xiàng)前的字母填在題后的括號(hào)內(nèi))1.以下哪種邏輯門電路的輸出端可以直接相連?()A.與門B.或門C.非門D.以上都不可以2.一個(gè)4位二進(jìn)制數(shù)能表示的最大十進(jìn)制數(shù)是()A.15B.16C.31D.323.邏輯函數(shù)F=AB+BC+AC,其最簡(jiǎn)與或表達(dá)式為()A.F=AB+BCB.F=AB+ACC.F=BC+ACD.F=AB+BC+AC4.對(duì)于JK觸發(fā)器,當(dāng)J=1、K=0時(shí),CP脈沖作用后,觸發(fā)器的狀態(tài)為()A.置0B.置1C.保持D.翻轉(zhuǎn)5.下列哪種進(jìn)制的數(shù)轉(zhuǎn)換為十進(jìn)制數(shù)時(shí),計(jì)算結(jié)果是正確的?()A.(1011)?=11B.(123)?=83C.(2A)??=42D.以上都不對(duì)6.一個(gè)時(shí)序邏輯電路的狀態(tài)圖如下,該電路是()狀態(tài)A->狀態(tài)B->狀態(tài)C->狀態(tài)AA.計(jì)數(shù)器B.寄存器C.編碼器D.譯碼器7.邏輯函數(shù)F=A⊕B,其對(duì)偶函數(shù)F為()A.A⊕BB.A⊙BC.AB+A'B'D.(A+B)(A'+B')8.對(duì)于TTL與非門,輸入高電平的典型值是()A.3.6VB.5VC.1.4VD.0V9.一個(gè)555定時(shí)器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器,其定時(shí)時(shí)間t=()(設(shè)外接電阻R、電容C)A.0.7RCB.1.1RCC.1.4RCD.2.2RC10.下列哪種數(shù)字電路可以實(shí)現(xiàn)將并行數(shù)據(jù)轉(zhuǎn)換為串行數(shù)據(jù)?()A.編碼器B.譯碼器C.數(shù)據(jù)選擇器D.移位寄存器二、多項(xiàng)選擇題(總共5題,每題4分,每題給出的五個(gè)選項(xiàng)中,有兩個(gè)或兩個(gè)以上選項(xiàng)符合題目要求,請(qǐng)將正確選項(xiàng)前的字母填在題后的括號(hào)內(nèi),全部選對(duì)得4分,選對(duì)但不全得2分,選錯(cuò)得0分)1.以下屬于數(shù)字電路特點(diǎn)的有()A.抗干擾能力強(qiáng)B.精度高C.便于集成化D.信號(hào)為連續(xù)變化的模擬量E.通用性強(qiáng)2.邏輯函數(shù)化簡(jiǎn)的方法有()A.公式化簡(jiǎn)法B.卡諾圖化簡(jiǎn)法C.真值表法D.邏輯圖法E.波形圖法3.下列觸發(fā)器中,具有置0、置1、保持和翻轉(zhuǎn)功能的有()A.RS觸發(fā)器B.JK觸發(fā)器C.D觸發(fā)器D.T觸發(fā)器E.主從JK觸發(fā)器4.數(shù)字集成芯片按集成度可分為()A.小規(guī)模集成電路B.中規(guī)模集成電路C.大規(guī)模集成電路D.超大規(guī)模集成電路E.極大規(guī)模集成電路5.以下哪些電路屬于組合邏輯電路()A.編碼器B.譯碼器C.加法器D.計(jì)數(shù)器E.寄存器三、判斷題(總共10題,每題2分,請(qǐng)判斷下列各題的正誤,正確的在題后的括號(hào)內(nèi)打“√”,錯(cuò)誤的打“×”)1.數(shù)字電路中,高電平用“1”表示,低電平用“0”表示,所以“1”和“0”表示的是數(shù)值大小。()2.邏輯函數(shù)的最簡(jiǎn)與或表達(dá)式是唯一的。()3.對(duì)于CMOS電路,閑置輸入端可以懸空。()4.一個(gè)n位二進(jìn)制加法計(jì)數(shù)器,能累計(jì)的最大脈沖數(shù)是2?。()5.數(shù)據(jù)選擇器可以實(shí)現(xiàn)多輸入單輸出的邏輯功能。()6.時(shí)序邏輯電路的輸出不僅取決于當(dāng)前輸入,還與電路原來的狀態(tài)有關(guān)。()7.用卡諾圖化簡(jiǎn)邏輯函數(shù)時(shí),合并最小項(xiàng)的原則是圈越大越好,圈越少越好。()8.555定時(shí)器構(gòu)成的多諧振蕩器輸出的是矩形波。()9.二進(jìn)制譯碼器的輸入是二進(jìn)制代碼,輸出是對(duì)應(yīng)的十進(jìn)制數(shù)字。()10.集成運(yùn)算放大器只能用于模擬電路,不能用于數(shù)字電路。()四、簡(jiǎn)答題(總共3題,每題10分,請(qǐng)簡(jiǎn)要回答下列問題)1.簡(jiǎn)述數(shù)字電路中競(jìng)爭(zhēng)-冒險(xiǎn)現(xiàn)象產(chǎn)生的原因及消除方法。2.請(qǐng)說明時(shí)序邏輯電路和組合邏輯電路的區(qū)別。3.畫出用與非門實(shí)現(xiàn)邏輯函數(shù)F=AB+BC+AC的邏輯電路圖。五、分析與設(shè)計(jì)題(總共2題,每題15分)1.已知某時(shí)序邏輯電路的狀態(tài)轉(zhuǎn)移表如下,請(qǐng)分析該電路的功能,并畫出狀態(tài)圖。|現(xiàn)態(tài)|輸入|次態(tài)|輸出|||||||A|0|B|0||A|

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論