單片機(jī)課程設(shè)計(jì)-低頻信號(hào)發(fā)生器_第1頁
單片機(jī)課程設(shè)計(jì)-低頻信號(hào)發(fā)生器_第2頁
單片機(jī)課程設(shè)計(jì)-低頻信號(hào)發(fā)生器_第3頁
單片機(jī)課程設(shè)計(jì)-低頻信號(hào)發(fā)生器_第4頁
單片機(jī)課程設(shè)計(jì)-低頻信號(hào)發(fā)生器_第5頁
已閱讀5頁,還剩16頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、單片機(jī)課程設(shè)計(jì)低頻信號(hào)發(fā)生器 姓 名: 專業(yè)班級(jí): 08級(jí)電信2班 學(xué) 號(hào): 指導(dǎo)老師: 目錄(一)74HC573的應(yīng)用-3(二)74LS138芯片應(yīng)用-5(三)DAC0832引腳功能電路應(yīng)用原理圖-7(四)運(yùn)算放大器的應(yīng)用-11(五)D/A轉(zhuǎn)換器性能參數(shù)-15(六)DAC0832的應(yīng)用-16(七)低頻信號(hào)發(fā)生器軟件編程-18(一)74HC573的應(yīng)用高性能硅門CMOS 器件SL74HC573 跟LS/AL573 的管腳一樣。器件的輸入是和標(biāo)準(zhǔn)CMOS 輸出兼容的;加上拉電阻,他們能和LS/ALSTTL 輸出兼容。當(dāng)鎖存使能端為高時(shí),這些器件的鎖存對(duì)于數(shù)據(jù)是透明的(也就是說輸出同步)。當(dāng)鎖存使

2、能變低時(shí),符合建立時(shí)間和保持時(shí)間的數(shù)據(jù)會(huì)被鎖存。×輸出能直接接到CMOS,NMOS 和TTL 接口上×操作電壓范圍:×低輸入電流:×CMOS 器件的高噪聲抵抗特性管腿安排:功能表:輸入 輸出輸出使能 鎖存使能 D QL H H HL H L LL L X 不變H X X ZX=不用關(guān)心Z高阻抗邏輯圖:(二)74LS138芯片應(yīng)用 74LS138芯片是常用的3-8線譯碼器,ls是ttl的 ,他的coms版本叫74HC138。常用在單片機(jī)和數(shù)字電路的譯碼電路中,74LS138真值表是大家最常查詢的,下面我給大家介紹一下他的相關(guān)資料,以方便各位同學(xué)或者朋友。真

3、值表:上表中x表示為任意輸入狀態(tài),在片選使用狀態(tài)下輸入中8線始終只有1線為0, 此74HC138芯片在單片機(jī)系統(tǒng)中極大限度的起到了擴(kuò)展IO資源的作用,只要用單片機(jī)的2個(gè)io引腳資源就能控制8個(gè)輸出,而且程序的編制也容易實(shí)現(xiàn)。拓展式()表明時(shí)第(1)片74LS138工作而第(2)片74LS138禁止,將的00000111這8個(gè)代碼譯成8個(gè)低電平信號(hào)。而式(3.3.9)表明時(shí),第(2)片74LS138工作,第(1)片74LS138禁止,將的10001111這8個(gè)代碼譯成8個(gè)低電平信號(hào)。這樣就用兩個(gè)3線8線譯碼器擴(kuò)展成一個(gè)4線16線的譯碼器了。同理,也可一用兩個(gè)帶控制端的4線16線譯碼器接成一個(gè)5線

4、-32線譯碼器。例2 74LS138 38譯碼器的各輸入端的連接情況及第六腳()輸入信號(hào)A的波形如下圖所示。試畫出八個(gè)輸出引腳的波形解:由74LS138的功能表知,當(dāng)(A為低電平段)譯碼器不工作,8個(gè)輸出引腳全為高電平,當(dāng)(A為高電平段)譯碼器處于工作狀態(tài)。因所以其余7個(gè)引腳輸出全為高電平,因此可知,在輸入信號(hào)A的作用下,8個(gè)輸出引腳的波形如下:即與A反相;其余各引腳的輸出恒等于1(高電平)與A的波形無關(guān)。(三)DAC0832引腳功能電路應(yīng)用原理圖DAC0832是采樣頻率為八位的D/A轉(zhuǎn)換芯片,集成電路內(nèi)有兩級(jí)輸入寄存器,使DAC0832芯片具備雙緩沖、單緩沖和直通三種輸入方式,以便適于各種電

5、路的需要(如要求多路D/A異步輸入、同步轉(zhuǎn)換等)。所以這個(gè)芯片的應(yīng)用很廣泛,關(guān)于DAC0832應(yīng)用的一些重要資料見下圖: D/A轉(zhuǎn)換結(jié)果采用電流形式輸出。若需要相應(yīng)的模擬電壓信號(hào),可通過一個(gè)高輸入阻抗的線性運(yùn)算放大器實(shí)現(xiàn)。運(yùn)放的反饋電阻可通過RFB端引用片內(nèi)固有電阻,也可外接。DAC0832邏輯輸入滿足TTL電平,可直接與TTL電路或微機(jī)電路連接。D/A轉(zhuǎn)換器DAC0832DAC0832是采用CMOS工藝制成的單片直流輸出型8位數(shù)/模轉(zhuǎn)換器。如圖4-82所示,它由倒T型R-2R電阻網(wǎng)絡(luò)、模擬開關(guān)、運(yùn)算放大器和參考電壓VREF四大部分組成。運(yùn)算放大器輸出的模擬量V0為:  &

6、#160;                          圖4-82由上式可見,輸出的模擬量 與輸入的數(shù)字量( ) 成正比,這就實(shí)現(xiàn)了從數(shù)字量到模擬量的轉(zhuǎn)換。數(shù)/模(D/A)轉(zhuǎn)換器D/A轉(zhuǎn)換器是接收數(shù)字量,輸出一個(gè)與數(shù)字量相對(duì)應(yīng)的電流或電壓信號(hào)的模擬量接口。D/A轉(zhuǎn)換器被廣泛用于計(jì)算機(jī)函數(shù)發(fā)生器、計(jì)算機(jī)圖形顯示以及與A/D轉(zhuǎn)換器相配合的控制系統(tǒng)

7、等。 D/A轉(zhuǎn)換原理數(shù)字量的值是由每一位的數(shù)字權(quán)疊加而得的。D/A轉(zhuǎn)換器品種繁多,有權(quán)電阻DAC、變形權(quán)電阻DAC、T型電阻DAC、電容型DAC和權(quán)電流DAC等。為了掌握數(shù)/模轉(zhuǎn)換原理,必須先了解運(yùn)算放大器和電阻譯碼網(wǎng)絡(luò)的工作原理和特點(diǎn)。(四)運(yùn)算放大器的應(yīng)用1. 運(yùn)算放大器運(yùn)算放大器有三個(gè)特點(diǎn):開環(huán)放大倍數(shù)非常高,一般為幾千,甚至可高達(dá)10萬。在正常情況下,運(yùn)算放大器所需要的輸入電壓非常小。輸入阻抗非常大。運(yùn)算放大器工作時(shí),輸入端相當(dāng)于一個(gè)很小的電壓加在一個(gè)很大的輸入阻抗上,所需要的輸入電流也極小。輸出阻抗很小,所以,它的驅(qū)動(dòng)能力非常大。利用運(yùn)算放大器各輸入電流相加的原理,可以構(gòu)成如圖所示的

8、、由電阻網(wǎng)絡(luò)和運(yùn)算放大器組成的、最簡單的4位D/A轉(zhuǎn)換器。圖中,V0是一個(gè)有足夠精度的標(biāo)準(zhǔn)電源。運(yùn)算放大器輸入端的各支路對(duì)應(yīng)待轉(zhuǎn)換資料的D0,D1,Dn-1位。各輸入支路中的開關(guān)由對(duì)應(yīng)的數(shù)字元值控制,如果數(shù)字元為1,則對(duì)應(yīng)的開關(guān)閉合;如果數(shù)字為0,則對(duì)應(yīng)的開關(guān)斷開。各輸入支路中的電阻分別為R,2R,4R,這些電阻稱為權(quán)電阻。假設(shè),輸入端有4條支路。4條支路的開關(guān)從全部斷開到全部閉合,運(yùn)算放大器可以得到16種不同的電流輸入。這就是說,通過電阻網(wǎng)絡(luò),可以把0000B1111B轉(zhuǎn)換成大小不等的電流,從而可以在運(yùn)算放大器的輸出端得到相應(yīng)大小不同的電壓。如果數(shù)字0000B每次增1,一直變化到1111B,

9、那么,在輸出端就可得到一個(gè)0V0電壓幅度的階梯波形。從圖可以看出,在D/A轉(zhuǎn)換中采用獨(dú)立的權(quán)電阻網(wǎng)絡(luò),對(duì)于一個(gè)8位二進(jìn)制數(shù)的D/A轉(zhuǎn)換器,就需要R,2R,4R,128R共8個(gè)不等的電阻,最大電阻阻值是最小電阻阻值的128倍,而且對(duì)這些電阻的精度要求比較高。如果這樣的話,從工藝上實(shí)現(xiàn)起來是很困難的。所以,n個(gè)如此獨(dú)立輸入支路的方案是不實(shí)用的。在DAC電路結(jié)構(gòu)中,最簡單而實(shí)用的是采用T型電阻網(wǎng)絡(luò)來代替單一的權(quán)電阻網(wǎng)絡(luò),整個(gè)電阻網(wǎng)絡(luò)只需要R和2R兩種電阻。在集成電路中,由于所有的組件都做在同一芯片上,電阻的特性可以做得很相近,而且精度與誤差問題也可以得到解決。圖是采用T型電阻網(wǎng)絡(luò)的4位D/A轉(zhuǎn)換器。

10、4位元待轉(zhuǎn)換資料分別控制4條支路中開關(guān)的倒向。在每一條支路中,如果(資料為0)開頭倒向左邊,支路中的電阻就接到地;如果(資料為1)開關(guān)倒向右邊,電阻就接到虛地。所以,不管開關(guān)倒向哪一邊,都可以認(rèn)為是接“地”。不過,只有開關(guān)倒向右邊時(shí),才能給運(yùn)算放大器輸入端提供電流。T型電阻網(wǎng)絡(luò)中,節(jié)點(diǎn)A的左邊為兩個(gè)2R的電阻并聯(lián),它們的等效電阻為R,節(jié)點(diǎn)B的左邊也是兩個(gè)2R的電阻并聯(lián),它們的等效電阻也是R,依次類推,最后在D點(diǎn)等效于一個(gè)數(shù)值為R的電阻接在參考電壓VREF上。這樣,就很容易算出,C點(diǎn)、B點(diǎn)、A點(diǎn)的電位分別為-VREF/2,-VREF/4,-VREF/8。在清楚了電阻網(wǎng)絡(luò)的特點(diǎn)和各節(jié)點(diǎn)的電壓之后,

11、再來分析一下各支路的電流值。開關(guān)S3,S2,S1,S0分別代表對(duì)應(yīng)的1位二進(jìn)制數(shù)。任一資料位Di=1,表示開關(guān)Si倒向右邊;Di=0,表示開關(guān)Si倒向左邊,接虛地,無電流。當(dāng)右邊第一條支路的開關(guān)S3倒向右邊時(shí),運(yùn)算放大器得到的輸入電流為-VREF/(2R),同理,開關(guān)S2,S1,S0倒向右邊時(shí),輸入電流分別為-VREF/(4R),-VREF/(8R),-VREF/(16R)。如果一個(gè)二進(jìn)制數(shù)據(jù)為1111,運(yùn)算放大器的輸入電流I=-VREF/(2R)-VREF/(4R)-VREF/(8R)-VREF/(16R)=-VREF/(2R)(20+2-1+2-2+2-3)=-VREF/(24R)(23+

12、22+21+20)相應(yīng)的輸出電壓V0=IR0=-VREFR0(24R)(23+22+21+20)將資料推廣到n位,輸出模擬量與輸入數(shù)字量之間關(guān)系的一般表達(dá)式為:V0=-VREFR0/(2nR)(Dn-12n-1+Dn-2 2n-2+D121+D020) (Di=1或0)上式表明,輸出電壓V0除了和待轉(zhuǎn)換的二進(jìn)制數(shù)成比例外,還和網(wǎng)絡(luò)電阻R、運(yùn)算放大器反饋電阻R0、標(biāo)準(zhǔn)參考電壓VREF有關(guān)。(五)D/A轉(zhuǎn)換器性能參數(shù)在實(shí)現(xiàn)D/A轉(zhuǎn)換時(shí),主要涉及下面幾個(gè)性能參數(shù)。分辨率。分辨率是指最小輸出電壓(對(duì)應(yīng)于輸入數(shù)字量最低位增1所引起的輸出電壓增量)和最大輸出電壓(對(duì)應(yīng)于輸入數(shù)字量所有有效位全為1時(shí)的輸出電

13、壓)之比, 例如,4位DAC的分辨率為1/(24-1)=1/15=6.67%(分辨率也常用百分比來表示)。8位DAC的分辨率為1/255=0.39%。顯然,位數(shù)越多,分辨率越高。轉(zhuǎn)換精度。如果不考慮D/A轉(zhuǎn)換的誤差,DAC轉(zhuǎn)換精度就是分辨率的大小,因此,要獲得高精度的D/A轉(zhuǎn)換結(jié)果,首先要選擇有足夠高分辨率的DAC。D/A轉(zhuǎn)換精度分為絕對(duì)和相對(duì)轉(zhuǎn)換精度,一般是用誤差大小表示。DAC的轉(zhuǎn)換誤差包括零點(diǎn)誤差、漂移誤差、增益誤差、噪聲和線性誤差、微分線性誤差等綜合誤差。絕對(duì)轉(zhuǎn)換精度是指滿刻度數(shù)字量輸入時(shí),模擬量輸出接近理論值的程度。它和標(biāo)準(zhǔn)電源的精度、權(quán)電阻的精度有關(guān)。相對(duì)轉(zhuǎn)換精度指在滿刻度已經(jīng)校準(zhǔn)

14、的前提下,整個(gè)刻度范圍內(nèi),對(duì)應(yīng)任一模擬量的輸出與它的理論值之差。它反映了DAC的線性度。通常,相對(duì)轉(zhuǎn)換精度比絕對(duì)轉(zhuǎn)換精度更有實(shí)用性。相對(duì)轉(zhuǎn)換精度一般用絕對(duì)轉(zhuǎn)換精度相對(duì)于滿量程輸出的百分?jǐn)?shù)來表示,有時(shí)也用最低位(LSB)的幾分之幾表示。例如,設(shè)VFS為滿量程輸出電壓5V,n位DAC的相對(duì)轉(zhuǎn)換精度為±0.1%,則最大誤差為±0.1%VFS=±5mV;若相對(duì)轉(zhuǎn)換精度為±1/2LSB,LSB=1/2n,則最大相對(duì)誤差為±1/2n+1VFS。非線性誤差。D/A轉(zhuǎn)換器的非線性誤差定義為實(shí)際轉(zhuǎn)換特性曲線與理想特性曲線之間的最大偏差,并以該偏差相對(duì)于滿量程的百

15、分?jǐn)?shù)度量。轉(zhuǎn)換器電路設(shè)計(jì)一般要求非線性誤差不大于±1/2LSB。轉(zhuǎn)換速率/建立時(shí)間。轉(zhuǎn)換速率實(shí)際是由建立時(shí)間來反映的。建立時(shí)間是指數(shù)字量為滿刻度值(各位全為1)時(shí),DAC的模擬輸出電壓達(dá)到某個(gè)規(guī)定值(比如,90%滿量程或±1/2LSB滿量程)時(shí)所需要的時(shí)間。建立時(shí)間是D/A轉(zhuǎn)換速率快慢的一個(gè)重要參數(shù)。很顯然,建立時(shí)間越大,轉(zhuǎn)換速率越低。不同型號(hào)DAC的建立時(shí)間一般從幾個(gè)毫微秒到幾個(gè)微秒不等。若輸出形式是電流,DAC的建立時(shí)間是很短的;若輸出形式是電壓,DAC的建立時(shí)間主要是輸出運(yùn)算放大器所需要的響應(yīng)時(shí)間。(六)DAC0832的應(yīng)用DAC0832的內(nèi)部結(jié)構(gòu)如圖所示。DAC08

16、32中有兩級(jí)鎖存器,第一級(jí)鎖存器稱為輸入寄存器,它的鎖存信號(hào)為ILE;第二級(jí)鎖存器稱為DAC寄存器,它的鎖存信號(hào)為傳輸控制信號(hào)。因?yàn)橛袃杉?jí)鎖存器,DAC0832可以工作在雙緩沖器方式,即在輸出模擬信號(hào)的同時(shí)采集下一個(gè)數(shù)字量,這樣能有效地提高轉(zhuǎn)換速度。此外,兩級(jí)鎖存器還可以在多個(gè)D/A轉(zhuǎn)換器同時(shí)工作時(shí),利用第二級(jí)鎖存信號(hào)來實(shí)現(xiàn)多個(gè)轉(zhuǎn)換器同步輸出。圖中LE為高電平、和為低電平時(shí),為高電平,輸入寄存器的輸出跟隨輸入而變化;此后,當(dāng)由低變高時(shí),為低電平,資料被鎖存到輸入寄存器中,這時(shí)的輸入寄存器的輸出端不再跟隨輸入資料的變化而變化。對(duì)第二級(jí)鎖存器來說,和同時(shí)為低電平時(shí),為高電平,DAC寄存器的輸出跟隨

17、其輸入而變化;此后,當(dāng)由低變高時(shí),變?yōu)榈碗娖?,將輸入寄存器的資料鎖存到DAC寄存器中。2. DAC0832的引腳特性DAC0832是20引腳的雙列直插式芯片。各引腳的特性如下:片選信號(hào),和允許鎖存信號(hào)ILE組合來決定是否起作用。ILE允許鎖存信號(hào)。寫信號(hào)1,作為第一級(jí)鎖存信號(hào),將輸入資料鎖存到輸入寄存器(此時(shí),必須和、ILE同時(shí)有效)。寫信號(hào)2,將鎖存在輸入寄存器中的資料送到DAC寄存器中進(jìn)行鎖存(此時(shí),傳輸控制信號(hào)必須有效)。傳輸控制信號(hào),用來控制。DI7DI08位數(shù)據(jù)輸入端。IOUT1模擬電流輸出端1。當(dāng)DAC寄存器中全為1時(shí),輸出電流最大,當(dāng)DAC寄存器中全為0時(shí),輸出電流為0。IOUT

18、2模擬電流輸出端2。IOUT1+IOUT2=常數(shù)。RFB反饋電阻引出端。DAC0832內(nèi)部已經(jīng)有反饋電阻,所以,RFB端可以直接接到外部運(yùn)算放大器的輸出端。相當(dāng)于將反饋電阻接在運(yùn)算放大器的輸入端和輸出端之間。VREF參考電壓輸入端??山与妷悍秶鸀?#177;10V。外部標(biāo)準(zhǔn)電壓通過VREF與T型電阻網(wǎng)絡(luò)相連。VCC芯片供電電壓端。范圍為+5V+15V,最佳工作狀態(tài)是+15V。AGND模擬地,即模擬電路接地端。DGND數(shù)字地,即數(shù)字電路接地端。DAC0832進(jìn)行D/A轉(zhuǎn)換,可以采用兩種方法對(duì)數(shù)據(jù)進(jìn)行鎖存。第一種方法是使輸入寄存器工作在鎖存狀態(tài),而DAC寄存器工作在直通狀態(tài)。具體地說,就是使和都為

19、低電平,DAC寄存器的鎖存選通端得不到有效電平而直通;此外,使輸入寄存器的控制信號(hào)ILE處于高電平、處于低電平,這樣,當(dāng)端來一個(gè)負(fù)脈沖時(shí),就可以完成1次轉(zhuǎn)換。第二種方法是使輸入寄存器工作在直通狀態(tài),而DAC寄存器工作在鎖存狀態(tài)。就是使和為低電平,ILE為高電平,這樣,輸入寄存器的鎖存選通信號(hào)處于無效狀態(tài)而直通;當(dāng)和端輸入1個(gè)負(fù)脈沖時(shí),使得DAC寄存器工作在鎖存狀態(tài),提供鎖存數(shù)據(jù)進(jìn)行轉(zhuǎn)換。根據(jù)上述對(duì)DAC0832的輸入寄存器和DAC寄存器不同的控制方法,DAC0832有如下3種工作方式:單緩沖方式。單緩沖方式是控制輸入寄存器和DAC寄存器同時(shí)接收資料,或者只用輸入寄存器而把DAC寄存器接成直通方

20、式。此方式適用只有一路模擬量輸出或幾路模擬量異步輸出的情形。雙緩沖方式。雙緩沖方式是先使輸入寄存器接收資料,再控制輸入寄存器的輸出資料到DAC寄存器,即分兩次鎖存輸入資料。此方式適用于多個(gè)D/A轉(zhuǎn)換同步輸出的情節(jié)。直通方式。直通方式是資料不經(jīng)兩級(jí)鎖存器鎖存,即,均接地,ILE接高電平。此方式適用于連續(xù)反饋控制線路,不過在使用時(shí),必須通過另加I/O接口與CPU連接,以匹配CPU與D/A轉(zhuǎn)換。DAC0832的外部連接線路如圖所示。(七) 低頻信號(hào)發(fā)生器軟件編程#include<reg52.h>#include<absacc.h>#define DAC0832 XBYTE0x

21、8ffe#define uchar unsigned charsbit P32=P32;sbit P33=P33;sbit P34=P34;sbit P35=P35;uchar code sin256=0x80,0x83,0x86,0x89,0x8d,0x90,0x93,0x96,0x99,0x9c,0x9f,0xa2,0xa5,0xa8,0xab,0xae,0xb1,0xb4,0xb7,0xba,0xbc,0xbf,0xc2,0xc5,0xc7,0xca,0xcc,0xcf,0xd1,0xd4,0xd6,0xd8,0xda,0xdd,0xdf,0xe1,0xe3,0xe5,0xe7,0xe9

22、,0xea,0xec,0xee,0xef,0xf1,0xf2,0xf4,0xf5,0xf6,0xf7,0xf8,0xf9,0xfa,0xfb,0xfc,0xfd,0xfd,0xfe,0xff,0xff,0xff,0xff,0xff,0xff,0xff,0xff,0xff,0xff,0xff,0xff,0xfe,0xfd,0xfd,0xfc,0xfb,0xfa,0xf9,0xf8,0xf7,0xf6,0xf5,0xf4,0xf2,0xf1,0xef,0xee,0xec,0xea,0xe9,0xe7,0xe5,0xe3,0xe1,0xde,0xdd,0xda,0xd8,0xd6,0xd4,0xd1

23、,0xcf,0xcc,0xca,0xc7,0xc5,0xc2,0xbf,0xbc,0xba,0xb7,0xb4,0xb1,0xae,0xab,0xa8,0xa5,0xa2,0x9f,0x9c,0x99,0x96,0x93,0x90,0x8d,0x89,0x86,0x83,0x80,0x80,0x7c,0x79,0x76,0x72,0x6f,0x6c,0x69,0x66,0x63,0x60,0x5d,0x5a,0x57,0x55,0x51,0x4e,0x4c,0x48,0x45,0x43,0x40,0x3d,0x3a,0x38,0x35,0x33,0x30,0x2e,0x2b,0x29,0x27

24、,0x25,0x22,0x20,0x1e,0x1c,0x1a,0x18,0x16,0x15,0x13,0x11,0x10,0x0e,0x0d,0x0b,0x0a,0x09,0x08,0x07,0x06,0x05,0x04,0x03,0x02,0x02,0x01,0x00,0x00,0x00,0x00,0x00,0x00,0x00,0x00,0x00,0x00,0x00,0x00,0x01,0x02 ,0x02,0x03,0x04,0x05,0x06,0x07,0x08,0x09,0x0a,0x0b,0x0d,0x0e,0x10,0x11,0x13,0x15,0x16,0x18,0x1a,0x1c,0x1e,0x20,0x22,0x25,0x27,0x29,0x2b,0x2e,0x30,0x33,0x35,0x38,0x3a,0x3d,0x40,0x43,0x45,0x48,0x4c,0x4e,0x51,0x55,0x57,0x5a,0x5d,0x60,0x63,0x6

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論