版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、目 錄 TOC o 1-1 h z HYPERLINK l _Toc60648348 一 晶體二極管、三極管開關(guān)特性實驗 PAGEREF _Toc60648348 h 1 HYPERLINK l _Toc60648349 及如何用它們構(gòu)成限幅器與箝位器 PAGEREF _Toc60648349 h 1 HYPERLINK l _Toc60648350 二 TTL集成邏輯門的測試和使用 PAGEREF _Toc60648350 h 4 HYPERLINK l _Toc60648351 三 CMOS集成邏輯門的邏輯功能與參數(shù)測試 PAGEREF _Toc60648351 h 6 HYPERLINK
2、 l _Toc60648352 四 集電極開路(OC)邏輯門電路的應(yīng)用 PAGEREF _Toc60648352 h 7 HYPERLINK l _Toc60648353 五 集成邏輯電路的連接和驅(qū)動 PAGEREF _Toc60648353 h 8 HYPERLINK l _Toc60648354 六 組合邏輯電路實驗 PAGEREF _Toc60648354 h 10 HYPERLINK l _Toc60648355 七 組合邏輯電路的設(shè)計與測試 PAGEREF _Toc60648355 h 13 HYPERLINK l _Toc60648356 八 BCD碼/七段碼譯碼器及七段碼管的應(yīng)用
3、 PAGEREF _Toc60648356 h 14 HYPERLINK l _Toc60648357 九 集成觸發(fā)器及其應(yīng)用 PAGEREF _Toc60648357 h 16 HYPERLINK l _Toc60648358 十 計數(shù)器及其應(yīng)用 PAGEREF _Toc60648358 h 19 HYPERLINK l _Toc60648359 十一 移位寄存器實驗 PAGEREF _Toc60648359 h 20 HYPERLINK l _Toc60648360 十二 自激多諧振蕩器實驗 PAGEREF _Toc60648360 h 22 HYPERLINK l _Toc6064836
4、1 十三 單穩(wěn)態(tài)觸發(fā)器與施密特觸發(fā)器 PAGEREF _Toc60648361 h 24 HYPERLINK l _Toc60648362 脈沖延時電路與波形整形電路 PAGEREF _Toc60648362 h 24 HYPERLINK l _Toc60648363 十四 555時基電路及其原理 PAGEREF _Toc60648363 h 26 HYPERLINK l _Toc60648364 十五 二十進(jìn)制全加器實驗 PAGEREF _Toc60648364 h 28 HYPERLINK l _Toc60648365 十六 A/D,D/A轉(zhuǎn)換實驗 PAGEREF _Toc60648365
5、 h 29 HYPERLINK l _Toc60648366 十七 數(shù)值比較器實驗 PAGEREF _Toc60648366 h 32一 晶體二極管、三極管開關(guān)特性實驗及如何用它們構(gòu)成限幅器與箝位器實驗?zāi)康?.觀測晶體二極管、三極管的開關(guān)特性,并認(rèn)識到電路參數(shù)的改變對晶體管開關(guān)特性的影響。2.了解晶體管限幅器和箝位器的基本工作原理。實驗設(shè)備TX0533 25雙路直流穩(wěn)壓電源TX0833 19電源板15V,+5V雙蹤示波器TX0531 29多功能信號發(fā)生器TX0531 18直流電壓表TX0833 01電子學(xué)綜合實驗板 1TX0833 02 電子學(xué)綜合實驗板2實驗內(nèi)容二極管反向恢復(fù)時間的觀察如圖1
6、-1,其中E為偏置電壓,其值0-2V可調(diào),Vi為f=1KHz,幅度Vm=4V的正弦波,先將E調(diào)至E=0V,用雙蹤示波器觀察并記錄Vi和Vo的波形,將看到的Vi、Vo波形記錄于表1-1中。改變E值,使E=2V,觀察Vi和VO的波形,讀出存儲時間tS和下降時間tf的值,分析一下ts、tf的變化規(guī)律,并將結(jié)果記錄于表1-1中。 表1-1E (V)Vi(t) 波形VO (t) 波形02三極管開關(guān)特性的觀察。具體實驗電路參見圖1-2,Vi為Vm=2V,f=1KHz的方波。將Vi為Vm=2V,f=1KHz的方波送入三極管開關(guān)電路,用示波器觀測Vo的波形。在輸出端并接一個負(fù)載電阻RL=1K,用示波器觀測VO
7、的波形,將其記錄于表1-2中。將輸出端的負(fù)載電阻RL去掉,如圖1-2。接入一只限幅二極管2APG,用示波器觀測VO的波形,將其記錄于表1-2中。將三極管9013的基極b接入如圖1-2所示的EB,使EB=-4V,用示波器觀測VO的波形。表1-2VO(t)波形RL2AP9二極管限幅器。按圖1-3,用連接導(dǎo)線連接成此二極管限幅器實驗電路。Vi為f=1KHz,Vpp=4V的正弦波,分別使E=2V、1V、0V、-1V,用示波器觀測對應(yīng)于如上E電壓值時的VO波形,將其記入表1-3中。表1-3E(V)210-1VO(t)波型二極管箝位器。按圖1-4,用連接導(dǎo)線連接成此二極管箝位器實驗電路。Vi為f=1KHz
8、,Vpp=4V的方波,分別使E=1V,0V,-1V,-3V,用示波器觀測對應(yīng)于如上E電壓值時的VO波形,將其記入表1-4中。 表1-4E(V)10-1-3VO(t)波型三極管限幅器。按圖1-5,用連接導(dǎo)線連接成此三極管限幅器實驗電路。Vi為f=1KHz,VPP分別為1V,2V,3V,4V,5V的方波,用示波器觀測對應(yīng)于不同Vpp值時的VO波形變化。將其記入表1-5中。表1-5VPP(V)1234-3VO(t)波型二 TTL集成邏輯門的測試和使用實驗?zāi)康恼莆誘TL集成與非門電路的邏輯功能和主要參數(shù)的測試方法。學(xué)會如何使用TTL集成門電路。進(jìn)一步熟悉數(shù)字實驗?zāi)K的結(jié)構(gòu),基本功能和使用方法。實驗設(shè)備
9、TX0833 19電源板+5VTX0833 09與、與非門實驗板TX0833 01電子學(xué)綜合實驗板TX0833 07與或非、與或電平輸出實驗板TX0531 18直流電壓表TX0531 19直流電流表實驗內(nèi)容1.驗證TTL集成與非門電路74LS00的邏輯功能。門的兩個輸入端接與或非、與或電平輸出實驗板的輸出插口,以提供“0”“1”電平信號。門的輸出端接0-1電平指示器,LED亮?xí)r為邏輯“1”,反之為邏輯“0”。將表2-1的輸出真值完成,然后,逐個測試集成塊中四個與非門的邏輯功能。圖2-1給出74LS00中一個與、非門的管腳圖供實驗時參考,其余管腳請查閱TTL手冊。表2-1輸入AB0 00 11
10、01 1輸出2.74LS00主要參數(shù)的測試分別按圖2-2,圖2-3,圖2-4接線,將測試結(jié)果記入表2-2。圖2-2:TTL與非門靜態(tài)參數(shù)的測試 圖2-2a:測低電平輸出時電源電流ICCL,指輸入端懸空,輸出端空載時。 圖2-2b:測高電平輸出時電源電流ICCH,指與非門兩個輸入端為低電平,輸出為空載時,通常ICCLICCH。器件的最大功耗為PCCL=VCCICCL,這里要注意手冊中提供的電源電流和功耗值是指整個器件總的電源電流和總的功耗。 圖2-2c:測低電平輸入電流IiL,指被測一個輸入端接地,而另一個輸入端懸空時,從被測輸入端流出的電流值IiL。 圖2-2d:高電平輸入電流IiH(由于Ii
11、H較小,一般免測) 圖2-3:扇出系數(shù)NO測試電路 通常用NO=IOL/IiL(8)表示圖2-4:平均傳輸延遲時間tpd測試電路tpd=T/6,T指A點電平產(chǎn)生一個振蕩的周期,指經(jīng)過6級門的延遲時間。,將圖2-2,圖2-3,圖2-4的測試結(jié)果記入表2-2。表2-2ICCL(mA)ICCH(mA)IiL(mA)IOL(mA)NO=IOL/IiLtpd=T/6傳輸特性的測試圖2-5 :調(diào)節(jié)RW,使Vi從低電平向高電平變化,逐點測量表2-3的一系列Vi值所對應(yīng)的VO值,并將其記入表2-3,然后繪成Vi,VO的關(guān)系曲線。表2-3Vi(V)00.20.40.60.81.01.52.02.53.03.54
12、.0VO(V)3.TTL電路使用規(guī)則請參閱TTL器件手冊,有興趣的讀者可結(jié)合手冊,對照實際實驗,做進(jìn)一步探討,這里從略。 三 CMOS集成邏輯門的邏輯功能與參數(shù)測試實驗?zāi)康恼莆誄MOS集成門電路的邏輯功能及器件使用方法。學(xué)會CMOS集成門電路主要參數(shù)的測試方法。實驗設(shè)備TX0833 19電源板+5VTX0833 06非門實驗板(CD4069)雙蹤示波器TX0531 29信號發(fā)生器(連續(xù)脈沖)TX0833 07與或非、與或電平輸出實驗板TX0531 18直流電壓表TX0531 19直流電流表實驗內(nèi)容CMOS非門集成電路(六反相器)CD4069參數(shù)的測試(方法與TTL電路相同)。(1)測試CD40
13、69一個門的ICCH,ICCL,IiH,IiL。(2)測試CD4069一個門的傳輸特性。(3)將CD4069的三個非門串聯(lián)組成振蕩器,用示波器測Vi,VO的波形,并計算出tpd值。驗證CMOS門電路的邏輯功能,(以CD4069為例)判斷其好壞,并將結(jié)果記入表3-1表3-1輸入端輸 出 端電位(V)狀 態(tài)01 圖a 圖b 圖c觀察非門對脈沖的控制作用。圖a為CD4069的一個非門,如圖b,將多功能信號發(fā)生器輸出的f=1KHz的連續(xù)脈沖送入非門輸入端,用示波器觀察輸出波形、輸入波形,并比較一下它們的相位關(guān)系,將其記錄于圖c,圖d中。四 集電極開路(OC)邏輯門電路的應(yīng)用實驗?zāi)康恼莆誘TL(OC)門
14、電路的邏輯功能及其應(yīng)用。深入了解集電極負(fù)載電阻RL對OC門電路的影響。掌握OC電路“線與”功能。實驗設(shè)備TX0833 06 非門實驗板(74LS05)TX0531 18 直流電壓表TX0531 29 多功能信號發(fā)生器示波器TX0833 07與或非、與或電平輸出實驗板 實驗內(nèi)容1.集電極電阻RL對OC電路的影響。見圖4-1.調(diào)節(jié)RW,先使OC門“線與”輸出高電平UOH=3.5V,斷電后用萬用表測得RL=RWmax;再使OC電路輸出低電平UOL =0.3V,斷電后用萬用測得RL=RLmin,將測試結(jié)果記入表4-1。表4-1UOH=3.5VRL=RWmaxx=UOL =0.3VRL=RWmin =五
15、 集成邏輯電路的連接和驅(qū)動實驗?zāi)康牧私釺TL,CMOS集成電路輸入與輸出特性。了解集成邏輯電路相互連接時應(yīng)遵守的規(guī)則及實際連接方法。實驗設(shè)備TX0833 19電源板15V,+5VTX0833 07與或非、與或電平輸出實驗板TX0531 18直流電壓表TX0833 09與-與門實驗板(74LS002)TX0833 06非門實驗板(CD40691)實驗內(nèi)容1.測試TTL集成電路74LS00的輸出特性,按圖5-1a,圖5-1b所示電路連接好,進(jìn)行輸出特性測試。2.測試CMOS集成電路CD4069的輸出特性。參考圖5-1a,圖5-1b所示的測試電路,但將R換為470,RW換為4.7K,高電平應(yīng)4.6V
16、,低電平仍0.4V。3.TTL電路驅(qū)動CMOS電路,如圖5-2,用74LS00的一個與非門驅(qū)動CD4069的六個門,測量接R與不接R時的的邏輯功能及74LS00所輸出高、低電平。請做好記錄。4.CMOS集成電路驅(qū)動TTL電路,被驅(qū)動的2片74LS00的八個門并聯(lián),見圖5-3。觀察CD4069的輸出電平和74LS00的輸出邏輯功能,并將其記錄下來。5.將CMOS集成電路CD4069的六個門并聯(lián)(輸入并聯(lián),輸出并聯(lián)),如圖5-4。分別觀察CMOS集成電路CD4069的輸入輸出邏輯功能,并記錄之。六 組合邏輯電路實驗實驗?zāi)康恼莆战M合邏輯電路的分析方法與測試方法。了解組合邏輯電路的競爭冒險現(xiàn)象及其消除
17、方法。實驗設(shè)備TX0833 19電源板(+5V)TX0531 29多功能信號發(fā)生器TX0833 07與或非、與或電平輸出實驗板TX0833 09與-與非門實驗板(74LS00)TX0833 10異或-異或非實驗板(74LS86)實驗內(nèi)容1.分析測試半加器的邏輯功能。寫出圖6-1的邏輯表達(dá)式。(2)根據(jù)表達(dá)式列出真值表,并畫出卡諾圖看其能否簡化。表6-1ABZ1Z2Z3SC00011011 (3)據(jù)圖6-1,A、B接與或非、與或電平輸出實驗板輸出,S、C接至邏輯電平顯示輸入,按下表要求進(jìn)行邏輯狀態(tài)的測試,將測試結(jié)果記入表6-2中,并與表6-1進(jìn)行比較,看看兩者是否一致。表6-2ABSC00011
18、0112.分析、測試用異或門74LS86和與非門74LS00組成的半加器邏輯電路。分析、測試的方法同1(1)(3)項,將測試結(jié)果記入自擬表中,并驗證邏輯功能。3.分析、測試由與非門74LS00組成的全加器的邏輯電路。表6-3AiBiCi-1SX1X2X3SiCi000010100110001011101111 根據(jù)上面的真值表畫出函數(shù)Si,Ci的卡諾圖據(jù)圖6-3,Ai、Bi、Ci-1接與或非、與或電平輸出實驗板輸出,Si、Ci接至邏輯電平顯示輸入,按下表要求進(jìn)行狀態(tài)測試,將測試結(jié)果記入表6-4中,并與表6-3進(jìn)行比較,看看兩者是否一致。 表6-4AiBiCi-1SiCi000010100110
19、0010111011114.分析、測試用異或門、或非門和非門組成的全加器邏輯電路,根據(jù)全加器的邏輯表達(dá)式。全加和Si=AiBiCi-1進(jìn)位Ci=(AiBi)Ci-1+ AiBi由此可知,一位全加器可以用兩個半加器和兩個與門一個或門組成。用上述門電路來實現(xiàn)全加器邏輯電路。畫出原理圖,測試其邏輯狀態(tài),并將結(jié)果記入自擬的表格中,然后判斷測試是否正確。七 組合邏輯電路的設(shè)計與測試實驗?zāi)康?掌握組合邏輯電路的設(shè)計與測試方法。實驗設(shè)備TX0833 19電源板(+5V)TX0833 07與或非、與或電平輸出實驗板TX0833 09與-與非門實驗板(74LS00)TX0833 18 LED七段碼顯示器 實驗內(nèi)
20、容1.設(shè)計一個四人無棄權(quán)表決電路(多路贊成則提案通過),本電路的設(shè)計要求選用二輸入四與非門來實現(xiàn)(74LS00),最后要測試電路的邏輯功能,使電路達(dá)到設(shè)計要求。2.掌握如下設(shè)計組合邏輯電路的一般步驟。(1)按設(shè)計任務(wù),列出真值表;(2)用卡諾圖或布爾代數(shù)簡化,求出最簡的邏輯表達(dá)式;(3)按(2)求出的邏輯表達(dá)式畫出邏輯圖,并選用標(biāo)準(zhǔn)的集成門電路來構(gòu)成電路。(4)測試電路的邏輯功能,以驗證設(shè)計的正確性。3.設(shè)計示例用“與非門”設(shè)計一個表決電路。當(dāng)四個輸入端中有三個或四個為“1”時,輸出端為“1”。(1)列真值表7-1,見表7-1D0000000011111111A0000111100001111
21、B0011001100110011C0101010101010101Z0000000100010111(2)用卡諾圖進(jìn)行化簡 表7-2DABC000111100001111111101(3)由(2)得出邏輯表達(dá)式Z,并將其簡化成“與非”的形式。 (4)由(3)最簡的邏輯表達(dá)式,畫出邏輯圖,再用標(biāo)準(zhǔn)集成門電路構(gòu)成實用電路。八 BCD碼/七段碼譯碼器及七段碼管的應(yīng)用一、實驗?zāi)康恼莆誘TL、CMOS、BCD碼/七段碼譯碼器集成電路的邏輯功能和使用方法。熟悉七段LED數(shù)碼管與BCD碼/七段碼譯碼器集成電路的配接及其工作原理。二、實驗設(shè)備TX0833 19電源板(+5V)TX0833 07與或非、與或電
22、平輸出實驗板TX0833 11 譯碼器實驗板(74LS2482或CD45112)TX0833 18 LED七段碼顯示器三、實驗內(nèi)容BCD碼/七段碼 譯碼器(74LS248或CD4511)邏輯調(diào)試。按表8-1逐項測試譯碼器的邏輯功能。連接七段LED數(shù)碼管顯示器,顯示譯碼結(jié)果,并與測試結(jié)果對照。表8-1 BCD碼/七段碼 譯碼器邏輯功能表1:(H)高電平;0:(L)低電平數(shù)字輸入端(BCD碼)輸出端(七段碼)LTB1DCBAabcdefgRBO000001111110111000101100001120010110110111300111111001114010001100111150101101
23、10111160110101111111701111110000118100011111111191001111101111四、實驗參考框圖七段LED數(shù)碼管顯示器(共陰)九 集成觸發(fā)器及其應(yīng)用實驗?zāi)康?1深入了解基本RS,JK,D和T觸發(fā)器的邏輯功能。 2掌握集成觸發(fā)器的使用和邏輯功能的測試方法。 3熟悉觸發(fā)器之間相互轉(zhuǎn)換的方法。二、實驗設(shè)備 1.TX0833 19電源實驗板 2.雙蹤示波器3.TX0833 07與或非、與或電平輸出實驗板4.TX0833 15 RS,D,JK觸發(fā)器實驗板5.TX0833 18 LED七段碼顯示器三、實驗內(nèi)容1測試基本RS觸發(fā)器的邏輯功能。按圖9-1所示的邏輯電
24、路聯(lián)接好,測一下Q和端的邏輯狀態(tài),并將其結(jié)果記入表9-1中。R:直接復(fù)位端,R=1,Q=0;S:直接置位端,S=1,Q=1。2測試雙J-K觸發(fā)器74LS73邏輯功能。 按表9-2的要求改變J,K,CK端狀態(tài),觀察Q、狀態(tài)變化,另外再仔細(xì)觀察觸發(fā)器狀態(tài),即Q、的翻轉(zhuǎn)是否發(fā)生在CK脈沖的下降沿(即CP由1跳變?yōu)?)將其記錄之。表9-1 基本RS觸發(fā)器的功能測試RSQ11 00 11 010 100將K觸發(fā)器的J、K端連在一起,構(gòu)成一個T觸發(fā)器,在T觸發(fā)器的CK端輸入連續(xù)脈沖,用雙蹤示波器觀察CK、Q、端的波形,注意它們之間的相位與時間的關(guān)系,將它們的關(guān)系曲線描繪下來。請參見圖9-2a、9-2b。通
25、過JK觸發(fā)器的實驗,通過完成表9-2,JK觸發(fā)器的邏輯功能真值填好,加深理解JK觸發(fā)器的狀態(tài)議程和T觸發(fā)器的狀態(tài)方程 (或)。表9-2 JK觸發(fā)器的邏輯功能JKCPQQ 00 0-1 1-0 *01 0-1 1-0 *10 0-1 1-0 *11 0-1 1-0 *注:帶“*”為CP輸入信號的下降沿(或后沿),特別注意此時Q和狀態(tài)要發(fā)生變化,這是JK觸發(fā)器的特點,故稱JK觸發(fā)器為后沿觸發(fā)器。3.測試D觸發(fā)器74LS74的邏輯功能。具體測試過程請參考“2”JK觸發(fā)器的測試過程,用測試結(jié)果來完成表9-3中的D觸發(fā)器邏輯功能真值填寫。表9-3DCPQ001 10 101 10 D觸發(fā)器的狀態(tài)議程:=
26、4.觸發(fā)器之間的相互轉(zhuǎn)換JK觸發(fā)器轉(zhuǎn)換為T,T(反轉(zhuǎn)觸發(fā)器)觸發(fā)器。JK觸發(fā)器轉(zhuǎn)換成D觸發(fā)D觸發(fā)器轉(zhuǎn)換成T觸發(fā)器,這種電路較為廣泛地應(yīng)用于計數(shù)電路中。十 計數(shù)器及其應(yīng)用實驗?zāi)康牧私饧呻娐酚嫈?shù)器的邏輯功能。學(xué)會集成電路計數(shù)器的使用方法。學(xué)會測試集成電路計數(shù)器的邏輯功能。二、實驗設(shè)備TX0833 19電源板(+5V、單脈沖)雙蹤示波器TX0833 11譯碼器實驗板TX0833 07與或非、與或電平輸出實驗板TX0833 18 LED七段碼顯示器TX0833 17二、十進(jìn)制計數(shù)器實驗板三、實驗內(nèi)容 1測試74LS168四位十進(jìn)制同步計數(shù)器的邏輯功能。TX083317 二、十進(jìn)制計數(shù)器實驗板的核心部
27、分為兩片計數(shù)器集成電路。一片為74LS168;一片為74LS169。將TX083307、TX083317、TX083318用連接導(dǎo)線連接起來。74LS168的數(shù)據(jù)輸入端A,B,C,D分別接TX083307的與或非、與或電平輸出實驗板,而74LS168的數(shù)據(jù)輸出端QA,QB,QC,QD分別接TX083318譯碼器的輸入端口。計數(shù)脈沖由單次脈沖源提供,按表10-1逐項驗證判斷74LS168的邏輯功能。 表10-1EPETCPQ0予置100加計數(shù)100減計數(shù)11保持11保持2.予置后,送入10個單脈沖,觀察輸出狀態(tài)變化是否發(fā)生在CP時鐘脈沖的上升沿。(加計數(shù))3.同2,進(jìn)行減計數(shù)實驗,按表10-1逐
28、項驗證進(jìn)行減計數(shù)的各項條件。4.參考測試74LS168的情況,測試74LS169的邏輯功能,將測試結(jié)果記入表10-2中。 表10-2EPETCPQ請大家自行設(shè)計一個兩位十進(jìn)制加法計數(shù)器,進(jìn)行00-99累加計數(shù),輸入連續(xù)計數(shù)脈沖進(jìn)行加法計數(shù)實驗。十一 移位寄存器實驗實驗?zāi)康牧私饧呻娐芬莆患拇嫫鞯倪壿嫻δ堋U莆占呻娐芬莆患拇嫫鞯氖褂梅椒?。二、實驗設(shè)備TX0833 19電源板(+5V及單次脈沖)TX0833 07與或非、與或電平輸出實驗板TX0833 16雙向移位寄存器實驗板TX0833 18LED七段碼顯示器三、實驗內(nèi)容測試雙向移位寄存器集成電路74LS194的邏輯功能用TX0833 16雙向
29、移位寄存器實驗板,按表11-1逐項測試,并將測試結(jié)果記入表11-1的空白處。(TX083316雙向移位寄存器實驗板的核心部分為雙向移位寄存器集成電路74LS194)表11-1清除模式時鐘串行輸入輸出功能總結(jié)S1S0CKLRABCDQAQBQCQD010111a b c d1011101011011100100清除:令=0(低有效),其它功能端均為任意態(tài)(),此時該移位寄存器輸出QA,QB,QC,QD應(yīng)均為“0”,清除后,置=1。送數(shù):令=S1=S0=1,送入任意4位二進(jìn)制數(shù)如ABCD=a,b,c,d,在時鐘端加CP脈沖,注意一下輸出狀態(tài)的變化。右移:清零后,令=1,S1=0,S0=1,由右移輸
30、入端R送入二進(jìn)制數(shù)碼如0100,由CK端連續(xù)加4個脈沖,觀查輸出情況,記錄之。左移:清除后,再令=1,S1=1,S0=0,由左移輸入L送入二進(jìn)制數(shù)碼如1111,由CP端連續(xù)加四個脈沖,觀察輸出情況,記錄之。保持:清除后,寄存器予置任意4位二進(jìn)制數(shù)碼如a,b,c,d,令=1,S1=S0=0,加CP脈沖,觀察寄存器輸出狀態(tài),記錄之。循環(huán)移位實驗按圖11-2所示,連接成一個循環(huán)右移實驗電路。用并行送數(shù)法予置寄存器為某二進(jìn)制數(shù)碼如0100,然后進(jìn)行右移(R)循環(huán),觀察寄存器輸出狀態(tài)的變化,記入表11-2中。圖11-2表11-2CPQAQBQCQD01234十二 自激多諧振蕩器實驗實驗?zāi)康膶W(xué)會使用集成門
31、電路來組成脈沖信號發(fā)生器電路的基本方法。掌握影響輸出脈沖波形參數(shù)的定時元件其數(shù)值的簡單計算方法。實驗設(shè)備TX0833 19電源板(+5V)雙蹤示波器TX0833 06非門實驗板TX0833 09與-與非門實驗板(74LS04)TX0833 01電子學(xué)綜合實驗板3TX0833 02電子學(xué)綜合實驗板2實驗內(nèi)容按圖12-1連線,用集成門電路74LS04組成一個多諧振蕩器,這是一個輸出波形非對稱型的振蕩器。用示波器觀測VO2的波形,記錄之。調(diào)節(jié)RW觀察V02的波形。按圖12-2連線,用集成門電路74LS00組成另一個多諧振蕩器,這是一個輸出波形對稱型的振蕩器。帶有RC充放電回路的環(huán)形振蕩器實驗。按圖1
32、2-3連接,組成一個帶RC充放電回路的環(huán)形振蕩器。如圖12-3所示,T2.2RC,C充電與放電時間分別為t1=0.94RC,t2=1.26RC,Rw取4.7K,C取0.1f,(T=t1+t2)做如下實驗:(1)RW調(diào)到最大時,觀測A1、A2、A3、A4及V0各點波形,測出V0的周期T及V0負(fù)脈沖寬度值(即C的充電時間t1)與按理論t1=0.94RC所計算出的結(jié)果做比較。(2)不斷調(diào)整RW,觀測V0波形的變化情況,找出并記錄下其變化規(guī)律。十三 單穩(wěn)態(tài)觸發(fā)器與施密特觸發(fā)器脈沖延時電路與波形整形電路實驗?zāi)康膶W(xué)會使用集成門電路來構(gòu)成單穩(wěn)態(tài)觸發(fā)器。熟知集成單穩(wěn)態(tài)觸發(fā)器的邏輯功能及其使用方法。熟知集成施密
33、特觸發(fā)器的性能及其應(yīng)用。二、實驗設(shè)備TX0833 19電源板(+5V)(連續(xù)脈沖源)雙蹤示波器TX0533 29多功能信號發(fā)生器TX0833 14施密特觸發(fā)器TX0833 09與-與非門實驗板TX0833 01電子學(xué)綜合實驗板TX0833 02電子學(xué)綜合實驗板TX0833 03電子學(xué)綜合實驗板TX0833 06非門實驗板三、實驗內(nèi)容微分型單穩(wěn)觸發(fā)器 按圖13-1連接好微分型單穩(wěn)觸發(fā)器。R1C1構(gòu)成輸入端微分隔直電路;R2C2構(gòu)成微分定時電路,R2C2為定時元件,它的數(shù)值決定了輸出脈沖的寬度,具體關(guān)系式為:tp=(0.71.3)R2C2。用雙蹤示波器觀測Vi、VA、VB、VC、VO的波形。記錄于
34、表13-1中。2改變C2或R2之值,重復(fù)實驗1的內(nèi)容。3積分型單穩(wěn)態(tài)觸發(fā)器。按圖13-2連接好積分型單穩(wěn)態(tài)觸發(fā)器,重復(fù)1的實驗內(nèi)容。用雙蹤示波器觀測Vi、VA、VB、VC、VO的波形。記錄于表13-1中。tW=1.1RC;R1K表13-1ViVAVBVCVO微分型單穩(wěn)積分型單穩(wěn)用施密特觸發(fā)器來構(gòu)成多諧振蕩器電路TX083314施密特觸發(fā)器實驗板的核心部分為一塊CD40106集成電路,這是一個六施密特觸發(fā)器電路。按圖13-3很容易地組成一個多諧振蕩器電路。用雙蹤示波器觀測一下VO的波形。5.用施密特電路構(gòu)成正沿和負(fù)沿觸發(fā)的單穩(wěn)態(tài)觸發(fā)器。按圖13-4(a)、13-4(b)用施密特電路分別構(gòu)成正沿和
35、負(fù)沿觸發(fā)的單穩(wěn)態(tài)觸發(fā)器。6.利用施密特電路的波形整形功能將正弦波轉(zhuǎn)換為方波。按圖13-5連接好利用施密特電路將正弦波轉(zhuǎn)換為方波的電路,Vi為信號源輸出的f=1KHz正弦波音頻信號,調(diào)節(jié)此信號的電壓幅值,由低到高,當(dāng)調(diào)節(jié)為如下值時:0V、0.25V、0.5V、1V、1.5V、2.0V時,用雙蹤示波觀測VO的波形變化,并記錄之。十四 555時基電路及其原理實驗?zāi)康氖煜?55時基集成電路的內(nèi)部結(jié)構(gòu),工作原理及其特點。掌握555時基集成電路的基本應(yīng)用。二、實驗設(shè)備TX0833 19電源板(+5V,單次脈沖與連續(xù)脈沖)雙蹤示波器TX0531 29信號發(fā)生器(音頻信號源)TX0533 26頻率計TX083
36、3 05 555實驗板TX0833 07 與或非、與或電平輸出實驗板TX0833 02 電子學(xué)綜合實驗板三、實驗內(nèi)容對照實驗板反復(fù)熟悉、理解555時基集成電路的內(nèi)部結(jié)構(gòu)及其工作原理。能清楚了解到內(nèi)部電路由哪幾部分組成;了解其內(nèi)部由數(shù)字電路與模擬電路完美結(jié)合這個特點;熟記其上部八個引出腳功能。由555時基集成電路構(gòu)成幾個常用典型應(yīng)用電路并熟記之。(1)單穩(wěn)態(tài)觸發(fā)器電路:見圖14-1A.按圖14-1所示聯(lián)接好電路。B.V0接LED電平指示器,Vi由單次脈沖源提供觸發(fā)脈沖,用雙蹤示波器仔細(xì)觀察Vi,VO波形,特別注意當(dāng)Vi脈沖下沿時,此單穩(wěn)態(tài)觸發(fā)器被觸發(fā)。此時VO由低電平上跳為高電平,這時可用秒表計
37、單穩(wěn)態(tài)電路的定時時間(以VO跳為高電平到下跳為低電平這段時間)并測定幅度,記錄之。C.將R改為1K,C改為0.1f,Vi加1KHz的連續(xù)脈沖,觀察Vi、VO及VC,測定幅度及延時時間,記錄之。(2)多諧振蕩器:見圖14-2按圖14-2所示聯(lián)接好電路。用雙蹤示波器觀測VC及VO的波形,用示波器及頻率計測定頻率,記錄之。畫出VC與VO的波形。(3)施密特觸發(fā)器。見圖14-3按圖14-3所示,聯(lián)接好電路。Vi由音頻信號源提供,f=1KHz,正弦波信號開通電源后,用雙蹤示波器觀測Vi、VO波形,逐漸加大輸入信號Vi的幅度,繼續(xù)用示波器觀測Vi(t)、VO(t)波形,記錄下來。C.記錄計算誤差電壓V的值
38、。 D.繪出電壓傳輸特性曲線(即VO=f(Vi)函數(shù)關(guān)系曲線) 4.請大家自行設(shè)計制作一個觸摸延時五一節(jié)關(guān)控制器,用555時基電路來構(gòu)成一只觸摸延時開關(guān),這個題目相當(dāng)有實際意義。具體要求為:延時時間為10s,自選實驗?zāi)K搭成實驗線路,實測其功能,畫出此線路,驗證設(shè)計是否正確。我們給出一個參考電路,供大家設(shè)計時參考,千萬不要照搬!電路中器件參數(shù)根據(jù)設(shè)計要求自行計算確定之。見圖14-4。十五 二十進(jìn)制全加器實驗實驗?zāi)康牧私?位二進(jìn)制超前進(jìn)位全加器的邏輯符號、邏輯功能。學(xué)會用兩只超前進(jìn)位四位全加器組成一個可進(jìn)行二進(jìn)制加法運算的全加器。學(xué)會應(yīng)用超前進(jìn)位四位全加器做器位二進(jìn)制加法運算。二、實驗設(shè)備TX0
39、833 19電源板(+5V)TX0833 07與或非、與或電平輸出實驗板。TX0833 13全加器實驗板TX0833 09與-與非門實驗板三、實驗內(nèi)容了解4位二進(jìn)制超前進(jìn)位全加器的邏輯功能。用TX083313全加器實驗板、TX083319電源板(+5V)及TX083307與或非、與或電平輸出實驗板、TX083318“0、1”電平顯示器,將它們用連接線連接起來,按表15-1所列的全加器邏輯功能逐一進(jìn)行驗證。 表15-1 全加器邏輯功能表輸入輸出ABCoC4000001010011100101110111應(yīng)用超前進(jìn)位四位全加器做器位二進(jìn)制加法運算。用前面連接好的實驗電路來進(jìn)行如下二進(jìn)制加法運算,將
40、運算結(jié)果記入表15-2。(1)進(jìn)行(0010)2+(1001)2=?加法運算,記入表15-2(2)進(jìn)行(0110)2+(1001)2=?加法運算,記入表15-2(3)進(jìn)行(1011)2+(1001)2=?加法運算,記入表15-2 表15-2A4/B4A3/B3A2/B2A1/B1C44321十進(jìn)制數(shù)利用兩只超前進(jìn)位四位全加器設(shè)計一個可進(jìn)行二十進(jìn)制加法運算的全加器。用給定的超前進(jìn)位四位全加器和與非門電路組成一個一位二十進(jìn)制全加器。進(jìn)行如下幾個十進(jìn)制數(shù)的加法運算。將運算結(jié)果記入自行設(shè)計的表15-3中。A.進(jìn)行(6)10+(3)10=?運算,記入表15-3B.進(jìn)行(5)10+(7)10=?運算,記入
41、表15-3C.進(jìn)行(9)10+(9)10=?運算,記入表15-3(表15-3請大家自行設(shè)計完成。)十六 A/D,D/A轉(zhuǎn)換實驗一、實驗?zāi)康?.了解模數(shù)轉(zhuǎn)換A/D電路的工作原理和特性。2.了解數(shù)模轉(zhuǎn)換D/A電路的工作原理和特性。3.學(xué)習(xí)A/D,D/A各項參數(shù)的測試方法。二、實驗設(shè)備與器件1. TX0833 19電源板(5V,15V) 2. TX0533 25雙路直流穩(wěn)壓電源 3. TX0631 18直流電壓表 4. TX0833 22 A/D,D/A轉(zhuǎn)換板 5. TX0833 07與或非、與或電平輸出實驗板 6. TX0833 18 LED七段碼顯示器 三、實驗內(nèi)容1. 模數(shù)轉(zhuǎn)換A/D轉(zhuǎn)換器實驗(1)用連接導(dǎo)線按圖16-1連接好實驗線路。V0-V3是模數(shù)轉(zhuǎn)換A/D的模擬電壓輸入端,A0A1是輸入通道選擇,共有四個模擬電壓輸入通道,D0-D7為二進(jìn)制數(shù)據(jù)輸出端。(2)A/D實驗線路連接好,并檢查無誤后,先將穩(wěn)壓電源調(diào)至最低即0V,然后打開電源板,此時0-1電平顯示的LED應(yīng)全熄滅。(3)打開穩(wěn)壓電源開關(guān),緩緩調(diào)節(jié)輸出電壓,注意調(diào)節(jié)過程一定要細(xì)!要緩慢一點點調(diào)!切不可一下移動范圍過大!觀察電壓表讀數(shù),使輸入到A/D轉(zhuǎn)換器的電壓為+5V。(注意:此電壓的精度范圍為50.5)此時,0-1電平指示的LED應(yīng)全亮。(4)測量+5V電源
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- GB/T 46896-2025道路車輛自動駕駛系統(tǒng)測試場景術(shù)語
- 2026福建廈門市集美區(qū)雙嶺小學(xué)產(chǎn)假頂崗教師招聘1人考試備考試題及答案解析
- 2026中國水利電力物資集團有限公司高校畢業(yè)生招聘考試備考試題及答案解析
- 2026年甘肅省天水瑞慈醫(yī)院招聘臨床崗位護士考試參考試題及答案解析
- 2026年南昌市勞動保障事務(wù)代理中心以勞務(wù)外包形式招聘項目申報與監(jiān)測服務(wù)工作人員1人考試備考題庫及答案解析
- 2026年溫州市婦女兒童活動中心招聘兼職專業(yè)教師考試備考題庫及答案解析
- 2026河南漯河市召陵區(qū)公益性崗位招聘5人考試參考題庫及答案解析
- 2025湖南衡陽市衡東縣城鄉(xiāng)發(fā)展投資集團有限公司招聘工作人員部分崗位降低開考比例考試參考試題及答案解析
- 2026年河北正定師范高等??茖W(xué)校單招職業(yè)技能考試備考題庫帶答案解析
- 2026年1月南京市溧水區(qū)教育局所屬事業(yè)單位公開招聘教師71人筆試模擬試題及答案解析
- (2025年)新疆公開遴選公務(wù)員筆試題及答案解析
- 直銷公司旅游獎勵方案
- 浙江省嘉興市2024-2025學(xué)年高二上學(xué)期期末檢測政治試題(含答案)
- 有關(guān)中國居民死亡態(tài)度的調(diào)查報告
- 開放大學(xué)(原電視大學(xué))行政管理實務(wù)期末復(fù)習(xí)資料所有單
- 醫(yī)學(xué)統(tǒng)計學(xué)(12)共143張課件
- 特種設(shè)備安全檢查臺賬
- 水工建筑物位移觀測記錄
- 住宅項目開盤前工作倒排表
- 福州魯能花園項目施工總承包工程主體結(jié)構(gòu)勞務(wù)施工組織設(shè)計
- GB∕T 41422-2022 壓力輸水用取向硬聚氯乙烯(PVC-O)管材和連接件
評論
0/150
提交評論