實(shí)驗(yàn)報(bào)告實(shí)驗(yàn)四_第1頁
實(shí)驗(yàn)報(bào)告實(shí)驗(yàn)四_第2頁
實(shí)驗(yàn)報(bào)告實(shí)驗(yàn)四_第3頁
實(shí)驗(yàn)報(bào)告實(shí)驗(yàn)四_第4頁
實(shí)驗(yàn)報(bào)告實(shí)驗(yàn)四_第5頁
已閱讀5頁,還剩7頁未讀, 繼續(xù)免費(fèi)閱讀

付費(fèi)下載

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

電子科技大 學(xué)號(hào):2244 二、實(shí)驗(yàn)項(xiàng)目名稱:基帶載波調(diào)制技術(shù)實(shí)驗(yàn)1(K和相移鍵控()。它們分別是用數(shù)字基帶信號(hào)控制高頻載波的參數(shù)如振幅、在線性調(diào)制方案中,傳輸信號(hào)st能夠表達(dá)為:

、二進(jìn)制相移鍵控1或0的信號(hào)和m2的變化而在兩個(gè)不同的相位間跳變。普通這兩個(gè)相位差180°AE1

,則傳輸?shù)腂PSK c 0t

(二進(jìn)制的

0tTb(二進(jìn)制的出于方便,經(jīng)常將m1和m2普通化為二進(jìn)制數(shù)據(jù)信號(hào)mt

據(jù)信號(hào)mt、四相相移鍵控的帶寬效率高兩倍。載波的相位為四個(gè)間隔相等的值,例如0、π/2、π和3π2QPSK信號(hào)可

0tT,i

22Ts ,相位分別0、π/2、π和3π/2的信號(hào)。從QPSK信號(hào)的星座圖能夠看出,星座中相鄰點(diǎn)的距離為 由于每個(gè)符號(hào)對(duì)應(yīng)于兩個(gè)比特,因此Es2Eb,這樣離為 差分器調(diào)制。差分編碼后的序列dk是通過對(duì)mk與dk1進(jìn)行模2運(yùn)算,由輸入的二進(jìn)制序列dk產(chǎn)生的。其效果相稱于,如果輸入的二進(jìn)制符號(hào)mk為1,則符號(hào)dk與其前一種符號(hào)保持不變,而如果mk為0,則dk就變化一次。表4-1關(guān)系式dkmkdk1由mk序列中產(chǎn)生的DPSK2、頻移鍵控

0t

(二進(jìn)制的 t

0tTb(二進(jìn)制的 因此,2FSK

cTf cT 、最小頻移鍵控非線性,使信號(hào)的包絡(luò)產(chǎn)生起伏,從而影響信號(hào)的解調(diào)質(zhì)量。下面將討論的MSK(MinimumFrequencyShiftKeying)是二進(jìn)制持續(xù)相位FSK的一種特殊形式。移為比特率的1/4。換句話說,MSK是調(diào)制系數(shù)為0.5的持續(xù)相位的FSK。FSK號(hào)的調(diào)制系數(shù)類似于FM調(diào)制系數(shù),定義為

2FRb,其中FRb是比特率。調(diào)制系數(shù)0.5對(duì)應(yīng)著能夠容納兩路正交FSKTvHtvLt0則兩路FSK信號(hào)vHt和vLt

N N

pt 0t2Tb

2Tb

格地等于1/4Tb對(duì)應(yīng)的調(diào)制指數(shù)為0.5;3)以載波相位為基準(zhǔn)的信號(hào)相位在一種碼元期間內(nèi)精確地線性變化π/2;4)在一種碼元期間內(nèi),信號(hào)應(yīng)涉及上載波周期、高斯最小頻移鍵控-80--60dB的指標(biāo),規(guī)定信號(hào)要有更加緊湊的功率譜。通過前面的介紹,從(GMSK)GMSK調(diào)制方式能為了減小已調(diào)波的主瓣寬度和鄰道的帶外輻射,在平滑調(diào)頻(TFM)調(diào)制方制辦法——帶高斯濾波的最小頻移鍵控,簡(jiǎn)稱高斯最小頻移鍵控。3)濾波器輸出沖激響應(yīng)曲線下的面積對(duì)應(yīng)于π/2的相移,以使調(diào)制指數(shù)為0.5高 π

π2αhtα

1

TTb

gb2expTgb2exp

αbTb

基帶載波調(diào)制技術(shù)基礎(chǔ)實(shí)驗(yàn);分析并觀察BPSK、QPSK、DBPSK六、實(shí)驗(yàn)器材(設(shè)備、元器件計(jì)算機(jī)、軟件無線電實(shí)驗(yàn)箱、示波器、DSP仿真器、FPGA仿真器、+5VPowerSwitch與否處在關(guān)閉(OFF)檢查實(shí)驗(yàn)平臺(tái)的電源線與否連接對(duì)的,若連接對(duì)的,實(shí)驗(yàn)平臺(tái)右下方的PowerReadyPowerSwitch置為啟動(dòng)(ON)狀態(tài),實(shí)驗(yàn)系統(tǒng)進(jìn)入啟選擇“2”Enter鍵,進(jìn)入基帶實(shí)驗(yàn)列表;BPSK選擇“1”BPSK調(diào)制仿真實(shí)驗(yàn)窗,按照軟件無線電實(shí)驗(yàn)平臺(tái)界面的提示BPSK調(diào)制后的頻譜QPSK選擇“2”QPSK調(diào)制仿真實(shí)驗(yàn)窗,按照軟件無線電實(shí)驗(yàn)平臺(tái)界面的提示選擇“3”DBPSK調(diào)制仿真實(shí)驗(yàn)窗,按照軟件無線電實(shí)驗(yàn)平臺(tái)界面的提選擇“4”DQPSK調(diào)制仿真實(shí)驗(yàn)窗,按照軟件無線電實(shí)驗(yàn)平臺(tái)界面的提GMSKISE8.1->OpenProjectFPGA_modulatemodula_main.vhdConstantmodulation_sel:std_logic_vector(3downto編譯程序后下載.bitFPGATXIFPGAmodula_main.vhdConstantmodulation_sel:std_logic_vector(3downto0):=“0001”;為Constantmodulation_sel:std_logic_vector(3downto0):=“0010”;重新編譯工程,然后下載.bitFPGAARM端輸入數(shù)據(jù),ENTER發(fā)送數(shù)據(jù)。TXI、TXQ端口,根據(jù)波形可判斷Constantmodulation_sel:std_logic_vector(3downto0):=“0001”;為Constantmodulation_sel:std_logic_vector(3downto0):=“0100”;重新編譯工程,然后下載.bitFPGAARM端輸入數(shù)據(jù),ENTER發(fā)送數(shù)據(jù)。TXI、TXQ端口,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論