數(shù)字電路與數(shù)字邏輯(專本)試題庫與答案_第1頁
數(shù)字電路與數(shù)字邏輯(專本)試題庫與答案_第2頁
數(shù)字電路與數(shù)字邏輯(專本)試題庫與答案_第3頁
數(shù)字電路與數(shù)字邏輯(專本)試題庫與答案_第4頁
數(shù)字電路與數(shù)字邏輯(專本)試題庫與答案_第5頁
已閱讀5頁,還剩136頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

(1)

在布爾邏輯中,每個邏輯變量的取值只有()種可能。

A1

B2

C3

D4

正確答案:B

(2)

電路具有兩個穩(wěn)定狀態(tài),在無外來觸發(fā)信號作用時,電路將()。

A自動變化

B保持原狀態(tài)不變

C不確定

正確答案:B

用二進制碼表示指定離散電平的過程稱為O

A采樣

B量化

C保持

D編碼

正確答案:D

(4)

一個容量為512*1的靜態(tài)RAM具有()

A地址線9根,數(shù)據(jù)線1根

B地址線1根,數(shù)據(jù)線9根

C地址線512根,數(shù)據(jù)線9根

D地址線9根,數(shù)據(jù)線512根

正確答案:A

(5)

隨機存儲器RAM中的內(nèi)容,當電源斷掉后又接通,存儲器中的內(nèi)容()

A全部改變

B全部為()

C不可預料

D保持不變

正確答案:A

(6)

PLA的中文全稱是。

A通用陣列邏輯

B現(xiàn)場可編程門陣列

C可編程邏輯陣列

D可編程陣列邏輯

正確答案:C

(7)

計數(shù)器是用來累計()的邏輯部件。

A運算結果

B運算步驟

C脈沖數(shù)目

正確答案:C

(8)

將二進制數(shù)11001.01轉換為十進制數(shù)是:()

A20.25

B25.25

C25.20

D25.10

正確答案:B

(9)

PAL的中文全稱是O

A通用陣列邏輯

B現(xiàn)場可編程門陣列

C可編程邏輯陣列

1)可編程陣列邏輯

正確答案:D

(10)

余3碼01101001.01110011轉換為十進制數(shù)是:()

A28.36

B36.40

C79.31

1)34.66

正確答案:B

(11)

將二進制數(shù)1011110.0100101轉換為十六進制數(shù)是:()

A5E.45

BC5.61

C53.F5

D7B.45

正確答案:A

(12)

邏輯表達式通過邏輯變量、常量、()來描述邏輯函數(shù)的因果關系

A邏輯運算

B程序

C符號

D偽代碼

正確答案:A

(13)

組合電路是由。。

A門電路構成

B觸發(fā)器構成

CA和B

正確答案:A

(14)

使用D/A轉換器再配以相應的程序,可以產(chǎn)生鋸齒波,該鋸齒波的0

A斜率是可調的

B幅度是可調的

C極性是可變的

D回程斜率只能是垂直的

正確答案:D

(15)

一個無符號10位數(shù)字輸入的DAC,其輸出電平的級數(shù)為()

A4

B10

C1024

D210

正確答案:B

(16)

一般門電路的為1-5,最多不超過()。

A6

B7

C8

D9

正確答案:C

(17)

ISP工程KIT是基于()編程接口實現(xiàn)的

APC串行I/O

BPC并行I/O

C端口號

D存儲器地址

正確答案:B

(18)

對于邏輯函數(shù)中的邏輯變量,常作為邏輯推理的輸入,當輸入的邏輯變量確定后,作為輸

出的邏輯函數(shù)F()。

A惟一地確定了

B不確定

C確定但是不唯一

正確答案:A

(19)

邏輯代數(shù)的化簡法主要有兩種——公式化簡法和()化簡法。

A卡諾圖

BERA圖

C矩陣

D算術

正確答案:A

(20)

數(shù)字電路中使用的數(shù)制是。。

A二進制

B八進制

C十六進制

D十進制

正確答案:A

(21)

將十六進制數(shù)9DA轉換為二進制數(shù)是:()

A100111011010

BI11001110000

C101010000111

D111010101111

正確答案:A

(22)

寄存器是用來暫存數(shù)據(jù)的()部件。

A物理

B物理和邏輯

C邏輯

正確答案:C

(23)

在外加觸發(fā)信號有效時,電路可以觸發(fā)翻轉,實現(xiàn)()。

A置0

B置1

C置0或置1

正確答案:C

(24)

以下四種轉換器,()是A/D轉換器且轉換速度最高

A并聯(lián)比較型

B逐次逼近型

C雙枳分型

D施密特觸發(fā)器

正確答案:A

(25)

將十六進制數(shù)E3.14B轉換為二進制數(shù)是:()

A10011110.001011100010

B11000111.010101111100

C11100011.000101001011

D11101010.110010110101

正確答案:c

(26)

只讀存儲器具有()功能

A讀/寫

B無讀/寫

C只讀

D只寫

正確答案:C

(27)

將十進制數(shù)456.6875轉換為二進制數(shù)是:()

AU1001000.1011

B110001001.1011

C100110111.0011

D110011010.1101

正確答案:A

(28)

下列哪個不是進程語句的組成部分()

A敏感表

B進程

C結束

D實體

正確答案:D

(29)

下列不屬于PLD編程連接點的形式是()

A固定連接

B編程連接

C不固定連接

D不連接

正確答案:C

(30)

在數(shù)字電路中,用來存放二進制數(shù)據(jù)或代碼的電路稱為0.

A寄存器

B轉發(fā)器

C存儲器

正確答案:A

(31)

8位移位寄存器,串行輸入時經(jīng)()個脈沖后,8位數(shù)碼全部移入寄存器中

A1

B2

C4

1)8

正確答案:D

(32)

555定時器不可以組成()

A多諧振蕩器

B單穩(wěn)態(tài)觸發(fā)器

C施密特觸發(fā)器

DJK觸發(fā)器

正確答案:D

(33)

FPGA的中文全稱是()

A通用陣列邏輯

B現(xiàn)場可編程門陣列

C可編程邏輯陣列

I)可編程陣列邏輯

正確答案:B

(34)

0中的數(shù)據(jù)可以在移位脈沖作用下依次逐位右移或左移,數(shù)據(jù)既可以并行輸入、并行輸出,

也可以串行輸入、串行輸出,還可以并行輸入、串行輸出,串行輸入、并行輸出,十分靈

活,用途也很廣。

A移位寄存器

B寄存器

C存儲器

正確答案:A

(35)

將二進制數(shù)1110111.0110101轉換為十六進制數(shù)是:()

A71.F1

B73.6E

C80.Fl

D77.6A

正確答案:D

(36)

同步時序電路和異步時序電路比較,其差異在于后者()。

A沒有觸發(fā)器

B沒有統(tǒng)?的時鐘脈沖控制

C沒有穩(wěn)定狀態(tài)

D輸出只與內(nèi)部狀態(tài)有關

正確答案:B

(37)

而異步計數(shù)器中各觸發(fā)器的觸發(fā)脈沖不盡相同,所以觸發(fā)器的狀態(tài)是否翻轉除了考慮其驅

動方程外,還必須考慮其()是否出現(xiàn)。

A時鐘輸入端的觸發(fā)脈沖

B時鐘輸出端的觸發(fā)脈沖

C時鐘輸入端的觸發(fā)脈沖和時鐘輸出端的觸發(fā)脈沖

正確答案:A

(38)

多余輸入端可以懸空使用的門是Oo

A與非門

BTTL與非門

C或非門

D亦或門

正確答案:B

(39)

雙穩(wěn)態(tài)觸發(fā)器可以作為0存儲單元使用。

A卜進制

B二進制

C十六進制

正確答案:B

(40)

PLSI器件的實現(xiàn)功能的核心部分是()

A通用邏輯塊(GLB)

B總體布線池(GRP)

C輸出布線池(ORP)

D輸入輸出單元

正確答案:A

(41)

一位8421BCD碼計數(shù)器至少需要()個觸發(fā)器

A3

B4

C5

D10

正確答案:B

(42)

八進制數(shù)1452轉換為二進制數(shù)是:()

A001100101010

BU0001110001

C110011000101

D110010110101

正確答案:A

(43)

邏輯代數(shù)由邏輯變量集、邏輯常量及其()構成.

A邏輯運算

B程序

C符號

D偽代碼

正確答案:A

(44)

譯碼電路的輸出量是()。

A二進制代碼

B十進制代碼

C某個特定的控制信息

正確答案:c

(45)

所謂對偶規(guī)則,是指當某個邏輯恒等式成立時,則其對偶式()。

A不成立

B可能成立

C不確定

I)成立

正確答案:D

(46)

ispEXPERT設計輸入不可采用()

A原理圖

B硬件描述語言

C功能模擬

I)混合輸入

正確答案:C

(47)

0和1稱為邏輯常量,它表示()的邏輯狀態(tài)。

A數(shù)量的大小

B兩種對M

C兩種一致

I)沒有意義

正確答案:B

(48)

觸發(fā)器的次態(tài)不僅與輸入信號狀態(tài)有關,而且與0有關。

A觸發(fā)器原來的狀態(tài)

B輸出信號狀態(tài)

C觸發(fā)器目前狀態(tài)

正確答案:A

(49)

施密特觸發(fā)器有()

A兩個穩(wěn)態(tài)

B一個穩(wěn)態(tài),兩個暫穩(wěn)態(tài)

C一個穩(wěn)態(tài),一個暫穩(wěn)態(tài)

D兩個暫穩(wěn)態(tài)

正確答案:A

(50)

為了記憶電路的狀態(tài),時序電路必須包含有()。

A存儲電路

B寄存器

C存儲器

正確答案:A

(61)

將一個時間上連續(xù)變化的模擬量轉換為時間上斷續(xù)(離散)的模擬量的過程稱為0

A采樣

B量化

C保持

D編碼

正確答案:A

(62)

要構成容量為4K*8的RAM,需要()片容量為256*4的RAM

A2

B4

C8

D32

正確答案:D

(1)

具有以下O邏輯功能的觸發(fā)器為T觸發(fā)器。

A當控制信號T=1時每來一個CP信號它的狀態(tài)就翻轉一次

B當廠0時,觸發(fā)器的狀態(tài)保持不變

C當控制信號T=0時每來一個CP信號它的狀態(tài)就翻轉一次

D當T=1時,觸發(fā)器的狀態(tài)保持不變

正確答案:AB

(2)

選取化簡后的乘積項。選取的原則是()。

A這些乘積項應包含邏輯式中所有的最小項(應復蓋卡諾圖中所有的1)。

B所用的乘積項數(shù)目最少。也就是可合并的最小項組成的矩形組數(shù)目最少。

C每個乘積項包含的因子最少。也就是每個可合并的最小項矩形組中應包含盡量多的最小項。

正確答案:ABC

(3)

基本RS觸發(fā)器的S和R叫做直接置位端和直接復位端,這種觸發(fā)器()o

A可以用來存儲信息

B不能用做計數(shù)

C不可以用來存儲信息

D能用做計數(shù)。

正確答案:AB

(4)

為了消除電平異步時序電路中反饋回路間的臨界競爭,狀態(tài)編碼時通常采用()的方法°

A相鄰狀態(tài),相鄰分配

B次態(tài)相同,現(xiàn)態(tài)相鄰

C增加過渡狀態(tài)

D輸出相同,現(xiàn)態(tài)相鄰

正確答案:AC

(5)

PLS2000與3000系列中基本邏輯單元與PLS1000系列不同之處是()

A全局時鐘結構

BI/O單元

C輸出使能結構

D輸出布線池結構

正確答案:ABCD

(6)

用戶使用PC并行口作編程的I/O口時()

A必須用附加電路將串行數(shù)據(jù)轉換為正確的編程信號

B必須用附加電路將并行數(shù)據(jù)轉換為正確的編程信號

C同時必須存在定時電路將串行指令轉換成定時的ISP編程信號

D同時必須存在定時電路將并行指令轉換成定時的ISP編程信號

正確答案:AC

(7)

二元常量1、0分別表示()電位。

A高

B低

正確答案:AB

(8)

進程語句的組成部分有。

A敏感表

B進程

C結束

D實體

正確答案:ABC

(9)

通常不能實現(xiàn)線與功能的門電路是()。

AOC門

BTSL門

CTTL與門

D74LS與門

正確答案:BCD

(10)

TTL電路的輸出級是由構成的“推拉式”電路。

A三極管

B二極管

C電阻

正確答案:ABC

(11)

邏輯代數(shù)有一系列的定律和規(guī)則,用它們對邏輯表達式進行處理,可以完成對電路的0。

A化簡

B變換

C分析

I)設計

正確答案:ABCD

(12)

下列電路中,屬于組合邏輯電路的是()。

A編碼器

B譯碼器

C數(shù)據(jù)選擇器

D計數(shù)器

正確答案:ABC

(13)

米里型時序電路的輸出()

A與輸入有關

B與輸入無關

C與當前狀態(tài)無關

D與當前狀態(tài)有關

正確答案:AD

(14)

O這種存儲元件就是觸發(fā)器。

A可由輸入預置為新狀態(tài)

B能穩(wěn)定地保持下去,直到再受輸入的作用

C不可由輸入預置為新狀態(tài)

D不能穩(wěn)定地保持下去,直到再受輸入的作用。

正確答案:AB

(15)

二進制是計算機運算的基礎,它只有兩個符號()O

A0

B1

C2

D4

正確答案:AB

(16)

關于函數(shù)最大項描述正確的是()o

A在輸入變量任意值下必有?個,且僅有?個最大項的值等于0

B任意兩個最大項的和等于0

C全體最大項的乘積等干1

D全體最大項的乘積等于0

正確答案:AD

(17)

動態(tài)MOSRAM的優(yōu)點是。

A單元電路結構簡單

B單片集成度高

C功耗比靜態(tài)MOSRAM低

D不需要刷新和再生操作

正確答案:ABC

(18)

下列哪些特殊二進制碼常用來表示十進制數(shù)()O

A8421碼

B2421碼

C余3碼

正確答案:ABC

(19)

脈沖異步時序邏輯電路中的存儲元件可以采用()。

A時鐘控制K5觸發(fā)器

BD觸發(fā)器

C基本RS觸發(fā)器

DJK觸發(fā)器

正確答案:ABCD

(20)

寄存器按照功能不同,可分為以下哪兩類()

A計數(shù)器

B基本寄存器

C移位寄存器

D數(shù)碼寄存器

正確答案:BC

(21)

下列哪些電路屬于組合邏輯電路。。

A編碼器

B譯碼器

C數(shù)據(jù)選擇器

D數(shù)值比較器

正確答案:ABCD

(22)

在使用同步RS觸發(fā)器的過程中,有時需要在CP信號到來之前預先將觸發(fā)器置成指定狀態(tài),

故而在實用的同步RS觸發(fā)器電路上還往往設置了專門的()o

A置位端

B復位端

C輸出端

D輸入端

正確答案:AB

(23)

邏輯代數(shù)由()構成。

A邏輯變量集

B邏輯常量

C邏輯運算

正確答案:ABC

(24)

在數(shù)字電路中,存在哪幾種類型的電路()

A存儲電路

B時序邏輯電路

C內(nèi)部電路

I)組合邏輯電路

正確答案:BD

(25)

O的權存在著2的第次關系。

A二講制

B八進制

C十六進制

D十進制

正確答案:ABC

(26)

PLD編程連接點有哪幾種形式0

A固定連接

B不固定連接

C編程連接

D不連接

正確答案:ACD

(27)

RAM具有哪些優(yōu)點()

A成本低

B功耗小

C適用于大容量數(shù)據(jù)存儲

D可以計數(shù)

正確答案:ABC

(28)

應用邏輯門電路設計組合電路的步驟大致是:()。

A列出真值表

B寫出邏輯表達式(或填寫卡諾圖)

C邏輯化簡和變換

D畫出邏輯圖

正確答案:ABCD

(29)

單穩(wěn)態(tài)觸發(fā)器具有()功能

A定時

B延時

C整形

D譯碼

正確答案:ABC

(30)

當溫度升高時,二極管的反向飽和電流將:()o

A增大

B不變

C減小

D改變

正確答案:AD

(31)

各種觸發(fā)器在具體的邏輯功能上又有所差別。這些邏輯功能可以用()描述。

A特性表

B特性方程

C狀態(tài)轉換圖

正確答案:ABC

(32)

下列哪些屬于直接型ADC()

A逐次逼近型ADC

B單積分型ADC

C雙積分型ADC

D并聯(lián)方式ADC

正確答案:AD

(33)

TTL與門電路,多余輸入端可接()。

AVCC

B與有信號輸入端并聯(lián)

C懸空

正確答案:ABC

(34)

DAC的主要技術指標是。

A分辨率

B轉換精度

C轉換速度

D量化誤差

E線性度

正確答案:ABCE

(35)

將模擬信號轉換為數(shù)字信號,需要經(jīng)過哪幾個過程()

A采樣

B量化

C保持

D編碼

正確答案:ABCD

(36)

下列哪些屬于時序邏輯電路()

A計數(shù)器

B寄存器

C移位寄存器

I)譯碼器

正確答案:ABC

(37)

十六進制符號有:()o

AA

BD

CE

DM

正確答案:ABC

(38)

ADC的主要技術指標是。

A分辨率

B轉換精度

C偏移誤差

D量化誤差

E線性度

正確答案:ACDE

(39)

下列哪些屬于邏輯運算。。

A加

B與

C或

D非

正確答案:BCD

(40)

最大項具有下列性質:。。

A在輸入變量的任何取值下必有一個最大項,而且僅有一個最大項的值為0。

B任意兩個最大項之和為】。

C全體最大項之積為0。

1)只有一個變量不同的兩個最大項的乘積等于各相同變量之和

正確答案:ABCD

(41)

公式化簡法的實質就是反復使用邏輯代數(shù)的基本公式和常用公式消去多余的(),以求得

邏輯式的最簡形式。

A乘枳項

B每個乘積項中多余的因子

C任何項中的多余因子

正確答案:AB

(42)

FPGA采用了邏輯單元陣列,內(nèi)部包括0部分

A配置邏輯模塊CLB

B輸出輸入模塊IOB

C輸出邏輯宏單元

I)內(nèi)部連線

正確答案:ABD

(43)

施密特觸發(fā)器的特點是。

A有兩個穩(wěn)定狀態(tài)

B有一個穩(wěn)定狀態(tài)

C電路狀態(tài)的翻轉是用電位觸發(fā)

I)電路狀態(tài)的翻轉是用信號觸發(fā)

正確答案:AC

(44)

T型網(wǎng)絡D/A轉換器電路由。組成

AT型電阻解碼網(wǎng)絡

B模擬電子開關

C求和放大器

I)移位寄存器

正確答案:ABC

(45)

單穩(wěn)態(tài)電路有下列特點。

A只有一個穩(wěn)定狀態(tài),另一個是暫穩(wěn)態(tài)

B有二個穩(wěn)定狀態(tài)

C在觸發(fā)信號作用下,可從穩(wěn)態(tài)進入暫穩(wěn)態(tài)

D在觸發(fā)信號作用下,可從暫穩(wěn)態(tài)進入穩(wěn)態(tài)

正確答案:AC

(46)

最常用的兩種整形電路是()o

AR-S觸發(fā)器

B施密特觸發(fā)器

CJ-K觸發(fā)器

D單穩(wěn)態(tài)觸發(fā)器

正確答案:BD

(47)

下列哪個芯片是不異或門()<,

A74LS00

B74LS04

C74LS74

D74LS86

正確答案:ABC

(48)

按照邏輯功能的不同特點,通常將時鐘控制的觸發(fā)器分為()等幾種類型。

ARS觸發(fā)器

BJK觸發(fā)器

CT觸發(fā)器

DD觸發(fā)器

正確答案:ABCD

(49)

所謂幾何相鄰,是指卡諾圖上鄰接的任意兩個小方格所代表的兩個最小項中,僅有一個變

量互為反變量,其余變量均相同。這種相鄰關系既可是0。

A上下相鄰

B左右相鄰

C首尾相鄰

正確答案:ABC

(50)

TTLTSH(三態(tài)電路)的三種可能的輸出狀態(tài)是()。

A高電平

B低電平

C高阻

正確答案:ABC

(51)

使用和存儲二進制數(shù)的格式:()O

A無符號數(shù)

B有符號數(shù)

C二進制數(shù)

正確答案:AB

(52)

基本RS觸發(fā)器用兩個輸入端分別加有效信號(在這里低電平有效)可使觸發(fā)器直接O.

A置。

B置1

C置-1

正確答案:AB

(53)

下列屬丁與陣列可編程,或陣列固定的GAL有()

AGAL16V7

BGAL20V7

CispGAL16Z7

DGAL39V17

正確答案:ABC

(54)

單穩(wěn)態(tài)觸發(fā)器的工作過程可分下列三個階段來分析

A出發(fā)翻轉階段

B暫穩(wěn)維持狀態(tài)

C返回恢復階段

D中斷維持

正確答案:ABC

(55)

靜態(tài)MOSRAM的優(yōu)點是。

A不需要刷新操作

B不需要再生操作

C價格比動態(tài)MOSRAM低

D價格比動態(tài)MOSRAM高

正確答案:ABD

(56)

FLEX/ACEX的結構主要包括()

ALAB

BI/0塊

CRAM塊

D可編程行/列連線

正確答案:ABCD

(57)

ROM的一般結構由()組成

A地址譯碼器

B指令譯碼器

C存儲矩陣

D讀出電路

正確答案:ACD

(58)

555定時器電路可以應用于哪些方面()

A自幼控制

B定時

C仿聲

D防盜報警

正確答案:ABCD

(59)

ROM的一般結構由哪幾部分組成()

A地址譯碼器

B指令譯碼器

C存儲矩陣

D讀出電路

正確答案:ACD

(60)

時序邏輯電路按照其觸發(fā)器是否有統(tǒng)一的時鐘控制分為()

AMealy型

BMoore型

C同步時序邏輯電路

D異步時序邏輯電路

正確答案:CD

(61)

雙積分型ADC電路由()組成

A反向比例積分器

B電壓比較器

C脈沖發(fā)生器

D控制電路

E移位寄存器

正確答案:ABCD

(62)

555定時器由哪幾部分組成0

A電阻分壓器

B電壓比較器

C基本R-S觸發(fā)器

D放電三極管

E輸出緩沖器

正確答案:ABCDE

(63)

通用陣列邏輯GAL是()

A可用電擦除的

B可重復編程的高速PLD

C具有加密的功能

D不可重復編程的高速PLD

正確答案:ABC

(1)

施密特觸發(fā)器的正向閾值電壓一定大于負向閾值電壓。

A錯誤

B正確

正確答案:B

(2)

把一個5進制計數(shù)器與一個10進制計數(shù)器串聯(lián)可得到15進制計數(shù)器。

A錯誤

B正確

正確答案:A

(3)

將二進制數(shù)1101101110轉換為「六進制數(shù)是36Eo

A錯誤

B正確

正確答案:B

(4)

由兩個TTL或非門構成的基本RS觸發(fā)器,當R=S=0時,觸發(fā)器的狀態(tài)為不定

A錯誤

B正確

正確答案:A

(5)

任一輸入為0,其他輸入為1輸入情況下,“或非”運算的結果是邏輯0o

A錯誤

B正確

正確答案:B

(6)

邏輯函數(shù)兩次求反則還原,邏輯函數(shù)的對偶式再作對偶變換也還原為它本身。

A錯誤

B正確

正確答案:B

(7)

余三碼為無權碼。

A錯誤

B正確

正確答案:B

(8)

采用不可重觸發(fā)單穩(wěn)態(tài)觸發(fā)器時,若在觸發(fā)器進入暫穩(wěn)態(tài)期間再次受到觸發(fā),輸出脈寬可

在此前暫穩(wěn)態(tài)時間的基礎上再展寬tW,

A錯誤

B正確

正確答案:A

(9)

D觸發(fā)器的特征方程Q?n+1)=D,而與Q\無關,所以,D觸發(fā)器不是時序電路

A錯誤

B正確

正確答案:A

(10)

利用反饋歸零法獲得N進制計數(shù)器時,若為異步置零方式,則狀態(tài)SN只是短暫的過渡狀態(tài),

不能穩(wěn)定而是立刻變?yōu)?狀態(tài)

A錯誤

B正確

正確答案:B

(11)

通常用非線性誤差的大小表示DAC的線性度。一般把理想的輸入、輸出特性的偏差與滿刻

度(FSR)輸出之比的百分數(shù)定義為非線性誤差

A錯誤

B正確

正確答案:B

(12)

多諧振蕩器常用作脈沖信號源及時序電路中的時鐘信號

A錯誤

B正確

正確答案:B

(13)

按照觸發(fā)器的動作特點將時序邏輯電路分為Mealy型和Moore型

A錯誤

B正確

正確答案:A

(14)

若兩個函數(shù)具有相同的真值表,則兩個邏輯函數(shù)必然相等。

A錯誤

B正確

正確答案:B

(15)

采樣是對連續(xù)變化的模擬信號進行周期性的測量,通常采樣頻率越高測量點越少,轉換精

度也越高

A錯誤

B正確

正確答案:A

(16)

555定時器電路是一種雙極型中規(guī)模集成電路

A錯誤

B正確

正確答案:B

(17)

“溢出”一般是指計算機在運算過程中產(chǎn)生的數(shù)超過了機器的位的表示的范圍。

A錯誤

B正確

正確答案:B

(18)

ispEXPERT是一套完整的EDA設計軟件

A錯誤

B正確

正確答案:B

(19)

通用邏輯塊是PLSI器件的實現(xiàn)功能的核心部分

A錯誤

B正確

正確答案:B

(20)

在同步時序電路的設計中,若最簡狀態(tài)表中的狀態(tài)數(shù)為2N,而又是用N級觸發(fā)器來實現(xiàn)其

電路,則不需檢查電路的自啟動性。

A錯誤

B正確

正確答案:B

(21)

方波的占空比為0.5。

A錯誤

B正確

正確答案:B

(22)

同步計數(shù)器和異步計數(shù)器比較,同步計數(shù)器的顯著優(yōu)點是工作速度高

A錯誤

B正確

正確答案:B

(23)

數(shù)字電路中用“1”和“0”分別表示兩種狀態(tài),二者無大小之分。

A錯誤

B正確

正確答案:B

(24)

計算機中的所有信息均以二進制形式表示,但有時為了書寫與閱讀的方便,也使用八進制,

十六進制。

A錯誤

B正確

正確答案:B

(25)

異步時序電路的各級觸發(fā)器類型不同

A錯誤

B正確

正確答案:A

(26)

對于74LS273只有清除端CLR為高電平時,具有鎖存功能

A錯誤

B正確

正確答案:B

(27)

寄存器分為基本寄存器和移位寄存器兩大類

A錯誤

B正確

正確答案:B

(28)

數(shù)據(jù)選擇器與數(shù)據(jù)分配器中地址控制的作用是相同的。

A錯誤

B正確

正確答案:B

(29)

計數(shù)器的模是指對輸入的計數(shù)脈沖的個數(shù)。

A錯誤

B正確

正確答案:A

(30)

在時間和幅度上都斷續(xù)變化的信號是數(shù)字信號,語音信號不是數(shù)字信號。

A錯誤

B正確

正確答案:B

(31)

PLD器件的邏輯功能描述一般分為原理圖描述和硬件描述語言描述

A錯誤

B正確

正確答案;B

(32)

今天PLD器件,能夠完成任何數(shù)字器件的功能

A錯誤

B正確

正確答案:B

(33)

組合電路不含有記憶功能的器件。

A錯誤

B正確

正確答案:B

(34)

液晶顯示器可以在完全黑喑的工作環(huán)境中使用。

A錯誤

B正確

正確答案:A

(35)

編碼與譯碼是互逆的過程。

A錯誤

B正確

正確答案:B

(36)

計數(shù)器的模是指構成計數(shù)器的觸發(fā)器的個數(shù)。

A錯誤

B正確

正確答案:A

(37)

環(huán)形計數(shù)器如果不作自啟動修改,則總有孤立狀態(tài)存在

A錯誤

B正確

正確答案:B

(38)

進程用于描述順序事件并且包含在結構體中,通常一個結構體只可包含一個進程語句

A錯誤

B正確

正確答案:A

(39)

在時序邏輯電路中,任一時刻的輸出信號不僅和當時的輸入信號有關,而且還與原來的狀

有關

A錯誤

B正確

正確答案:B

(40)

異或函數(shù)與同或函數(shù)在邏輯上互為反函數(shù)。

A錯誤

B正確

正確答案:B

(41)

與動態(tài)RAM比,靜態(tài)RAM具有成本低、功耗小的優(yōu)點,適用于大容量數(shù)據(jù)存儲

A錯誤

B正確

正確答案:B

(42)

在PLS2000與3000系列中基本邏輯單元與LS1000系列完全相同,只是在全局時鐘結構、

I/O單元、輸出使能結構輸出布線池結構上有所不同

A錯誤

B正確

正確答案:A

(43)

數(shù)據(jù)選擇器和數(shù)據(jù)分配器的功能正好相反,互為逆過程。

A錯誤

B正確

正確答案:B

(44)

RAM中的信息,當電源斷掉后又接通,則原存的信息不會改變

A錯誤

B正確

正確答案:A

(45)

將十進制數(shù)25.3125轉換成相應的十六進制數(shù)是19.4。

A錯誤

B正確

正確答案:A

(46)

施密特觸發(fā)器可用于將三角波變換成正弦波。

A錯誤

B正確

正確答案:A

(47)

占空比的公式為:q=tr/T,則周期T越大占空比q越小。

A錯誤

B正確

正確答案:A

(48)

從邏輯關系來看ROM的結構,它是由與門陣列和或門陣列構成的組合邏輯電路

A錯誤

B正確

正確答案:A

(49)

動態(tài)隨機存取存儲器不需要刷新操作和再生操作

A錯誤

B正確

正確答案:A

(50)

石英晶體多諧振蕩器的振蕩頻率與電路中的R、C成正比。

A錯誤

B正確

正確答案:A

(51)

若兩個函數(shù)具有不同的真值表,則兩個邏輯函數(shù)必然不相等。

A錯誤

B正確

正確答案:B

(52)

矩形脈沖信號的參數(shù)有周期,占空比,脈寬。

A錯誤

B正確

正確答案:B

(53)

RAM能隨時讀出RAM中所存的內(nèi)容,又能隨時將新的內(nèi)容寫入RAM中

A錯誤

B正確

正確答案:B

(54)

數(shù)模轉換器是能夠把數(shù)字信號轉換為模擬信號的器件

A錯誤

B正確

正確答案:B

(55)

8421BCD碼,2421BCD碼為恒權碼。

A錯誤

B正確

正確答案:B

(56)

邏輯變量的取值,1比0大。

A錯誤

B正確

正確答案:A

(57)

與模擬電路相比,數(shù)字電路主要的優(yōu)點有通用性強,保密性好,抗干擾能力強。

A錯誤

B正確

正確答案:B

(58)

實際中,常以字數(shù)和位數(shù)的乘積表示存儲容量

A錯誤

B正確

正確答案:A

(59)

同步時序電路具有統(tǒng)一的時鐘CP控制。

A錯誤

B正確

正確答案:B

(60)

同步時序電路由組合電路和存儲器兩部分組成

A錯誤

B正確

正確答案:B

(61)

ispEXPERT能進行邏輯優(yōu)化,將邏輯映射到器件中去,但不能自動完成布局與布線并生成編

程所需耍的熔絲圖文件

A錯誤

B正確

正確答案:B

(62)

在數(shù)字電路中,只存在時序邏輯電路

A錯誤

B正確

正確答案:A

(63)

因為邏輯表達式A+B+AB=A+B+AB成立,所以A+B=A+B成立。

A錯誤

B正確

正確答案:A

(64)

只讀存儲器是一種只能讀出,不能寫入的存儲器

A錯誤

B正確

正確答案:B

(65)

求一個邏輯函數(shù)F的對偶式,可將F中的原變量換成反變量,反變量換成原變量。

A錯誤

B正確

正確答案:A

(66)

十進制數(shù)(9)10比十六進制數(shù)(9)16小。

A錯誤

B正確

正確答案:A

(67)

將八進制數(shù)5674對應的二進制數(shù)是101110111100。

A錯誤

B正確

正確答案:B

(68)

DAC芯片與微處理器實現(xiàn)單緩沖方式的接口電路,在單緩沖方式中,轉換與輸出要求同步

A錯誤

B正確

正確答案:A

(69)

把十進制數(shù)193轉換成相應的八進制數(shù)是301。

A錯誤

B正確

正確答案:B

(70)

優(yōu)先編碼器的編碼信號是相互排斥的,不允許多個編碼信號同時有效。

A錯誤

B正確

正確答案:A

(71)

動態(tài)隨機存取存儲器需要不斷地刷新,以防止電容上存儲的信息丟失

A錯誤

B正確

正確答案:B

(72)

無論是那一種ADC,都是要把連續(xù)的模擬量轉換成離散的數(shù)字量

A錯誤

B正確

正確答案:B

(73)

施密特觸發(fā)器有兩個穩(wěn)態(tài)

A錯誤

B正確

正確答案:B

(74)

把二進制數(shù)100110轉換成相應的十進制數(shù)是38o

A錯誤

B正確

正確答案:B

(75)

A+BC=(A+B)(A+C)o

A錯誤

B正確

正確答案:B

(76)

同步二進制計數(shù)器的電路比異步二進制計數(shù)器復雜,所以實際應用中較少使用同步二進制

計數(shù)器

A錯誤

B正確

正確答案:A

(77)

ADCO80ro805芯片具有三態(tài)輸出鎖存器,可以直接驅動數(shù)據(jù)總線,因此可與微處理器進行

接口并且非常簡單

A錯誤

B正確

正確答案:B

(78)

在一個無符號二進制整數(shù)的右邊填上一個0,新形成的數(shù)是原數(shù)的2倍。

A錯誤

B正確

正確答案:B

(79)

將十進制數(shù)的整數(shù)化為N進制整數(shù)的方法是乘N取余法。

A錯誤

B正確

正確答案:A

(80)

將模擬量轉換為數(shù)字量的裝置稱為A/D轉換器

A錯誤

B正確

正確答案:B

(81)

時序電路不含有記憶功能的器件。

A錯誤

B正確

正確答案:B

(82)

組合邏輯電路中產(chǎn)生競爭冒險的主要原因是輸入信號受到尖峰干擾。

A錯誤

B正確

正確答案:A

(83)

液晶顯示器的優(yōu)點是功耗極小、工作電壓低。

A錯誤

B正確

正確答案:B

(84)

共陰接法發(fā)光二極管數(shù)碼顯示器需選用有效輸出為高電平的七段顯示譯碼器來驅動。

A錯誤

B正確

正確答案:B

(85)

組合邏輯電路任意時刻的穩(wěn)態(tài)輸出,與輸入信號作用前電路原來狀態(tài)有關。

A錯誤

B正確

正確答案:A

(86)

用數(shù)據(jù)選擇器可實現(xiàn)時序邏輯電路。

A錯誤

B正確

正確答案:A

(87)

單穩(wěn)態(tài)觸發(fā)器的暫穩(wěn)態(tài)維持時間用tW表示,與電路中RC成正比。

A錯誤

B正確

正確答案:B

(88)

余三循環(huán)碼具有任何相鄰碼只有一位狀態(tài)不同的特性。

A錯誤

B正確

正確答案:B

(89)

VHDL常用語句分并行(Concurrent)語句和順序(Sequential)語句兩種

A錯誤

B正確

正確答案:B

(90)

FPGA是作為專用集成電路(ASIC)領域中的一種半定制電路而出現(xiàn)的,既解決了定制電路

的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。

A錯誤

B正確

正確答案:B

(91)

實體(Entity)類似于原理圖中的符號(Symbol),它描述模塊的具體功能

A錯誤

B正確

正確答案:A

(92)

異步時序邏輯電路其存儲電路中的觸發(fā)器狀態(tài)的變化不是在同一時鐘下進行的,動作的步

調是不一致的

A錯誤

B正確

正確答案:B

(93)

隨機存儲器是一種只能讀出,不能寫入的存儲器

A錯誤

B正確

正確答案:A

(94)

通用陣列邏輯(GAL)器件是一種可用電擦除的,但是不可重復編程的高速PLD

A錯誤

B正確

正確答案:A

(95)

FPGA是ASIC電路中設計周期最長、開發(fā)費用最高、風險最小的器件之一

A錯誤

B正確

正確答案:A

(96)

當傳送十進制數(shù)5時,在8421奇校驗碼的校驗位上值應為1。

A錯誤

B正確

正確答案:B

(97)

單穩(wěn)態(tài)電路只有一個穩(wěn)定狀態(tài),另一個是暫穩(wěn)態(tài)

A錯誤

B正確

正確答案:B

(98)

對于很高分辨率的DAC其精度一定很高

A錯誤

B正確

正確答案:A

(99)

FPGA有多種配置模式,并行主模式為一片F(xiàn)PGA加一片EPROM的方式

A錯誤

B正確

正確答案:B

(100)

施密特觸發(fā)器可將任意波形變換成矩形脈沖

A錯誤

B正確

正確答案:B

(101)

FPGA有多種配置模式,串行模式可以采用串行PROM編程FPGA

A錯誤

B正確

正確答案:B

(102)

用2片容量為16Kx8的RAM構成容量為32KX8的RAM是位擴展

A錯誤

B正確

正確答案:B

(103)

同步觸發(fā)器存在空翻現(xiàn)象而邊沿觸發(fā)器和主從觸發(fā)器克服了空翻

A錯誤

B正確

正確答案:B

(104)

偏移誤差是指輸入信號為零時,輸出信號的偏移值

A錯誤

B正確

正確答案:B

(105)

根據(jù)輸出信號的特點,可以把時序邏輯電路分為Mealy型和Moore型

A錯誤

B正確

正確答案:B

(106)

多諧振蕩器有兩個穩(wěn)態(tài)

A錯誤

B正確

正確答案:A

(107)

在組合邏輯電路中,任一時刻的輸出信號不僅和當時的輸入信號有關,而且還與原來的狀

有關

A錯誤

B正確

正確答案:A

(108)

線性度也稱非線性度。是指ADC實際的轉移函數(shù)與理想直線的最大偏移。它包括量化誤差

A錯誤

B正確

正確答案:A

(109)

ROM和RAM中存入的信息在電源斷掉后都不會丟失

A錯誤

B正確

正確答案:A

(110)

多諧振蕩器產(chǎn)生矩形波脈沖信號

A錯誤

B正確

正確答案:B

(111)

ADC的主要技術指標有分辨率、量化誤差、線性度偏移誤差

A錯誤

B正確

正確答案:A

(112)

硬件描述語言(HDL,HardwareDescriptionLanguage)是一種能夠以形式化描述電路結構

和行為并用于模擬和綜合的高級描述語言

A錯誤

B正確

正確答案:B

(113)

存儲器字數(shù)的擴展可以利用外加譯碼器控制數(shù)個芯片的片選輸入端來實現(xiàn)

A錯誤

B正確

正確答案:B

(114)

RAM的典型結構由地址譯碼、存儲矩陣和讀控制三部分組成

A錯誤

B正確

正確答案:A

(115)

單穩(wěn)態(tài)電路在觸發(fā)信號作用下,可從暫穩(wěn)態(tài)進入穩(wěn)態(tài)

A錯誤

B正確

正確答案:A

(1)在布爾邏輯中,每個邏輯變量的取值只有()種可能。

A1

B2

C3

D4

正確答案:B

(2)觸發(fā)器可以記憶()位二值信號。

A1

B2

C4

D8

正確答案:A

(3)電路具有兩個穩(wěn)定狀態(tài),在無外來觸發(fā)信號作用時,電路將0。

A自動變化

B保持原狀態(tài)不變

C不確定

正確答案:B

(4)下列邏輯電路中為時序邏輯電路的是()

A變量譯碼器

B加法器

C數(shù)碼寄存器

D數(shù)據(jù)選擇器

正確答案:C

(5)典型的TTL與非門電路結構由輸入級、倒相級、0三部分組成。

A輸出級

B島電極

C低電極

正確答案:A

(6)隨機存儲器具有()功能

A讀/寫

B無讀/寫

C只讀

D只寫

正確答案:A

(7)一個容量為512*1的靜態(tài)RAM具有()

A地址線9根,數(shù)據(jù)線1根

B地址線1根,數(shù)據(jù)線9根

C地址線512根,數(shù)據(jù)線9根

D地址線9根,數(shù)據(jù)線512根

正確答案:A

(8)隨機存儲器RAM中的內(nèi)容,當電源斷掉后又接通,存儲器中的內(nèi)容()

A全部改變

B全部為0

C不可預料

D保持不變

正確答案:A

(9)PLA的中文全稱是()

A通用陣列邏輯

B現(xiàn)場可編程門陣列

C可編程邏輯陣列

D可編程陣列邏輯

正確答案:C

(10)GAL的中文全稱是()

A通用陣列邏輯

B現(xiàn)場可編程門陣列

C可編程邏輯陣列

I)可編程陣列邏輯

正確答案:A

(11)邏輯代數(shù)的基本運算有三種:與運算、或運算和()運算。

A非

B加

C減

I)乘

E除

正確答案:A

(12)計數(shù)器是用來累計()的邏輯部件。

A運算結果

B運算步驟

C脈沖數(shù)目

正確答案:C

(13)將二進制數(shù)11001.01轉換為十進制數(shù)是:()

A20.25

B25.25

C25.20

D25.10

正確答案:B

(14)PAL的中文全稱是()

A通用陣列邏輯

B現(xiàn)場可編程門陣列

C可編程邏輯陣列

D可編程陣列邏輯

正確答案:D

(15)一個無符號8位數(shù)字量輸入的DAC,其分辨率為()位

A1

B3

C4

1)8

正確答案:D

(16)余3碼01101001.01110011轉換為十進制數(shù)是:()

A28.36

B36.40

C79.31

1)34.66

正確答案:B

(17)將二進制數(shù)1011110.0100101轉換為十六進制數(shù)是:()

A5E.45

BC5.61

C53.F5

D7B.45

正確答案:A

(18)邏輯表達式通過邏輯變量、常量、()來描述邏輯函數(shù)的因果關系

A邏輯運算

B程序

C符號

D偽代碼

正確答案:A

(19)組合電路是由()o

A門電路構成

B觸發(fā)器構成

CA和B

正確答案:A

(20)時序邏輯電路的特點是()

A任意時刻電路的輸出僅僅取決于這一時刻的輸入信號,而與其他時刻電路的輸入和輸出值及

電路狀態(tài)無關。

B任意時刻電路的輸出不但取決于這一時刻的輸入信號,而且還與電路輸入信號前的狀態(tài)有關。

C任怠時刻電路的輸出不但取決于這一時刻的輸入信號,但與電路輸入信號前的狀態(tài)無關。

I)任意時刻電路的輸出僅僅取決于輸出值及電路狀態(tài),而與這一時刻的輸入信號無關。

正確答案:B

(21)一個無符號10位數(shù)字輸入的DAC,其輸出電平的級數(shù)為()

A4

B10

C1024

1)2*10

正確答案:B

(22)數(shù)模轉換器是()

A把數(shù)字信號轉換為模擬信號的器件

B把數(shù)字信號轉換為數(shù)字信號的器件

C杷模擬信號轉換為數(shù)字信號的器件

D把模擬信號轉換為模擬信號的器件

正確答案:A

(23)一般門電路的為1-5,最多不超過()。

A6

B7

C8

D9

正確答案:C

(24)ISP工程KIT是基于()編程接口實現(xiàn)的

APC串行I/O

BPC并行I/O

C端口號

D存儲器地址

正確答案:B

(25)用若干RAM實現(xiàn)位擴展時,其方法是將()相應地并聯(lián)在一起

A地址線

B數(shù)據(jù)線

C片選信號線

I)讀/寫線

正確答案:A

(26)對于邏輯函數(shù)中的邏輯變量,常作為邏輯推理的輸入,當輸入的邏輯變量確定后,

作為輸出的邏輯函數(shù)F()。

A惟一地確定了

B不確定

C確定但是不唯一

正確答案:A

(27)邏輯代數(shù)的化簡法主要有兩種一公式化簡法和()化簡法。

A卡諾圖

BERA圖

C矩陣

D算術

正確答案:A

(28)將十六進制數(shù)9DA轉換為二進制數(shù)是:()

A100111011010

B111001110000

C101010000111

D111010101111

正確答案:A

(29)寄存器是用來暫存數(shù)據(jù)的0部件。

A物理

B物理和邏輯

C邏輯

正確答案:C

(30)在外加觸發(fā)信號有效時,電路可以觸發(fā)翻轉,實現(xiàn)()。

A置0

B置1

C置0或置1

正確答案:C

(31)以下四種轉換器,()是A/D轉換器且轉換速度最高

A并聯(lián)比較型

B逐次逼近型

C雙積分型

D施密特觸發(fā)器

正確答案:A

(32)將十六進制數(shù)E3.14B轉換為二進制數(shù)是:()

A1001111().001011100010

B11000111.010101111100

C11100011.000101001011

D11101010.110010110101

正確答案:c

(33)只讀存儲器具有。功能

A讀/寫

B無讀/寫

C只讀

D只寫

正確答案:C

(34)將十進制數(shù)456.6875轉換為二進制數(shù)是:()

A111001000.1011

B110001001.1011

C100110111.0011

D110011010.1101

正確答案:A

(35)四個輸入的譯碼器,其輸出端最多為。。

A4

B8

C10

D16

正確答案:D

(36)共陽極的數(shù)碼管輸入信號的有效電平是()電平。

A高

B低

C不確定

正確答案:B

(37)單穩(wěn)態(tài)觸發(fā)器和施需特觸發(fā)器不能自動地產(chǎn)生矩形脈沖,但卻()把其他形狀的信號

變換成為矩形波。

A不可以

B可以

C不確定是否可以

正確答案:B

(38)如邏輯變量A、B、C及其推理關系f,用邏輯代數(shù)表示出來為:邏輯函數(shù)F關于邏輯

變量A、B、C的推理關系f的表達式記為。。

AF=f(A,B,C)

Bf=F(A,B,C)

Cf=f(A,B,C)

正確答案:A

(39)555定時器不可以組成()

A多諧振蕩器

B單穩(wěn)態(tài)觸發(fā)器

C施密特觸發(fā)器

DJK觸發(fā)器

正確答案:D

(40)FPGA的中文全稱是()

A通用陣列邏輯

B現(xiàn)場可編程門陣列

C可編程邏輯陣列

1)可編程陣列邏輯

正確答案:B

(41)()中的數(shù)據(jù)可以在移位脈沖作用下依次逐位右移或左移,數(shù)據(jù)既可以并行輸入、并

行輸出,也可以串行輸入、串行輸出,還可以并行輸入、串行輸出,串行輸入、并行輸出,

十分靈活,用途也很廣。

A移位寄存器

B寄存器

C存儲器

正確答案:A

(42)無論是那一種ADC,都是要把()

A離散的模擬量轉換成連續(xù)的數(shù)字量

B離散的模擬量轉換成離散的數(shù)字量

C連續(xù)的模擬量轉換成離散的數(shù)字量

D連續(xù)的模擬后轉換成連續(xù)的數(shù)字量

正確答案:C

(43)而異步計數(shù)器中各觸發(fā)器的觸發(fā)脈沖不盡相同,所以觸發(fā)器的狀態(tài)是否翻轉除了考

慮其驅動方程外,還必須考慮其()是否出現(xiàn)。

A時鐘輸入端的觸發(fā)脈沖

B時鐘輸出端的觸發(fā)脈沖

C時鐘輸入端的觸發(fā)脈沖和時鐘輸出端的觸發(fā)脈沖

正確答案:A

(44)二進制數(shù)100111011轉換為八進制數(shù)是:()

A164

B543

C473

D456

正確答案:C

(45)多余輸入端可以懸空使用的門是。。

A與非門

BTTL與非門

C或非門

1)亦或門

正確答案:B

(46)組合電路()。

A可能出現(xiàn)競爭冒險

B一定出現(xiàn)競爭冒險

C狀態(tài)改變時,可能出現(xiàn)競爭冒險

正確答案:C

(47)雙穩(wěn)態(tài)觸發(fā)器可以作為()存儲單元使用。

A十進制

B二進制

C十六進制

正確答案:B

(48)PLSI器件的實現(xiàn)功能的核心部分是()

A通用邏輯塊(GLB)

B總體布線池(GRP)

C輸出布線池(ORP)

D輸入輸出單元

正確答案:A

(49)一位8421BCD碼計數(shù)器至少需要0個觸發(fā)器

A3

B4

C5

D10

正確答案:B

(50)555定時器電路是一種()

A單極型中規(guī)模集成電路

B雙極型中規(guī)模集成電路

C單極型大規(guī)模集成電路

1)雙極型大規(guī)模集成電路

正確答案:B

(51)八進制數(shù)1452轉換為二進制數(shù)是:()

A001100101010

Bl10001110001

C110011000101

D110010110101

正確答案:A

(52)邏輯代數(shù)由邏輯變量集、邏輯常量及其()構成.

A邏輯運算

B程序

C符號

D偽代碼

正確答案:A

(53)譯碼電路的輸出量是。.

A二進制代碼

B十進制代碼

C某個特定的控制信息

正確答案:C

(54)所謂對偶規(guī)則,是指當某個邏輯恒等式成立時,則其對偶式()。

A不成立

B可能成立

C不確定

I)成立

正確答案:D

(55)ispEXPERT設計輸入不可采用()

A原理圖

B硬件描述語言

C功能模擬

I)混合輸入

正確答案:C

(56)0和1稱為邏輯常量,它表示()的邏輯狀態(tài)。

A數(shù)量的大小

B兩種對立

C兩種一致

D沒有意義

正確答案:B

(57)2421碼110010111110轉換為十進制數(shù)是:()

A26.48

B23.84

C65.28

D42.64

正確答案:A

(58)觸發(fā)器的次態(tài)不僅與輸入信號狀態(tài)有關,而且與()有關。

A觸發(fā)器原來的狀態(tài)

B輸出信號狀態(tài)

C觸發(fā)器目前狀態(tài)

正確答案:A

(59)從存儲功能來看ROM的結構由()

A地址譯碼器組成

B只讀的存儲矩陣組成

C指令譯碼器組成

D地址譯碼器和只讀的存儲矩陣組成

正確答案:D

(60)為了記憶電路的狀態(tài),時序電路必須包含有()。

A存儲電路

B寄存器

C存儲器

正確答案:A

(61)與其他接口芯片和D/A轉換芯片不同,A/D轉換芯片中需要編址的是()

A處于轉換數(shù)據(jù)輸出的數(shù)據(jù)鎖存器

BA/D轉換電路

C模擬信號輸入的通道

I)地址鎖存器

正確答案:A

(62)八輸入端的編碼器按二進制數(shù)編碼時,輸出端的個數(shù)()o

A1

B2

C3

1)4

正確答案:B

(63)一個兩輸入端的門電路,當輸入為1或0時,輸出不是1的門為Oo

A與非門

B或門

C或非門

D亦或門

正確答案:C

(64)如果輸入變量有n個,則組合有()種輸入組合。

An

B2n

Cn/2

D2的n次幕

正確答案:D

(65)下列不屬于簡單PLD的是()

APLA

BPAL

CGAL

DCPLD

正確答案:D

(66)一個容量為1K*8的存儲器有()個存儲單元

A8

B8K#8000

C8192

正確答案:B

(67)時序邏輯電路必不可少的部分是()

A存儲電路

B組合電路#內(nèi)部電路

C輸入端

正確答案:A

(68)將一個時間上連續(xù)變化的模擬量轉換為時間上斷續(xù)(離散)的模擬量的過程稱為0

A采樣

B量化

C保持

D編碼

正確答案:A

(69)要構成容量為4K*8的RAM,需要()片容量為256*4的RAM

A2

B4

C8

D32

正確答案:D

(70)將幅值上,時間上離散的階梯電平統(tǒng)一歸并到最鄰近的指定電平的過程稱為。

A采樣

B量化

C保持

D編碼

正確答案:B

(1)具有以下()邏輯功能的觸發(fā)器為T觸發(fā)器。

A當控制信號T=1時每來一個CP信號它的狀態(tài)就翻轉一次

B當T=0時,觸發(fā)器的狀態(tài)保持不變

C當控制信號T=0時每來一個CP信號它的狀態(tài)就翻轉一次

D當T=1時,觸發(fā)器的狀態(tài)保持不變

正確答案:AB

(2)下列選項中屬于卡諾圖特點的是()o

An變量卡諾圖有2n個方格。

B每個方格對應一個最小項。

C相鄰兩個方格所代表的最小項只有一個變量不同。

D每個方格按最小項編號排列。

正確答案:ABC

(3)主從RS觸發(fā)器具有()特點。

A主從控制從根本上解決了直接控制的問題

BCP=1期間接收

CCP下降沿觸發(fā)翻轉

正確答案:ABC

(4)選取化簡后的乘積項。選取的原則是()?

A這些乘積項應包含邏輯式中所有的最小項(應復蓋卡諾圖中所有的1)。

B所用的乘積項數(shù)目最少。也就是可合并的最小項組成的矩形組數(shù)目最少。

C每個乘積項包含的因子最少。也就是每個可合并的最小項矩形組中應包含盡量多的最小項。

正確答案:ABC

(5)基本RS觸發(fā)器的S和R叫做直接置位端和直接復位端,這種觸發(fā)器()o

A可以用來存儲信息

B不能用做計數(shù)

C不可以用來存儲信息

I)能用做計數(shù)。

正確答案:AB

(6)下列哪些屬于用卡諾圖化簡邏輯函數(shù)時的步驟:()o

A將邏輯式化為標準“與或”式

B畫出表示該邏輯式的卡諾圖

C找出可以合并的最小項

D選取化簡后的乘積項。

正確答案:ABCD

(7)分析組合電路的目的是確定已知電路的邏輯功能,其步驟大致是:()。

A寫出個輸出端的邏輯表達式

B化簡和變換邏輯表達式

C列出真值表

D確定功能

正確答案:ABCD

(8)ispEXPERT設計輸入可采用()

A原理圖

B硬件描述語言

C功能模擬

D混合輸入

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論