【《基于FPGA的FIR數(shù)字濾波器設(shè)計(jì)與實(shí)現(xiàn)》13000字】_第1頁
【《基于FPGA的FIR數(shù)字濾波器設(shè)計(jì)與實(shí)現(xiàn)》13000字】_第2頁
【《基于FPGA的FIR數(shù)字濾波器設(shè)計(jì)與實(shí)現(xiàn)》13000字】_第3頁
【《基于FPGA的FIR數(shù)字濾波器設(shè)計(jì)與實(shí)現(xiàn)》13000字】_第4頁
【《基于FPGA的FIR數(shù)字濾波器設(shè)計(jì)與實(shí)現(xiàn)》13000字】_第5頁
已閱讀5頁,還剩27頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

.4Modelsim功能仿真首先,我們需要使用Modelsim,對于基于verilogHDL所設(shè)計(jì)的FIR濾波器的模塊,進(jìn)行相應(yīng)的功能性能指標(biāo)的仿真實(shí)驗(yàn)和演算,仿真結(jié)果完事之后,還需要去驗(yàn)證我們的數(shù)據(jù)結(jié)果,是否達(dá)到了我們所預(yù)期的效果。仿真的過程步驟主要是分為以下幾步:第一步,我們首先說的是如何利用matlab這個(gè)軟件,有一個(gè)目的性的順序去依次進(jìn)行這個(gè)操作,讓每臺計(jì)算機(jī)分別可以產(chǎn)生0.1m、0.35m和0.1m與0.35m的正交余弦信號混合的音頻信號。而我們在本次工程設(shè)計(jì)實(shí)驗(yàn)過程中,為了大大節(jié)約計(jì)算時(shí)間和方便我們進(jìn)行設(shè)計(jì)時(shí)的計(jì)算,我們不僅可以利用采樣1000個(gè)小節(jié)點(diǎn)位數(shù)作為我們本次實(shí)驗(yàn)的一個(gè)參考計(jì)算數(shù)據(jù),并且我們還要對它進(jìn)行位數(shù)去位的量化,采用的位數(shù)是8位的帶有數(shù)字符號的一個(gè)十六進(jìn)制的位數(shù)。然后我們將其保存在cos.txt的文檔里面。首先,我們以0.1m與0.35m的頻率混合來對信號波形進(jìn)行一個(gè)舉例說明,同時(shí),我們還要認(rèn)真去研究使用諸如matlab等的軟件,并且我們還要研究利用其它來產(chǎn)生不同波形的編程代碼。(見附錄5)。第二步,我們需要進(jìn)行編程,這里采用的是用verilogHDL語言,然后去編寫仿真的頻率信號,這里也就是說,我們本次設(shè)計(jì)是調(diào)用了MATLAB所產(chǎn)生的采樣數(shù)據(jù)。第三步,我們這里還是用戶找到了相同的一個(gè)編程測試語言,采用了vveriloghdl這個(gè)語言模塊去自動編寫并行仿真的一個(gè)測試軟件模塊。如下面框圖所示,這里我們所需要列出來的混合仿真實(shí)驗(yàn)結(jié)果,分別指的是0.1m、0.35m和0.1m與0.35m的四個(gè)混合仿真信號在simodelsim里面的混合仿真的實(shí)驗(yàn)結(jié)果。我們通過本次仿真的測試結(jié)果可以來看,本次測試所仿真設(shè)計(jì)的各個(gè)濾波器,充分地地達(dá)到了我們所設(shè)計(jì)預(yù)期的各個(gè)指標(biāo)仿真要求。0.1M信號的仿真圖0.35信號的仿真圖0.1M與0.35M混合信號的仿真圖參考文獻(xiàn)[1]鄧重一,濾波技術(shù)的發(fā)展現(xiàn)狀[J],2004:5~7[2]趙雅興,F(xiàn)PGA原理、設(shè)計(jì)與應(yīng)用[M],天津:天津大學(xué)出版社,1999[3]劉凌,數(shù)字信號處理的FPGA實(shí)現(xiàn),北京:清華大學(xué)出版社.2006[4]VolneiA.Pedroni.VHDL數(shù)字電路設(shè)計(jì)教程[M],電子工業(yè)出版社,2009[5]鄭風(fēng)濤,陳金佳,基于CPLD的數(shù)控正弦波的信號源的設(shè)計(jì)[J],黎明職業(yè)大學(xué)學(xué)報(bào),2003,總38期[6]李虎虎,羅豐,基于CSD算法的高階FIR濾波器優(yōu)化設(shè)計(jì)[J],科學(xué)與技術(shù)。2006.12第六期[7]曾繁泰,陳美金,VHDL程序設(shè)計(jì)[M],北京:清華大學(xué)出版社,2000[8]王金明,張雄偉.FIR濾波器的設(shè)計(jì)與實(shí)現(xiàn)[J],電視技術(shù),2003[9]侯伯亨,顧新.VHDL硬件描述語言與數(shù)學(xué)邏輯電路設(shè)計(jì)[M].西安:西安電子科技大學(xué)出版社,1999[10]謝子常,徐水明.數(shù)字切比雪夫?yàn)V波器的設(shè)計(jì)及MATLAB仿真[J],福建電腦,2004.(5)[11]Altera.FIRFilters.A-FS-O1-O1[Z].[12]張志涌,徐彥琴等編著.MATLAB教程-基于6.X版本[M]北京航空航天大學(xué)出版社[13]賴聯(lián)有,吳偉力,許偉堅(jiān).基于FPGA的FIR濾波器設(shè)計(jì)[J].集美大學(xué)學(xué)報(bào)(自然科學(xué)版).2006,11(4):347~350[14]張凱,林偉.vhdl實(shí)例剖

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論