總結(jié)時序電路的特點_第1頁
總結(jié)時序電路的特點_第2頁
總結(jié)時序電路的特點_第3頁
總結(jié)時序電路的特點_第4頁
總結(jié)時序電路的特點_第5頁
已閱讀5頁,還剩10頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、篇一:時序電路實驗總結(jié)時序 電路實驗總結(jié)掌握用仿真工具分析電路的方法:在電路中增加測試 點,通過波形仿真觀察終結(jié)節(jié)點的輸出信號,幫助分析電路特性。修改電路中出 現(xiàn)的問題:tj: tj 與 start 反 饋信號相與非后(0)直接接入clrn端,使得7474的1q端start信號馬上變?yōu)?,即輸出 時鐘脈沖t1。t4為0??墒莝tart反饋信號又馬上與tj相與非(1),使clrn端無效。使 其結(jié)果不穩(wěn)定。最佳修改方案 tj (全停):tj取反直接連到clrn,使其7474的1q (start)為0。zt(暫停):zt與h 與非接7474的clk。4 時序電路的運(yùn) 用可運(yùn)用到存儲器實 驗中,不改變

2、原電路而實現(xiàn)連讀的功能。通過時序電路輸出的節(jié)拍脈沖去控制74161 (地址 計數(shù)器)、72273 (地址寄存器)、lmp-ram-io中的數(shù)據(jù)分時在總線上顯示。仿真時控制信號qd、tj、dp、zanting應(yīng)展開;注意幾個狀態(tài) 之間的轉(zhuǎn)換,仿真圖要看到明顯的效果。例如連續(xù)運(yùn)行狀態(tài)應(yīng)有兩個以上的ti-t4出現(xiàn),暫停應(yīng)該可以 在t1、t2、t3、t4的每個節(jié)拍上實現(xiàn)。4.篇二:數(shù)字電路特點歸納數(shù)字 電路又可稱為邏輯電路,通過與(&),或(=1),非(o),異或(=1),同或(二)等門電路 來實現(xiàn)邏輯。ttl和cmos電路:ttl是晶體管輸入晶體管輸出邏輯的縮寫,它用的電源為5v。cmos電路是 由

3、pmos管和nmos管(源極一般接地)組合而成,電源電壓范圍較廣,從1.2v-18v都可以。cmos的推挽輸出: 輸出高電平時n管截止,p管導(dǎo)通;輸出低電平時n管導(dǎo)通,p管截止。輸出電阻小,因此驅(qū) 動能力強(qiáng)。cmos門的漏極開路式:去掉p管,輸出端可以直接接在一起實現(xiàn)線與功能。如果用cmos管 直接接在一起,那么當(dāng)一個輸出高電平,一個輸出低電平時,p管和n管同時導(dǎo)通,電流很 大,可能燒毀管子。單一的管子導(dǎo)通,只是溝道的導(dǎo)通,電流小,如果兩個管子都導(dǎo)通,則 形成電流回路,電流大。輸入輸出高阻:在pl和n1管的漏極再加一個p2管和n2管,當(dāng)要配置成高阻時,使得p2和n2管都不導(dǎo)通,從而實現(xiàn)高阻狀態(tài)

4、。靜態(tài)電流:輸入無狀態(tài)反轉(zhuǎn)(高低電平變換)情況下的電流。動態(tài)電流:電路在 邏輯狀態(tài)切換過程中產(chǎn)生的功耗,包括瞬間導(dǎo)通功耗和負(fù)載電容充放電功耗兩部分。門電路 的上升邊沿和下降邊沿是不可避免的,因此在輸入電壓由高到低或由低變高的過程中到達(dá)vt 附近時,兩管同時導(dǎo)通產(chǎn)生尖峰電流。該損耗取決于輸入波形的好圾cmos工藝),電源電壓 的大小和輸入信號的重復(fù)頻率。電路的負(fù)載電容的充放電也是很大的一部分。esd 保護(hù):electro-staticdischarge,靜電放電。輸入輸出緩沖器: 是緩沖器,不是緩存器,就是一個cmos門電路。輸入緩沖器的作用主要是1,ttl/cmos電平 轉(zhuǎn)換接口;2,過濾外部

5、輸入信號噪聲。輸出緩沖器的作用是增加驅(qū)動能力。配成輸入模式不一定比輸出模式更省電:輸入模式時輸入緩沖器會打開,而輸出模式時輸出 緩沖器會打開。teseo上gpio數(shù)據(jù)寄存器讀寫的注意點:配置成普通gpio時,如果配置成輸出口,那么寫數(shù)據(jù)寄存器會直接輸出該電平,讀數(shù)據(jù)寄存 器實際就是讀鎖存器中最后一次被寫入的值。如果被配置成輸入口,并且上下拉使能的話, 那么寫數(shù)據(jù)寄存器就是配置上下拉電阻,而讀數(shù)據(jù)寄存器就是讀輸入引腳的緩沖器,返回的 是該引腳的當(dāng)前電平狀況。有些平臺會有專門的狀態(tài)寄存器,無論當(dāng)前引腳被配置成輸入還 是輸出,讀該專門的狀態(tài)寄存器都返回該引腳的當(dāng)前電平狀況。數(shù)字電路中的擺幅: 輸入擺

6、幅和輸出擺幅。輸入擺幅指的是最低輸入高電平和最高輸入低電平的差值,輸出擺幅 指的是最低輸出高電平和最高輸出低電平之間的差值,ttl的擺幅偏小。篇三:數(shù)字電路總結(jié)數(shù)字 電路總結(jié)第一章數(shù)制和編碼能寫出任意進(jìn) 制數(shù)的按權(quán)展開式;掌握二進(jìn)制數(shù) 與十進(jìn)制數(shù)之間的相互轉(zhuǎn)換;掌握二進(jìn)制數(shù) 與八進(jìn)制、十六進(jìn)制數(shù)之間的相互轉(zhuǎn)換;4掌握二進(jìn)制數(shù) 的原碼、反碼及補(bǔ)碼的表示方法;熟悉自然二進(jìn) 制碼、8421bcd碼和余3 bcd碼了解循環(huán)碼的 特點。第二章邏輯代數(shù)基礎(chǔ)掌握邏輯代數(shù) 的基本運(yùn)算公式;掌握代入規(guī)則, 反演規(guī)則,對偶規(guī)則;熟悉邏輯表達(dá)式類 型之間的轉(zhuǎn)換-“與或”表達(dá)式轉(zhuǎn)化為“與非”表達(dá)式;熟悉邏輯函數(shù) 的標(biāo)

7、準(zhǔn)形式-積之和(最小項)表達(dá)式及和之積(最大項)式表達(dá)式。(最小項與最大項之 間的關(guān)系,最小項表達(dá)式與最大項表達(dá)式之間的關(guān)系)。4 了解正邏輯和 負(fù)邏輯的概念。第三章:數(shù)字邏輯系統(tǒng)建模熟悉代數(shù)法化簡 函數(shù)(a?ab?a,a?ab?a?b, ab?ac?bc?ab?ac, a+a=a aa=a )掌握圖解法化簡 函數(shù)了解列表法化簡 函數(shù)(q-m法的步驟)4能夠解決邏輯函 數(shù)簡化中的幾個實際問題。無關(guān)項,任意項, 約束項的處理;卡諾圖之間的 運(yùn)算。時序邏輯狀態(tài)化 簡掌握確定狀態(tài)邏輯 系統(tǒng)的狀態(tài)化簡;了解不完全確定狀 態(tài)邏輯系統(tǒng)的狀態(tài)化簡。第四章:集成邏輯門了解ttl “與非”門電路的簡單工作原理;

8、熟悉ttl 與 非”門電路的外特性:電壓傳輸特性及幾個主要參數(shù),輸出高電平,輸出低電平、噪聲容限、 輸入短路電流、扇出系數(shù)和平均傳輸延遲時間。熟悉集電集開路“與非”門(oc門)和三態(tài)門邏輯概念,理解“線與”的概念;掌握cmos 與非”門、“或非”門、“非”門電路的形式及其工作原理。熟練掌握與、或、非、異或、同或的邏輯關(guān)系。掌握 r-s、j-k、d、t觸發(fā)器的邏輯功能、特征方程、狀態(tài)轉(zhuǎn)換圖、狀態(tài)轉(zhuǎn)換真值表。不要求深入研究觸發(fā)器的內(nèi)部結(jié)構(gòu),只要求掌握它們的功能,能夠正確地使用它們;了解觸發(fā)器直接置“0”端rd和直接置“1”端sd的作用。了解邊沿觸發(fā)器的特點;熟悉觸發(fā)器的功能轉(zhuǎn)換。了解施密特電路、單

9、穩(wěn)態(tài)電路的功能用途;212.了 解 rom、prom、eprom, eprom 有何不同;13.能用pld (與或陣列)實現(xiàn)函數(shù)第五章:組合邏輯電路1、熟悉組合邏輯電路的定義;2、掌握組合電路的分析方法:根據(jù)電路寫出輸出函數(shù)的邏輯表達(dá)式,列出真值表,根據(jù)邏輯表達(dá)式和真值表分析出電路的路基功能。3、掌握邏輯電路的設(shè)計方法:根據(jù)設(shè)計要求,確定輸入和輸出變量,列出真值表,利用卡諾圖法化簡邏輯函數(shù)寫出表達(dá)式,畫出電路圖。么掌握常用組合邏輯部件74ls283)、74ls85)、74ls138)、四選一數(shù)據(jù)選擇器和八選一數(shù)據(jù)選擇器74151的應(yīng)用(利用138譯碼器、八選一數(shù)據(jù)選擇器實現(xiàn)組合邏輯函數(shù)等)。5

10、、了解組合電路的 競爭與冒險。第六章:同步時序電路了解時序電路 的特點(定義);記住時序電路的分析步驟,掌握時序電路的分析方法,能夠較熟練地分析同步時序電路的邏輯功能。記住時序電路 的設(shè)計步驟,掌握時序電路的設(shè)計方法,會同步時序電路的設(shè)計(含狀態(tài)化簡)。第七章:常用時序邏輯部件4 了解常用的時序邏輯部件,如各種計數(shù)器(74ls161、74ls163、74ls193)、移位寄存器(741S194)及 寄存器;不要求詳盡的去研究其內(nèi)部電路,但能夠應(yīng)用時序邏輯部件構(gòu)成給定的邏輯功能。會看時序邏輯部件及組合邏輯部件的功能表,根據(jù)功能表掌握其邏輯功能、典型應(yīng)用及功能擴(kuò)展掌握掌握連成 任意模m同步計數(shù)器的

11、三種方法:預(yù)置法,清0法,多次預(yù)置法;掌握序列碼發(fā) 生器的設(shè)計過程第八章了解a/d,d/a轉(zhuǎn)換的基本原理。思考題bcd碼的含義 是什么?數(shù)字電路的特 點是什么?三態(tài)門的特點 是什么,說明其主要用途?4 oc門的特點是 什么,說明其主要用途?5. ttl集成邏輯 門的基本參數(shù)有哪幾種?什么是“與”邏輯關(guān)系、“或”邏輯關(guān)系、“非”邏輯關(guān)系?什么是“同或”邏輯關(guān)系、“異或”邏輯關(guān)系?簡化邏輯函數(shù) 的意義是什么?幾種數(shù)制如何 進(jìn)行相互轉(zhuǎn)換?怎樣取得二進(jìn) 制數(shù)的原碼、反碼和補(bǔ)碼?將十進(jìn)制數(shù)125編寫成8421bcd碼和余3bcd碼;什么是最小項 及最小項表達(dá)式?怎樣用代數(shù)法 化簡邏輯函數(shù)?14怎樣用卡諾

12、圖 法化簡邏輯函數(shù)?簡化后的邏輯表達(dá) 式是 。a. 唯 一b.不唯一不確定任意。什么是組合電 路?什么是時序電路?各自的特點是什么?組合電路的表 示形式有幾種,是哪幾種?組合電路的分 析步驟是什么?組合電路的設(shè) 計步驟是什么?半加器與全加 器的功能有何區(qū)別?譯碼器、編碼 器、比較器如何進(jìn)行級聯(lián)?如何用數(shù)據(jù)選 擇器實現(xiàn)邏輯函數(shù)?競爭與冒險的 起因是什么?d觸發(fā)器與j-k觸發(fā)器的特征方程和狀態(tài)轉(zhuǎn)換圖是什么?如何用j-k 觸發(fā)器實現(xiàn)t觸發(fā)器?什么是同步時 序電路和異步時序電路?其特點是什么?同步時序電路 的分析步驟是什么?同步時序電路 的設(shè)計步驟是什么?全面描述時序 電路的方程有幾個?是哪幾個?狀態(tài)

13、化簡的意義是什么?怎樣進(jìn)行狀態(tài)化簡?怎樣用中規(guī)模同步集成計數(shù)器設(shè)計任意模值計數(shù)器?怎樣用移位寄 存器構(gòu)成環(huán)形計數(shù)器?什么是rom? 什么是ram?pld、pla、gal、 pal, fpga、cpld的含義是什么?34畫出adc工作 原理框圖,寫出三種adc電路的名稱。計算r-2r網(wǎng) 絡(luò)dac的輸出電壓。欲將正弦信號 轉(zhuǎn)換成與之頻率相同的脈沖信號,應(yīng)用(a)t觸發(fā)器;(b) 施密特觸發(fā)器;(c)a/d轉(zhuǎn)換器(d)移位寄存器37.篇四:電子電路知識點總結(jié)1、 純凈的單晶半導(dǎo)體又稱本征半導(dǎo)體,其內(nèi)部載流子自由電子空穴的數(shù)量相等的。2、射極輸出器屬 共集電極放大電路,由于其電壓放大倍數(shù)約等于1,且輸

14、出電壓與輸入電壓同相位,故又稱 為電壓跟隨器(射極跟隨器)。3理想差動放大 器其共模電壓放大倍數(shù)為0,其共模抑制比為8。一般情況下, 在模擬電路中,晶體三極管工作在放大狀態(tài),在數(shù)字電路中晶體三極管工作在飽和、截止?fàn)?態(tài)。限幅電路是一 種波形整形電路,因它削去波形的部位不同分為上限幅、下限幅和雙向限幅電路。&主從jk觸發(fā)器 的功能有保持、計數(shù)、置0、置1。7、多級放大器的 級間耦合有阻容耦合、直接耦合、變壓器耦合。&帶有放大環(huán)節(jié) 串聯(lián)穩(wěn)壓電路由調(diào)整電路、基準(zhǔn)電路、取樣電路和比較放大電路組成。9時序邏輯電路 的特點是輸出狀態(tài)不僅取決于當(dāng)時輸入狀態(tài),還與輸出端的原狀態(tài)有關(guān)。10當(dāng)pn結(jié)外加 反向電壓

15、時,空間電荷區(qū)將變寬。反向電流是由少數(shù)載流子形成的。11、半導(dǎo)體具有熱 敏性、光敏性、力敏性和摻雜性等獨特的導(dǎo)電特性。12、利用二極管的 單向?qū)щ娦裕蓪⒔涣麟娮兂擅}動的直流電。13、硅穩(wěn)壓管正常 工作在反向擊穿區(qū)。在此區(qū)內(nèi),當(dāng)流過硅穩(wěn)壓管的電流在較大范圍變化時,硅穩(wěn)壓管兩端的 電壓基本不變。電容濾波只適 用于電壓較大,電流較小的情況,對半波整流電路來說,電容濾波后,負(fù)載兩端的直流電壓 為變壓級次級電壓的1倍,對全波整流電路而言為1.2倍。15處于放大狀態(tài) 的npn管,三個電極上的電位的分布須符合ucubue,而pnp管處于放大狀態(tài)時,三 個電極上的電位分布須符合ueubuc。總之,使三極管起

16、放大作用的條件是:集電結(jié) 反偏,發(fā)射結(jié)正偏。1&在p型半導(dǎo)體 中,多數(shù)載流子是空穴,而n型半導(dǎo)體中,多數(shù)載流子是自由電子。17、二極管在反向 截止區(qū)的反向電流基本保持不變。1&當(dāng)環(huán)境溫度升 高時,二極管的反向電流將增大。19.晶體管放大器 設(shè)置合適的靜態(tài)工作點,以保證放大信號時,三極管應(yīng)始終工作在放大區(qū)。2(、一般來說,硅 晶體二極管的死區(qū)電壓大于鍺管的死區(qū)電壓。21、當(dāng)硅晶體二極管加上0.3v正向電壓時,該晶體二極管相當(dāng)于阻值很大的電阻。22、電子秤中使用 的半導(dǎo)體器件是利用了半導(dǎo)體的力敏性。2二畫交流放大器 的直流通路時,電容器做開路處理;畫交流通路時,電源和電容器應(yīng)作短路處理。24、pn

17、 結(jié)正向偏 置時導(dǎo)通,反向偏置時截止,這種特性稱為pn結(jié)的單向?qū)щ娦浴?5、工作在放大狀 態(tài)中三極管可視為放大器件,工作在截止飽和狀態(tài)的三極管可視為開關(guān)器件。2&差動放大器只 對差模信號有電壓放大作用,而對共模信號無電壓放大作用。射極輸出器的特點是電壓放大 倍數(shù)略小于1,且接近于1。所以對信號源影響小,帶負(fù)載能力強(qiáng)。27、晶體三極管屬 于電流控制器件,場效應(yīng)管屬于電壓控制器件。2&三極管屬于雙 極型半導(dǎo)體器件,場效應(yīng)管屬于單極型半導(dǎo)體器件。29.理想運(yùn)放的兩 個重要結(jié)論是:一、是運(yùn)放的兩個輸入端的電位相等。二、運(yùn)放的兩個輸入端的輸入電流相 等,并且等于零。3(、一個自激振蕩 器只有滿足相位平衡

18、條件和振幅平衡條件才能產(chǎn)生振蕩。31、計數(shù)器可分為 同步計數(shù)器和異步計數(shù)器,兩者中速度較快的是同步計數(shù)器。32、觸發(fā)器為時序 邏輯電路基本單元,門電路為組合邏輯電路基本單元。兩種電路主要區(qū)別在前者具有記憶功 能,而后者不具有。二極管兩端加 上正向電壓時超過死區(qū)電壓才能導(dǎo)通。為調(diào)整放大器 的靜態(tài)工作點,使之上移,應(yīng)該使rb電阻值減少。35 一個觸發(fā)器可 以存放1位二進(jìn)制數(shù)。3&放大電路中三 極管的組合方式有三種,它們是共集電極、共基極、共發(fā)射極。37、npn型晶體三 極管的發(fā)射區(qū)是n型半導(dǎo)體,集電區(qū)是n型半導(dǎo)體,基區(qū)是p型半導(dǎo)體。3& 一般情況下, 晶體三極管的電流放大系數(shù)隨溫度的增加而增加,發(fā)

19、射結(jié)的導(dǎo)通壓降vbe則隨溫度的增加而 減小。39.具有記錄輸入 脈沖個數(shù)的電路稱為計數(shù)器,它的主要組成部分是觸發(fā)器,是時序電路。40晶體管構(gòu)成的 三種放大電路中,沒有電壓放大作用但有電流放大作用的是:共集電極接法(射極輸出器)。41、串聯(lián)型穩(wěn)壓電 路中的調(diào)整管工作在放大區(qū)。42、一個十進(jìn)制計器至少需要四個觸發(fā)器構(gòu)成43、利用電阻r 和電容c可以將脈沖波變換變?yōu)槿遣ê图忭敳?。三極管的開關(guān) 特性指的是在基極輸入信號作用下,三極管具有的兩個明顯相反的狀態(tài)即飽和和截止。45衡量運(yùn)算放大 電路抑制零漂能力的指標(biāo):共模抑制比,對于運(yùn)算放大器該參數(shù)等于8。4&負(fù)反饋電路可 分為電流串聯(lián)負(fù)反饋、電流并聯(lián)負(fù)反

20、饋、電壓串聯(lián)負(fù)反饋、電壓并聯(lián)負(fù)反饋。47、將模擬信號轉(zhuǎn) 換到數(shù)字信號的過程稱為a/d,將數(shù)字信號轉(zhuǎn)換成為模擬信號的過程稱為d/a。4&集成觸發(fā)器按 功能可分為rs觸發(fā)器、d觸發(fā)器、jk觸發(fā)器和t觸發(fā)器。49、射極輸出器是 一種電壓串聯(lián)負(fù)反饋放大器。50半導(dǎo)體材料的 電阻率受外界條件(溫度、光線等)的影響很大,溫度升高或受光照射均可使電阻率減小。51、pn 結(jié)是晶體 二極管的基本結(jié)構(gòu),也是一般半導(dǎo)體器件的核心。52、為了使三極管 可靠在截止,電路必須滿足:不導(dǎo)電53、振蕩器是一個 具有選頻網(wǎng)絡(luò)的正反饋放大器。54差動放大器的 放大的信號有兩種,即共模信號和差模信號,我們總是希望差模放大倍數(shù)大一些

21、,而共模放 大倍數(shù)小一些。55、晶體三極管可 作為開關(guān)作用,當(dāng)三極管集電極發(fā)射極相當(dāng)于開關(guān)閉合時,晶體三極管應(yīng)工作在飽和狀態(tài)。5& rc微分電路 能把矩形波變換成尖脈沖波。其輸出電壓取自電阻兩端。rc積分電路能把矩形波變換成鋸 齒波。其輸出電壓取自電容兩端。57、經(jīng)過嚴(yán)格提純 的半導(dǎo)體,可認(rèn)為是本征半導(dǎo)體,半導(dǎo)體產(chǎn)生電子空穴對的過程叫本征激發(fā),在室溫下,其 電子和空穴對的平衡濃度很小。5&點接觸型二極 管適用于檢波,面接觸型適用于整流。59.觸發(fā)器電路中, sd端、rd端可根據(jù)需要預(yù)先將觸發(fā)器置1或置0,而不受cp端的同步控制。6(、所謂pn結(jié)正 向偏置,是將電源的正極與p區(qū)相接,負(fù)區(qū)與n區(qū)相

22、接。在正向偏置電壓大于死區(qū)電壓的條 件下,pn結(jié)將導(dǎo)通。61、差動放大電路 的輸入信號中,差模信號是有用的信號,共模信號則是要高潮抑制的干擾信號。62、負(fù)反饋對放大 電路有下列影響:使增益、放大倍數(shù)減小;使通頻帶變寬;提高電路穩(wěn)定性等。63、理想運(yùn)算放大器的輸入電阻ri = 8;ro = 0;64、利用電阻r 和電容c可以將脈沖波形變換為三角波和尖頂波。數(shù)字集成門電 路按照制作工藝可分為ttl和cmos。67、十進(jìn)制編碼簡 稱:bcd碼,此類編碼中常見的有8421碼。6&數(shù)字電路中, 三極管一般工作于飽和和截止?fàn)顟B(tài)。69基本邏輯門電 路有:與門、非門和或門。7(、如果輸入與輸 出關(guān)系是:有0出

23、1,全1出0。這是與非門邏輯運(yùn)算。71、編碼器與譯碼 器邏輯功能相反,它是將有特定意義的輸入數(shù)字信號或文字符號編成相應(yīng)在的若干位二進(jìn)制 的組合邏輯電路。72、由于觸發(fā)器具 有兩分穩(wěn)定狀態(tài),它可記錄1位二進(jìn)制代碼。73、主從觸發(fā)器是一種能防止空翻現(xiàn)象的實用觸發(fā)器。組合邏輯電路: 編碼器、譯碼器、數(shù)據(jù)選擇器、奇偶校驗器、資料比較器及加法器。7八時序邏輯電路: 各類觸發(fā)器、寄存器、加法器、計數(shù)器。7&阻容耦合二極 共射電壓放大器的輸出電壓與輸入電壓的相位關(guān)系是:同相。77、正弦波振蕩器 的振蕩頻率f取決于反饋網(wǎng)絡(luò)組件的參數(shù)。7&并聯(lián)型穩(wěn)壓電 路中,電阻r的作用:既有限流作用,又有調(diào)壓作用。79在給p

24、n結(jié)加 反向電壓時:有利于漂移運(yùn)動,不利于擴(kuò)散運(yùn)動。8(、穿透電流大小 是衡量三極管放大能力的重要指針。共射極基本放 大電路的組成原則是:使發(fā)射結(jié)正向偏置,集電結(jié)反向偏置。射極輸出器的 輸出電阻小,因此該電路帶負(fù)載能力強(qiáng)。典型運(yùn)放是由 三個基本電路組成:一個入高輸入阻抗的差動放大器,一個高增益的電值放大器及一個低阻 抗的輸出放大器。在整流電路和 穩(wěn)壓電路中均用到了二極管,依次是利用了二極管的單向?qū)щ姡聪驌舸?。rc正弦波振 蕩器的起振條件是af1。8&移位操作只能 出現(xiàn)在寄存器中。87、當(dāng)晶體三極管 兩個pn結(jié)反偏時,則晶體三極管的集成極電流將中斷。8&在放大交流信 號的多極放大器中,放大極之

25、間主要采用阻容耦合和變壓器耦合。89.不能描述放大 電路頻率特性的曲線圖是:伏安特性圖。9(、異或門電路可 以實現(xiàn)不帶進(jìn)位的二進(jìn)制加法。91、npn管飽和狀 態(tài)時的特點是:uces = 0。92、直流放大器的 功能是:直流信號和交流信號都能放大。93、差動放大器抑制零點漂移的效果取決于:兩個三極管的對稱程度。晶體二極管內(nèi) 阻不是常數(shù)。9八直流穩(wěn)壓電源中的電路先后順序應(yīng)是:整流、濾波再穩(wěn)壓。9&二十進(jìn)制編碼 器,若有四個輸出端,可進(jìn)行編碼的個數(shù)是10個。97、在晶體管放大 電路中引入負(fù)反饋后,其電壓放大倍數(shù)au將減小。9&當(dāng)晶體二極管 的pn結(jié)導(dǎo)通后,參加導(dǎo)電的是電子和空穴。100、電容三點式

26、lc振動器與電感三點式lc正弦波振蕩器比較,前者主要優(yōu)點是:輸出波形好。101、奇偶校驗的 作用:對網(wǎng)絡(luò)傳送資料中的錯誤進(jìn)行檢查。10么半導(dǎo)體數(shù)碼 管用于七段譯碼器。t觸發(fā)器是 市場中買不到但可以由其它觸發(fā)器代替的。將兩個二極 管連接在一起,不能構(gòu)成任何類型三極管。105射極輸出器 的電壓增益為0分貝。篇五:淺談時序邏輯電路淺談 時序邏輯電路【摘要】時序邏輯 電路在數(shù)字電路中占有十分重要的地位,本文主要是對時序邏輯電路的的邏輯功能及其描述 方法、電路結(jié)構(gòu)、分析方法及其設(shè)計方法作了簡單的介紹。最后通過介紹了幾種典型的時序 邏輯電路,總結(jié)了時序邏輯電路在未來的應(yīng)用方向。【關(guān)鍵詞】時序邏輯電路;邏輯

27、功能;特點;分析;設(shè)計0引言隨著社會的科學(xué)技術(shù)不斷的發(fā)展,人們所使用的電子產(chǎn)品也越來越高科技,像我們生活中所 用的手機(jī)、計算機(jī),相機(jī)等都逐漸趨于智能化。而在這些電子產(chǎn)品中時序邏輯電路應(yīng)用的十 分廣泛。下面將是對時序邏輯電路進(jìn)行的簡單介紹。1 時序邏輯電路的介紹在數(shù)字電路中,我們常用的兩種電路分別是組合邏輯電路和時序邏輯電路,而這兩種電路卻 有著本質(zhì)的區(qū)別。組合邏輯電路任意時刻的輸出信號只取決于當(dāng)時的輸入信號,它沒有記憶 的功能,換一句話來說,如果電路的輸入信號突然消失了,那么它的輸出信號就會相應(yīng)的發(fā) 生改變。而時序邏輯電路是一種具有記憶功能的邏輯電路,其任意時刻的輸出信號不僅與當(dāng) 時的輸入信號

28、有關(guān),而且還與該時序邏輯電路原來的狀態(tài)有關(guān)。因此這也就決定了時序邏輯 電路的基本單元就是觸發(fā)器,因為只有觸發(fā)器才具有記憶功能。時序邏輯電路在電路結(jié)構(gòu)中 有兩個特點:(1)組合電路和存儲電路是時序邏輯電路的兩個部分,且存儲電路在該電路中 是必不可少的;(2)這兩個部分之間要具有反饋的關(guān)系即存儲電路的輸出狀態(tài)必須反饋到組 合電路的輸入端,組合邏輯電路的輸出是由存儲電路的輸出和輸入信號共同決定的。因為存 儲電路中的觸發(fā)器具有不同的動作特點,所以時序邏輯電路可以區(qū)分為異步時序電路和同步 時序電路,而所有觸發(fā)器狀態(tài)的變化都是在同一時鐘脈沖信號下同時發(fā)生的則成為同步時序 邏輯電路,若觸發(fā)器的狀態(tài)不是同時變

29、化的則稱為異步時序邏輯電路。在一般情況下,若給 定我們一個電路,我們都希望用另外一種形式來描述其所要表達(dá)的含義,而時序邏輯電路也 不例外。對時序邏輯電路的邏輯功能的描述有很多種形式,其中包括邏輯表達(dá)式、狀態(tài)表、 卡諾圖、狀態(tài)圖和時序圖,這幾種描述方式為我們研究較為復(fù)雜的時序邏輯電路提供了很大 的方便。2時序邏輯電路的分析方法時序邏輯電路的分析過程就是根據(jù)給定的電路,分析出該電路所實現(xiàn)的邏輯功能的過程,在 這個過程中要找出電路的狀態(tài)和輸出的狀態(tài)在輸入變量和時鐘信號的作用下的變化規(guī)律。分析一個時序電路一般可按照以下幾個步驟:(1)分析邏輯電路的組成:確定輸入和輸出信號,區(qū)分出組合電路部分和存儲電路

30、部分,確 定該電路是同步的還是異步的。(2)從給定的邏輯電路圖中寫出每個觸發(fā)器的驅(qū)動方程。(3)把得到的驅(qū)動方程帶入相應(yīng)的觸發(fā)器的特性方程中去,從而得到每個觸發(fā)器的狀態(tài)方程, 然后就可以得到由這些觸發(fā)器的狀態(tài)方程組成的整個時序邏輯電路的狀態(tài)方程組。(4)根據(jù)邏輯電路圖再寫出整個電路的輸出方程。(5)把電路的輸入信號和存儲電路現(xiàn)態(tài)的所有可能的取值組合代入狀態(tài)方程和輸出方程進(jìn)行 計算,求出相應(yīng)的次態(tài)和輸出。列表時應(yīng)注意,時鐘信號cp只是一個操作信號,不能作為輸 入變量。在由狀態(tài)方程確定次態(tài)時,須首先判斷觸發(fā)器的時鐘條件是否滿足,如果不滿足, 觸發(fā)器狀態(tài)保持不變。(6)畫狀態(tài)圖或時序圖。3時序邏輯電

31、路的設(shè)計方法時序邏輯電路的設(shè)計過程其實就是其分析的逆過程。而設(shè)計的主要任務(wù)則是給定一個具體的 邏輯問題,如何能設(shè)計出一個時序邏輯電路,且該電路能實現(xiàn)該題中所描述的邏輯功能。下面來介紹時序邏輯電路的設(shè)計步驟: (1)分析給定的邏輯問題,將其進(jìn)行邏輯抽象,然后設(shè)定其輸入、輸出變量并確定其含義, 從而得出電路的狀態(tài)轉(zhuǎn)換圖或者狀態(tài)裝換表。(2)狀態(tài)化簡:由于設(shè)計的宗旨一般都是力求電路簡單,因為這樣不但可以節(jié)省元器件而且 還可以使我們設(shè)計的電路一目了然。而狀態(tài)化簡則能夠使等價的狀態(tài)進(jìn)行合并,從而能夠得 到最簡的狀態(tài)轉(zhuǎn)換圖。(3)狀態(tài)的分配又稱狀態(tài)編碼:這一步驟是整個設(shè)計中的重中之重,因為這將關(guān)系到整個設(shè) 計電路的簡單與否,所以在此步驟中我們要特別注意。(4)選定在設(shè)計中所要應(yīng)用的觸發(fā)器然

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論