《基于FPGA CPLD的EDA技術(shù)實(shí)用教程》讀書筆記模板_第1頁
《基于FPGA CPLD的EDA技術(shù)實(shí)用教程》讀書筆記模板_第2頁
《基于FPGA CPLD的EDA技術(shù)實(shí)用教程》讀書筆記模板_第3頁
《基于FPGA CPLD的EDA技術(shù)實(shí)用教程》讀書筆記模板_第4頁
《基于FPGA CPLD的EDA技術(shù)實(shí)用教程》讀書筆記模板_第5頁
已閱讀5頁,還剩19頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

基于FPGACPLD的EDA技術(shù)實(shí)用教程讀書筆記模板01思維導(dǎo)圖目錄分析精彩摘錄內(nèi)容摘要讀書筆記作者介紹目錄0305020406思維導(dǎo)圖實(shí)用教程技術(shù)數(shù)字系統(tǒng)應(yīng)用工程實(shí)例項(xiàng)目練一練知識(shí)相關(guān)設(shè)計(jì)圖輸入法原理技術(shù)歷程發(fā)展器件關(guān)鍵字分析思維導(dǎo)圖內(nèi)容摘要內(nèi)容摘要現(xiàn)代數(shù)字系統(tǒng)設(shè)計(jì)一般采用硬件描述語言實(shí)現(xiàn),而VerilogHDL具有簡捷、高效、易學(xué)、功能強(qiáng)的特點(diǎn),具有廣泛的應(yīng)用群體;在工程實(shí)際中,基于FPGA/CPLD器件的數(shù)字應(yīng)用系統(tǒng)占很大比例,因此,本書基于FPGA/CPLD器件開發(fā)工具QuartusⅡ及硬件描述語言VerilogHDL講述現(xiàn)代數(shù)字系統(tǒng)設(shè)計(jì)。全書共分8個(gè)項(xiàng)目,通過實(shí)例由淺入深地介紹了利用VerilogHDL進(jìn)行數(shù)字系統(tǒng)設(shè)計(jì)的方法和技巧。書中所有的實(shí)例全部通過了調(diào)試驗(yàn)證。本書可作為高職高專電子工程、通信、電氣自動(dòng)化、計(jì)算機(jī)應(yīng)用技術(shù)、儀器儀表等專業(yè)的教材,也可作為自學(xué)用書。目錄分析內(nèi)容提要項(xiàng)目1認(rèn)識(shí)FPGA/CPLD及其開發(fā)工具項(xiàng)目2FPGA/CPLD基礎(chǔ)開發(fā)項(xiàng)目3用VerilogHDL語言設(shè)計(jì)組合邏輯電路目錄項(xiàng)目4制作電子跑表項(xiàng)目5狀態(tài)機(jī)設(shè)計(jì)項(xiàng)目6制作簡易數(shù)字頻率計(jì)項(xiàng)目7DDS信號發(fā)生器設(shè)計(jì)項(xiàng)目8信號繪圖控制器設(shè)計(jì)與制作參考文獻(xiàn)010302040506目錄項(xiàng)目1認(rèn)識(shí)FPGA/CPLD及其開發(fā)工具一、FPGA/CPLD技術(shù)及其發(fā)展歷程二、FPGA/CPLD的特點(diǎn)三、主流廠商FPGA/CPLD器件及開發(fā)軟件四、FPGA/CPLD器件的配置練一練項(xiàng)目2FPGA/CPLD基礎(chǔ)開發(fā)一、FPGA/CPLD開發(fā)的基本方法二、原理圖輸入法設(shè)計(jì)4位全加器三、原理圖輸入法設(shè)計(jì)搶答器四、原理圖輸入法設(shè)計(jì)計(jì)數(shù)譯碼顯示電路練一練項(xiàng)目3用VerilogHDL語言設(shè)計(jì)組合邏輯電路一、相關(guān)知識(shí)二、項(xiàng)目實(shí)施練一練項(xiàng)目4制作電子跑表一、相關(guān)知識(shí)二、項(xiàng)目實(shí)施練一練項(xiàng)目5狀態(tài)機(jī)設(shè)計(jì)一、相關(guān)知識(shí)二、項(xiàng)目實(shí)施練一練項(xiàng)目6制作簡易數(shù)字頻率計(jì)一、相關(guān)知識(shí)二、項(xiàng)目實(shí)施練一練項(xiàng)目7DDS信號發(fā)生器設(shè)計(jì)一、相關(guān)知識(shí)二、項(xiàng)目實(shí)施練一練項(xiàng)目8信號繪圖控制器設(shè)計(jì)與制作一、相關(guān)知識(shí)二、項(xiàng)目實(shí)施練一練讀書筆記讀書筆記這是《基于FPGACPLD的EDA技術(shù)實(shí)用教程》的讀書筆記模板,可以替換為自己的心得。精彩摘錄精彩摘錄這是《基于FPGACPLD的EDA技術(shù)實(shí)用教程》的讀書筆記模板,可以替換為自己的精彩內(nèi)容摘錄。作者介

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論