計(jì)算機(jī)組成原理練習(xí)題_第1頁
計(jì)算機(jī)組成原理練習(xí)題_第2頁
計(jì)算機(jī)組成原理練習(xí)題_第3頁
計(jì)算機(jī)組成原理練習(xí)題_第4頁
計(jì)算機(jī)組成原理練習(xí)題_第5頁
已閱讀5頁,還剩67頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

一、選擇題A.操作系統(tǒng)B.編譯系統(tǒng)C.連接程序D.文本處理

1.目前我們所說的個人臺式商用機(jī)屬于—D—。14.在主存和CPU之間增加cache存儲器的目的是__C—。

A.巨型機(jī)B.中型機(jī)C.小型機(jī)D.微型機(jī)A.增加內(nèi)存容量B.提高內(nèi)存可靠性

2.(2000)I?;刹妨M(jìn)制數(shù)是—B—oC.解決CPU和主存之間的速度匹配問題

A.(7CD)16B.(7D0)C.(7E0)D.(7F0)16D.增加內(nèi)存容量,同時加快存取速度

3.下列數(shù)中最大的數(shù)是15.某單片機(jī)的系統(tǒng)程序,不允許用戶在執(zhí)行時改變,則可以選用—B—作

A.(10011001)2B.(227)8C.(98)他D.(152)io為存儲芯片。

4.—D一表示法主要用于表示浮點(diǎn)數(shù)中的階碼。A.SRAMB.閃速存儲器C.cacheD.輔助存儲器

A.原碼B.補(bǔ)碼C.反碼D.移碼16.設(shè)變址寄存器為X,形式地址為D,(X)表示寄存器X的內(nèi)容,這種尋址

5.在小型或微型計(jì)算機(jī)里,普遍采用的字符編碼是「D—。方式的有效地址為—A」。

A.BCD碼B.16進(jìn)制C.格雷碼D.ASCH碼A.EA=(X)+DB.EA=(X)+(D)C.EA=((X)+D)D.EA=((X)+(D))

6.下列有關(guān)運(yùn)算器的描述中,—D_.是正確的。17.在指令的地址字段中,直接指出操作數(shù)本身的尋址方式,稱為_B__。

A.只做算術(shù)運(yùn)算,不做邏輯運(yùn)算B.只做加法A.隱含尋址B.立即尋址C.寄存器尋址D.直接尋址

C.能暫時存放運(yùn)算結(jié)果D.既做算術(shù)運(yùn)算,又做邏輯運(yùn)算18.下述I/O控制方式中,主要由程序?qū)崿F(xiàn)的是「B—。

7.EPROM是指—D—。A.PPU(外圍處理機(jī))方式B.中斷方式C.DMA方式D.通道方式

A.讀寫存儲器B.只讀存儲器19.系統(tǒng)總線中地址線的功能是—D—。

C.可編程的只讀存儲器0.光擦除可編程的只讀存儲器A.用于選擇主存單元地址B.用于選擇進(jìn)行信息傳輸?shù)脑O(shè)備

8.Intel80486是32位微處理器,Pentium是—D一位微處理器。C.用于選擇外存地址D.用于指定主存和I/O設(shè)備接口電路的地址

A.16B.32C.48D.6420.采用DMA方式傳送數(shù)據(jù)時,每傳送一個數(shù)據(jù)要占用—D—的時間。

9.設(shè)[X]補(bǔ)=1.XIX2X3X“當(dāng)滿足—A—時,X>T/2成立。A.一個指令周期B.一個機(jī)器周期

A.Xi必須為1,X2X3X4至少有一個為1B.xi必須為1,X2X3X4任意C.一個時鐘周期D.一個存儲周期

C.Xi必須為0,X2X3X4至少有一個為1D.Xi必須為0,X2X3X4任意21.馮.諾依曼機(jī)工作方式的基本特點(diǎn)是_B—。

10.CPU主要包括「B—?A.多指令流單數(shù)據(jù)流B.按地址訪問并順序執(zhí)行指令

A.控制器B.控制器、運(yùn)算器、cacheC.堆棧操作D.存儲器按內(nèi)容選擇地址

C運(yùn)算器和主存D.控制器、ALU和主存22.某機(jī)字長32位。其中1位符號位,31位表示尾數(shù)。若用定點(diǎn)整數(shù)表示,

11.信息只用一條傳輸線,且采用脈沖傳輸?shù)姆绞椒Q為一A_。則最大正整數(shù)為一A—。

A.串行傳輸B.并行傳輸C.并串行傳輸D.分時傳輸A.+(231-1)B.+(230-1)C.+(231+1)D.+(2M+1)

12.以卜四種類型指令中,執(zhí)行時間最長的是一C」。23.假設(shè)下列字符碼中有奇偶位校驗(yàn),但沒有數(shù)據(jù)錯誤,采用偶校驗(yàn)的字符碼

A.RR型B.RS型C.SS型D.程序控制指令是一D-。

13.下列D屬于應(yīng)用軟件。A.11001011B.11010110C.11000001D.11001001

C.組合邏輯控制的CPU

26.采用虛擬存儲器的主要目的是—B—。D.微程序控制器

A.提高主存儲器的存取速度B.擴(kuò)大存儲器空間,并能進(jìn)行自動管理36.在__A「的計(jì)算機(jī)系統(tǒng)中,外設(shè)可以和主存儲器單元統(tǒng)一編址,因此可

C.提高外存儲器的存取速度D.擴(kuò)大外存儲器的存儲空間以不使用I/O指令。

27.存儲器是計(jì)算機(jī)系統(tǒng)的記憶設(shè)備,主要用于一D—。A.單總線B.雙總線C.三總線D.多總線

A.存放程序B.存放軟件C.存放微程序D.存放程序和數(shù)據(jù)37.CD-ROM光盤是—B—型光盤,可用做計(jì)算機(jī)的.存儲器和數(shù)字化多

29.指令的尋址方式有順序和跳躍兩種方式,采用跳躍尋址方式,可以實(shí)現(xiàn)媒體設(shè)備。

D—。A.重寫,內(nèi)B.只讀,外C.一次,外D.只讀,內(nèi)

A.堆棧尋址B.程序的條件轉(zhuǎn)移38.CPU響應(yīng)中斷時,進(jìn)入“中斷周期”采用硬件方法保護(hù)并更新程序計(jì)數(shù)器

C.程序的無條件轉(zhuǎn)移D.程序的條件轉(zhuǎn)移成無條件轉(zhuǎn)移PC內(nèi)容而不是由軟件完成,主要因?yàn)椤狝—。

30.堆棧尋址方式中,沒A為累加器,SP為堆棧指示器,Msp為SP指示的棧A.能進(jìn)入中斷處理程序并能正確返回原程序。

頂單元。如果進(jìn)棧操作的動作順序是(A)Msp,(SP)T-SP,那么出棧操作應(yīng)為B.節(jié)省內(nèi)存。

—B—。C.提高處理機(jī)速度。

A.(Msp)fA,(SP)+lfSPB.(SP)+lfSP,(Msp)fAD.易于編制中斷處理程序。

C.(SP)-l-SP,(Msp)-AD.(Msp)fA,(SP)-lfSP40.CPU對通道的請求形式是—D—。

31.Intel80486是32位微處理器,pentium是_D位處理器。A.自陷B.中斷C.通道命令D.I/O指令

A.16B.32C.48D.6441.完整的計(jì)算機(jī)系統(tǒng)應(yīng)包括—D_

32.指令周期是指_C—。A.運(yùn)算器、存儲器、控制器B.外部設(shè)備和主機(jī)

A.CPU從主存取出--條指令的時間。C.主機(jī)和實(shí)用程序D.配套的硬件設(shè)備和軟件設(shè)備

B.CPU執(zhí)行一條指令的時間42.下列數(shù)中最大的數(shù)為—B—。

C.CPU從主存取出一條指令加上執(zhí)行這條指令的時間A.(10010101)2B.(227)8C.(96)i6D.(143)5

D.時鐘周期時間43.電子郵件是指—B—。

33.指出下面描述匯編語言特性的句子中概念上有錯誤的句子A.用計(jì)算機(jī)管理郵政信件B.通過計(jì)算機(jī)網(wǎng)絡(luò)收發(fā)消息

A.對程序員的訓(xùn)練要求來說,需要硬件知識C.用計(jì)算機(jī)管理電話系統(tǒng)D.用計(jì)算機(jī)處理收發(fā)報業(yè)務(wù)

B.匯編語言對機(jī)器的依賴性高44.設(shè)字長32位,使用IEEE格式,則階碼采用_C__表示。

C.用匯編語言編制程序的難度比高級語言小A.補(bǔ)碼B.原碼C.移碼D.反碼

D.匯編語言編寫的程序執(zhí)行速度比高級語言快45.四片74181ALU和一片74182CLA器件相配合,具有如下進(jìn)位傳遞功能

35.異步控制常用于一A一中,作為其主要控制方式。B—。

A.單總線結(jié)構(gòu)計(jì)算機(jī)中訪問主存與外圍設(shè)備。A.形波進(jìn)位B.組內(nèi)先行進(jìn)位,組間先行進(jìn)位

B.微型機(jī)中的CPU控制C.組內(nèi)先行進(jìn)位,組間行波進(jìn)位D.組內(nèi)形波進(jìn)位,組間先行進(jìn)位

46.某機(jī)字長32位,存儲容量1MB。若按字編址,它的尋址范圍是「C一。A.任何外設(shè)B.高速外設(shè)

A.1MB.512KBC.256KD.256KBC.需要與主機(jī)批量交換數(shù)據(jù)的外設(shè)D.具有DMA接口的外設(shè)

47.EPROM是指—D—。55.同步通信之所以比異步通信具有較高的傳輸頻率是因?yàn)橐籇—。

A.閃速存儲器B.只讀存儲器A.同步通信不需要應(yīng)答信號且同步通信方式的總線長度較短

C.可編程的只讀存儲器D.光擦可編程的只讀存儲器B.同步通信用一個公共的時鐘信號進(jìn)行同步

48.相聯(lián)存儲器是按_C_進(jìn)行尋址的存儲器。C.同步通信中,各部件存取時間比較接近

A.地址指定方式B.堆棧存取方式D.以上因素的總和

C.內(nèi)容指定方式D.地址指定方式與堆棧存取方式結(jié)合56.多總線結(jié)構(gòu)的計(jì)算機(jī)系統(tǒng),采用_A_方法,對提高系統(tǒng)的吞吐率最有

49.單地址指令中為了完成兩個數(shù)的算術(shù)運(yùn)算,除地址碼指明的一個操作數(shù)外,效。

另一個數(shù)常需采用A.多端口存儲器B.提高主存的速度

A.堆棧尋址方式B.立即尋址方式C.交叉編址多模存儲器D.高速緩沖存儲器

C.隱含尋址方式D.間接尋址方式57.為了使設(shè)備相對獨(dú)立,磁盤控制器的功能全部轉(zhuǎn)到設(shè)備中,主機(jī)與設(shè)備間

50.二地址指令中,操作數(shù)的物理位置不可能采取的結(jié)構(gòu)是—D-。應(yīng)采用—A—接口。

A.寄存器一寄存器B.寄存器一存儲器A.SCSIB.專用C.ESDI

C.存儲器一存儲器D.寄存器一鎖存器58.中斷向量地址是―C—o

51.操作控制器的功能是―D—。A.子程序入口地址B,中斷服務(wù)例行程序入口地址

A.產(chǎn)生時序信號C.中斷服務(wù)例行程序入口地址的地址I).主程序返回地址

B.從主存取出一條指令59.通道對CPU的請求方式是「B—。

C.完成指令操作碼譯碼A.自陷B.中斷C.通道命令D.跳轉(zhuǎn)指令

D.從主存取出指令,完成指令操作碼譯碼,并產(chǎn)生相關(guān)的操作控制信號,60.周期挪用(竊?。┓绞匠S糜赺中。

以解釋執(zhí)行該指令A(yù).直接內(nèi)存存取方式的輸入/輸出

52.同步控制是—C—。B.直接程序傳送方式的輸入/輸出

A.只適用于CPU控制的方式B.只適用于外圍設(shè)備控制的方式C.CPU的某寄存器與存儲器之間的直接傳送

C.由統(tǒng)一時序信號控制的方式D.所有指令執(zhí)行時間都相同的方式D.程序中斷方式的輸入/輸出

53.以下敘述中不正確的句子是__D_o61.計(jì)算機(jī)的存儲器系統(tǒng)是指

A.同一個CPU周期中,可以并行執(zhí)行的微操作叫相容性微操作A.RAM存儲器B.ROM存儲器

B.同一個CPU周期中,不可以并行執(zhí)行的微操作叫相容性微操作C.主存儲器D.cache,主存儲器和外存儲器

C.同一個CPU周期中,可以并行執(zhí)行的微操作叫相斥性微操作62.至今為止,計(jì)算機(jī)中的所有信息仍以二進(jìn)制方式表示的理由是.C。

D.同一個CPU周期中,不可以并行執(zhí)行的微操作叫相斥性微操作A.節(jié)約元件B.運(yùn)算速度快

54.會產(chǎn)生DMA請求的總線部件是—D—。C.物理器件性能決定D.信息處理方便

63.某機(jī)字長32位,其中1位符號位,31位表示尾數(shù)。若用定點(diǎn)整數(shù)表示,C.指令寄存器D.狀態(tài)條件寄存器

則最小負(fù)整數(shù)為一A—.72.微程序控制器中,機(jī)器指令與微指令的關(guān)系是—。

A.-(231-1)B.-(230-1)C.-(231+1)D.-(230+1)A.每一條機(jī)器指令由一條微指令來執(zhí)行

64.x=+0.1011,y=+0.0110,則用補(bǔ)碼運(yùn)算[x-y*=_A___。B.每一條機(jī)器指令由一段由微指令編成的微程序來解釋執(zhí)行

A.0.0101B.0.0001C.1.1011D.1.1111C.?段機(jī)器指令組成的程序可由一條微指令來執(zhí)行

65.存儲單元是指—B—。D.一條微指令由若干條機(jī)器指令組成

A.存放一個二進(jìn)制信息位的存儲元73.系統(tǒng)總線中控制線的功能是一A」。

B.存放一個機(jī)器字的所有存儲元集合A.提供主存、I/O接口設(shè)備的控制信號和響應(yīng)信號及時序信號

C.存放一個字節(jié)的所有存儲元集合B.提供數(shù)據(jù)信息

D.存放兩個字節(jié)的所有存儲元集合C.提供主存、I/O接口設(shè)備的控制信號

66.某存儲器芯片的存儲容量為8KX8位,則它的地址線和數(shù)據(jù)線引腳相加的D.提供主存、I/O接口設(shè)備的響應(yīng)信號

和為一C—74.從信息流的傳送效率來看,_B「工作效率最低。

A.12B.13C.21D.22A.三總線系統(tǒng)B.單總線系統(tǒng)C.雙總線系統(tǒng)D,多總線系統(tǒng)

67.在定點(diǎn)二進(jìn)制運(yùn)算器中,減法運(yùn)算一般通過—D一來實(shí)現(xiàn)。75.三種集中式總線仲裁中,_A_方式對電路故障最敏感。

A.原碼運(yùn)算的二進(jìn)制減法器B.補(bǔ)碼運(yùn)算的二進(jìn)制減法器A.鏈?zhǔn)讲樵傿.計(jì)數(shù)器定時查詢C.獨(dú)立請求

C.補(bǔ)碼運(yùn)算的十進(jìn)制加發(fā)器D.補(bǔ)碼運(yùn)算的二進(jìn)制加法器76.用于筆記本電腦的大容量存儲器是—C.。

68.對于某個寄存器中操作數(shù)的尋址方式稱為__尋址。A.軟磁盤B.硬磁盤C.固態(tài)盤D.寄存器

A.直接B.間接C.寄存器直接D.寄存器間接77.具有自同步能力的記錄方式是—BCD―o

69.運(yùn)算型指令的尋址與轉(zhuǎn)移型指令的尋址不同點(diǎn)在于一A—。A.NREB.PMC.MFMD.FM

A.前者取操作數(shù),后者決定程序轉(zhuǎn)移地址78.一臺計(jì)算機(jī)對n個數(shù)據(jù)源進(jìn)行分時采集送入主存,然后分時處理,采集數(shù)

B.后者取操作數(shù),前者決定程序轉(zhuǎn)移地址據(jù)時最好的方案是使用

C.前者是短指令,后者是長指令A(yù).堆棧緩沖區(qū)B.一個指針的緩沖區(qū)

D.前者是長指令,后者是短指令C.兩個指針的緩沖區(qū)D.n個指針的n個緩沖區(qū)

70.程序控制類指令的功能是.D_79.為了便于實(shí)現(xiàn)多級中斷,保存現(xiàn)場最有效的方法是采用—Bo

A.進(jìn)行算術(shù)運(yùn)算和邏輯運(yùn)算A.通用寄存器B.堆棧C.存儲器D.外存

B.進(jìn)行主存與CPU之間的數(shù)據(jù)傳送80.CPU對通道的請求形式是_D—。

C.進(jìn)行CPU和I/O設(shè)備之間的數(shù)據(jù)傳送A.自陷B.中斷C.通道命令D.I/O指令

D.改變程序執(zhí)行的順序81.計(jì)算機(jī)科技文獻(xiàn)中,英文縮寫CAI代表_B

71.在CPU中跟蹤指令后繼地址的寄存器是—B—。A.計(jì)算機(jī)輔助制造B.計(jì)算機(jī)輔助教學(xué)

A.主存地址寄存器B.程序計(jì)數(shù)器C.計(jì)算機(jī)輔助設(shè)計(jì)D.計(jì)算機(jī)輔助管理

82.某機(jī)字長32位。其中1位符號位,31位表示尾數(shù)。若用定點(diǎn)小數(shù)表示,A.前者一次只能完成?個操作

則最大正小數(shù)為一B—.B.后者一次只能完成?個操作

A.+(1-2叱B.+(1-231)C.+(1-2'30)D.2:!,-1C.兩者都是一次只能完成一個操作

83.某機(jī)字長32位,采用IEEE格式,則階碼采用__C_表示。D.兩者都能一次完成多個操作

A補(bǔ)碼B原碼C移碼D反碼93.集中式總線仲裁中,—C一響應(yīng)時間最快。

84.運(yùn)算器的核心部分是一C—。A.菊花鏈方式B.計(jì)數(shù)器定時查詢方式C.獨(dú)立請求方式

A.數(shù)據(jù)總線B.多路開關(guān)C.算術(shù)邏輯運(yùn)算單元D.累加寄存94.描述當(dāng)代流行總線結(jié)構(gòu)中,基本概念表述正確的句子是一B—。

器A.當(dāng)代流行總線結(jié)構(gòu)不是標(biāo)準(zhǔn)總線

85.某計(jì)算機(jī)字長為32位,其存儲器容量為16MB,若按字編址,它的尋址范B.當(dāng)代總線結(jié)構(gòu)中,CPU和它私有的cache一起作為一個模塊與總線相連

圍是一B—。C.系統(tǒng)中只允許有一個這樣的CPU模塊

A.8MBB.4MC.4MBD.8MD.總線是處理器引腳的延伸

86.存儲周期是指—C—。95.CPU將一個字節(jié)型變量送到CRT顯示,CRT總線接口中設(shè)有8位數(shù)據(jù)寄存

A.存儲器的讀出時間器,則CPU將該字節(jié)型變量的二進(jìn)制碼以_D_方式送到接口,再山接口發(fā)

B.存儲器的寫入時間送到CRT,

C.存儲器進(jìn)行連續(xù)讀和寫操作所允許的最短時間間隔A.并行B.串行C.分時D.并串行

D.存儲器進(jìn)行連續(xù)寫操作所允許的最短時間間隔96.當(dāng)采用一A—輸入操作情況下,除非計(jì)算機(jī)等待數(shù)據(jù),否則無法傳送數(shù)

87.在虛擬存儲器中,當(dāng)程序正在執(zhí)行時,由—I)「完成地址映射。據(jù)給計(jì)算機(jī)

A.程序員B.編譯器C.裝入程序D.操作系統(tǒng)A.程序查詢方式B.中斷方式C.DMA方式D.獨(dú)立請求方式

88.零地址運(yùn)算指令在指令格式中不給出操作數(shù)地址,因此它的操作數(shù)可以來97.微型機(jī)系統(tǒng)中,外圍設(shè)備通過適配器與主板的系統(tǒng)總線相連接,其功能是

自一B—?!狣_。

A.立即數(shù)和棧頂B.棧頂和次棧頂A.數(shù)據(jù)緩沖和數(shù)據(jù)格式轉(zhuǎn)換B.監(jiān)測外圍設(shè)備的狀態(tài)

C.暫存器和棧頂D.寄存器和內(nèi)存單元C.控制外圍設(shè)備的操作D.前三種功能的綜合作用

89.寄存器間接尋址方式中,操作數(shù)處在—B—。99.CPU讀/寫控制信號的作用是—D—o

A.通用寄存器B.主存單元C.程序計(jì)數(shù)器D.堆棧A.決定數(shù)據(jù)總線上的數(shù)據(jù)流方向B.控制存儲器操作(R/W)的類型

90.和具有m個并行部件的處理器相比,一個m段流水線處理器…A—。C.控制流入、流出存儲器信息的方向D.以上任一作用

A.具備同等水平的吞吐能力B.不具備同等水平的吞吐能力100.某存儲器芯片的存儲容量為8KX8位,則它的地址線和數(shù)據(jù)線引腳相加

C.吞吐能力大于前者的吞吐能力D.吞吐能力小于前者的吞吐能力的和為一A—?

91.D一用于保存當(dāng)前正在執(zhí)行的一條指令。A.21B.20C.18D.16

A.緩沖寄存器B.地址寄存器C.程序計(jì)數(shù)器D.指令寄存器101.計(jì)算機(jī)與日常使用的袖珍計(jì)算器的本質(zhì)區(qū)別在于—D」。

92.水平型微指令與垂直型微指令相比,BoA.運(yùn)算速度的高低B.存儲器容量的大小

C.規(guī)模的大小D.自動化程度的高低D.變址寄存器內(nèi)容加上形式地址

103.下列數(shù)中最小的數(shù)為—C—。111.一個子程序在主程序執(zhí)行期間可以多次被調(diào)用,甚至可以自己調(diào)用自己,

A.(101001)BCDB.(40)10實(shí)現(xiàn)這種調(diào)用的最好的辦法是使用—B—。

C.(23)8D.(19)16A.寄存器B.堆棧C.鎖存器D.主存

104.定點(diǎn)16位字長的字,采用2的補(bǔ)碼形式表示時,一個字所能表示的整數(shù)112.為了確定下一條微指令的地址,通常采用斷定方式,其基本思想是

范圍是—D—.—B—。

A.-2,5~+215B.-(215-1)?+(215-1)A.用程序計(jì)數(shù)器PC來產(chǎn)生后繼微指令地址

C.-(215+1)?+2"D.-215~+(215-1)B.通過微指令順序控制字段由設(shè)計(jì)者指定或由設(shè)計(jì)者指定的判別字段控

105.原碼加減法是指D_。制產(chǎn)生后繼微指令地址

A.操作數(shù)用原碼表示,連同符號位直接相加減C.用微程序計(jì)數(shù)器口PC來產(chǎn)生后繼微指令地址

B.操作數(shù)取絕對值,直接相加減,符號位單獨(dú)處理D.通過指令中指定一個專門字段來控制產(chǎn)生后繼微指令地址

C.操作數(shù)用原碼表示,尾數(shù)直接相加減,符號位單獨(dú)處理114.描述流水CPU基本概念中,正確表述的句子是A。

D.操作數(shù)用原碼表示,根據(jù)兩數(shù)符號決定實(shí)際操作,符號位單獨(dú)處理A.流水CPU是一種非常經(jīng)濟(jì)而實(shí)用的時間并行技術(shù)

106.定點(diǎn)運(yùn)算器用來進(jìn)行一A一。B.流水CPU是以空間并行性為原理構(gòu)造的處理器

A.定點(diǎn)數(shù)運(yùn)算B.浮點(diǎn)數(shù)運(yùn)算C.流水CPU一定是多媒體CPU

C.既進(jìn)行定點(diǎn)數(shù)運(yùn)算也進(jìn)行浮點(diǎn)數(shù)運(yùn)算D.流水CPU一定是RISC機(jī)器

D.十進(jìn)制數(shù)加減法115.總線中地址線的功能是——C—。

107.某計(jì)算機(jī)字長32位,其存儲容量為32MB,若按字編址,那么它的尋址范A.用于選擇存儲器單元

圍是一CB.用于選擇進(jìn)行信息傳輸?shù)脑O(shè)備

A.8MBB.16MC.8MD.32MC.用于指定存儲器單元和I/O設(shè)備接口電路的選擇地址

108.常用的虛擬存儲系統(tǒng)由一B—兩級存儲器組成,其中是大容量的D.以上四項(xiàng)均不是

磁表面存儲器。116.PCI總線的基本傳輸機(jī)制是…C—o

A.快存一輔存,輔存B.主存一輔存,輔存A.并行傳送B.串行傳送C.猝發(fā)式傳送D.DMA傳送

C.快存一主存,輔存D.通用寄存器一主存,主存117.根據(jù)傳送信息的種類不同,系統(tǒng)總線分為_B_。

109.某一RAM芯片,其容量為1024X8位,其數(shù)據(jù)線和地址線分別為__C—。A.地址線和數(shù)據(jù)線B.地址線、數(shù)據(jù)線和控制線

A.3,10B.10,3C.8,10D.10,8C.地址線、數(shù)據(jù)線和響應(yīng)線D.數(shù)據(jù)線和控制線

110.變址尋址方式中,操作數(shù)的有效地址等于一I)—O118.CRT的分辨率為1024x1024像素,像素的顏色數(shù)為256,則刷新存儲器

A.堆棧指示器內(nèi)容加上形式地址(位移量)的容量是—C_。

B.程序計(jì)數(shù)器內(nèi)容加上形式地址A.256KBB.512KBC.1MBD.8MB

C.基值寄存器內(nèi)容加上形式地址119.下面哪種情況會產(chǎn)生中斷請求?A

A.一次I/O操作結(jié)束B.兩數(shù)相加出線的最小數(shù)目應(yīng)為一D」。

C.產(chǎn)生存儲周期“竊取”D.一條指令執(zhí)行結(jié)束A.13B.15C.18D.20

120.在數(shù)據(jù)傳送過程中,數(shù)據(jù)山串行變并行或山并行變串行,其轉(zhuǎn)換是通過129.雙端口存儲器在—B—情況下會發(fā)生讀/寫沖突。

—A—。A.左端口與右端口的地址碼不同B.左、右端口的地址碼相同

A.移位寄存器B.數(shù)據(jù)寄存器C.左、右端口的數(shù)據(jù)碼相同D.左、右端口的數(shù)據(jù)碼不同

C.鎖存器D.指令寄存器130.二地址指令中,操作數(shù)的物理位置不會安排在一C.。

121.“與非”門中的某一個輸入值為“0”,那么它的輸出值_B__。A.兩個主存單元B.一個主存單元和一個寄存器

A.為"0"B.為"1"C.相聯(lián)存儲器D.兩個寄存器

C.取決于正邏輯還是負(fù)邏輯D.要取決于其他輸入端的值131.寄存器直接尋址方式中,操作數(shù)處在

122.假定下列字符碼中有奇偶校驗(yàn)位,但沒有數(shù)據(jù)錯誤,采用奇校驗(yàn)的字符A.寄存器B.主存單元C.堆棧D.程序計(jì)數(shù)器

碼有__C_o(四個數(shù)為①10011010②11010000③11010111④132.位操作類指令的功能是—B_。

10111100)A.對CPU內(nèi)部通用寄存器或主存某一單元任一位進(jìn)行狀態(tài)檢測(0或1)

A.①③B.①C.②④D.④B.對CPU內(nèi)部通用寄存器或主存某一單元任一位進(jìn)行狀態(tài)檢測或強(qiáng)置

123.下列表達(dá)式中正確的運(yùn)算結(jié)果為一D__。C.對CPU內(nèi)部通用寄存器或主存某一單元任一位進(jìn)行狀態(tài)強(qiáng)置

A.(10101)2X(2)io=(20202)2D.進(jìn)行移位操作

B.(10101)8X(8)10=(80808)8133.操作控制器的功能是—D—。

C.(101010)8-(70707)8=(11011)8A.從主存取出一條指令

D.(10101)8X(7)產(chǎn)(70707)8B.完成指令操作碼譯碼

124.在定點(diǎn)運(yùn)算器中,無論采用雙符號位還是單符號位,必須有—B—,它C.產(chǎn)生時序信號

一般用異或門來實(shí)現(xiàn)。D.從主存取出指令,完成指令操作碼譯碼,并產(chǎn)生有關(guān)操作控制信號,

A.譯碼電路B.溢出判斷電路C.編碼電路D.移位電路以解釋執(zhí)行該指令

125.某機(jī)字長32位,其中1位符號位,31位表示尾數(shù)。若用定點(diǎn)小數(shù)表示,134.CPU從主存取出一條指令并執(zhí)行該指令的時間叫做一B—。

則最小負(fù)小數(shù)為一A—。A.機(jī)器周期B.指令周期C.時鐘周期D.總線周期

A.-(1-2⑶)B.-(1-2-32)C.-(1-2秘)D.-231135.異步控制常用于一C一中,作為其主要控制方式

126.運(yùn)算器的主要功能除了進(jìn)行算術(shù)運(yùn)算之外,還能進(jìn)行「B—oA.微型機(jī)中的CPU控制B.微程序控制器

A.初等函數(shù)運(yùn)算B.邏輯運(yùn)算C.對錯判斷D.浮點(diǎn)運(yùn)算C.單總線結(jié)構(gòu)計(jì)算機(jī)中訪問主存與外圍設(shè)備D.硬布線控制的CPU

127.和內(nèi)存儲器相比,外存儲器的特點(diǎn)是—B.。136.從吞吐量來看,—A—最強(qiáng)。

A.容量大,速度快,成本低B.容量大,速度慢,成本低A.三總線系統(tǒng)B.單總線系統(tǒng)C.雙總線系統(tǒng)

C.容量小,速度快,成本高D.容量小,速度快,成本低137.描述PCI總線中基本概念表述不正確的是—B—。

128.某一SRAM芯片,其容量為1024X8位,包括電源端和接地端,該芯片引A.HOST總線不僅連接主存,還可以連接多個CPU

B.以橋連接實(shí)現(xiàn)的PCI總線結(jié)構(gòu)不允許多總線并行工作147.下列有關(guān)存儲器的描述中,不正確的是—A—o

C.PCI總線體系中有三種橋,它們都是PCI設(shè)備A.多體交叉存儲器主要解決擴(kuò)充容量問題

D.橋的作用可使所有的存取都按CPU的需要出線在總線上B.訪問存儲器的請求是由CPU發(fā)出的

138.CRT的顏色數(shù)為256色,則刷新存儲器每個單元的字長是一C—。C.cache與主存統(tǒng)一編址,即主存空間的某?部分屬于cache

A.256位B.16位C.8位D.7位D.cache的功能全山硬件實(shí)現(xiàn)

139.屬于發(fā)生中斷請求的條件的是148.常用的虛擬存儲器系統(tǒng)由__B_兩級存儲器組成,其中輔存是大量的磁

A.一次邏輯運(yùn)算結(jié)束B,一次DMA操作結(jié)束表面存儲器。

C.一次算術(shù)運(yùn)算結(jié)束D.一條指令執(zhí)行結(jié)束A.快存一主存B,主存一輔存

140.IEEE1394的高速特性適合于新型高速硬盤和多媒體數(shù)據(jù)傳送。它的數(shù)據(jù)C.通用寄存器一主存D.快存一輔存

傳輸率標(biāo)準(zhǔn)是149.寄存器間接尋址方式中,操作數(shù)處在—C.。

A.50M位/SB.500M位/SC.400M位/SD.300M位/S

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論