集成電路版圖設(shè)計課件:版圖設(shè)計的方法_第1頁
集成電路版圖設(shè)計課件:版圖設(shè)計的方法_第2頁
集成電路版圖設(shè)計課件:版圖設(shè)計的方法_第3頁
集成電路版圖設(shè)計課件:版圖設(shè)計的方法_第4頁
集成電路版圖設(shè)計課件:版圖設(shè)計的方法_第5頁
已閱讀5頁,還剩5頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

版圖設(shè)計方法學習月標了解1、版圖和版圖設(shè)計的概念、版圖設(shè)計的要求。學握1、兩種主要的版圖設(shè)計方法。版圖設(shè)計方法版圖設(shè)計版圖仿真后仿及優(yōu)功能要求電路設(shè)計電路仿真版圖設(shè)計方法本節(jié)關(guān)注點專用集成電路設(shè)計流程反向流程變化點正

程集成電路設(shè)計是將具有一定功能和性能的

產(chǎn)品轉(zhuǎn)化成特定半導體

元器件的組合,并最終

在硅片上實現(xiàn)的過程,

設(shè)計過程要采用一種基

于電子設(shè)計自動化(EDA)

的獨特的設(shè)計流

。集成電路設(shè)計版圖設(shè)計方法設(shè)計場景版圖設(shè)計方法>

全定制版圖設(shè)計IC按規(guī)定的功能、性能要

求,對電路中器件、結(jié)構(gòu)

布局、布線均進行專門的

最優(yōu)化設(shè)計,以達到芯片

的最佳利用。電阻單管版圖設(shè)計方法電容全我描文刻龍文

@)思,星個解基5N>

全定制版圖設(shè)計方法的特點·人工完成版圖布局布線·針對電路參數(shù)和寄生參數(shù)優(yōu)化·版圖布局結(jié)構(gòu)緊湊,芯片面積小·對設(shè)計人員要求較高·常用于模擬單元版圖版圖設(shè)計方法版圖設(shè)計方法>

半定制IC由廠家提供一定規(guī)格的功能塊,如門陣列、標準單元、可編程邏輯器件(ProgrammableGateArray)

等,按用戶要求利用專門設(shè)計的軟件進行必要的連接。版圖設(shè)計方法·部分或全部由計算機輔助完成版圖布局布線·版圖布局結(jié)構(gòu)相對疏松,芯片占用面積大·對設(shè)計人員有一定的邏輯編程能力要求·常用于大規(guī)模數(shù)字版圖·單元設(shè)計標準化>

半定制版圖設(shè)計方法的特點版圖設(shè)計方法第一層鋁第二層鋁小

結(jié)版圖和版圖設(shè)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論