電子技術(shù)復(fù)習(xí)題及參考答案_第1頁
電子技術(shù)復(fù)習(xí)題及參考答案_第2頁
電子技術(shù)復(fù)習(xí)題及參考答案_第3頁
電子技術(shù)復(fù)習(xí)題及參考答案_第4頁
電子技術(shù)復(fù)習(xí)題及參考答案_第5頁
已閱讀5頁,還剩21頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、PAGE 第 PAGE 26頁共 NUMPAGES 26頁中南大學(xué)網(wǎng)絡(luò)教育課程考試復(fù)習(xí)題及參考答案電子技術(shù)一、填空題:1.在本征半導(dǎo)體中摻入微量五價元素形成 型半導(dǎo)體,摻入微量三價元素形成 型半導(dǎo)體。2.晶體管工作在放大區(qū)時,發(fā)射結(jié) 向偏置,集電結(jié) 向偏置。3.晶體管工作在飽和區(qū)時,發(fā)射結(jié) 向偏置,集電結(jié) 向偏置。4.晶體管工作在截止區(qū)時,發(fā)射結(jié) 向偏置,集電結(jié) 向偏置。5.硅穩(wěn)壓管的工作區(qū)為 _ 區(qū)。6.為了避免50Hz電網(wǎng)電壓的干擾進(jìn)入放大器,應(yīng)選用 濾波電路。7.已知輸入信號的頻率為10kHz12kHz,為了防止干擾信號的混入,應(yīng)選用 濾波電路。8.為了獲得輸入電壓中的低頻信號,應(yīng)選用

2、濾波電路。9.按工作頻率不同,濾波器主要分為 濾波器, 濾波器, 濾波器和帶阻濾波器。10.為了穩(wěn)定靜態(tài)工作點,應(yīng)引入 負(fù)反饋。11.為了提高放大倍數(shù)的穩(wěn)定性,應(yīng)引入 負(fù)反饋。12.為了提高放大電路的輸出電阻,應(yīng)該引入 負(fù)反饋。13.為了增大放大電路的輸入電阻,應(yīng)該引入 負(fù)反饋。14.為了減小放大電路的輸出電阻,應(yīng)該引入 負(fù)反饋。15.深度負(fù)反饋的條件是 。16.當(dāng)使用集成運放構(gòu)成運算電路時,運放一般工作在 狀態(tài)。17.當(dāng)使用集成運放構(gòu)成電壓比較器時,運放一般工作在 或 狀態(tài)。18.在整流電路的輸入電壓相等的情況下,半波與橋式兩種整流電路中,輸出電壓平均值最低的是 整流電路。19.直流電源由變

3、壓、 、 和穩(wěn)壓四部分組成。20.串聯(lián)型穩(wěn)壓電路由取樣電路、 、 和 四部分組成。21.在圖1所示串聯(lián)穩(wěn)壓電路中,調(diào)整管為 ,采樣電路由 組成,基準(zhǔn)電壓電路由 組成,比較放大電路由 組成。圖122.欲將方波電壓轉(zhuǎn)換成三角波電壓,應(yīng)選用 運算電路。23.常用的正弦波振蕩電路有 振蕩電路和LC振蕩電路。24.正弦波自激振蕩的幅值平衡條件為 ,相位平衡條件為 。25.乙類功放電路的主要缺點是輸出波形易產(chǎn)生 失真。26. 運算電路的比例系數(shù)大于1,而 運算電路的比例系數(shù)小于零。27.NPN型共集電極放大電路中的輸出電壓頂部被削平時,電路產(chǎn)生的是 失真。28.存儲器按功能不同可分為 存儲器和隨機(jī)存取存儲

4、器。29.RAM按存儲單元結(jié)構(gòu)特點又可分為 存儲器和動態(tài)存儲器。30.半導(dǎo)體存儲器的結(jié)構(gòu)主要包含三個部分,分別是 、 和輸出控制。31.某存儲器容量為8K8位,則它的地址代碼應(yīng)取 位。32.將Intel2114(1K*4位)RAM擴(kuò)展成為8K*4位的存儲器,需要Intel2114芯片數(shù)是 ,需要增加的地址線是 條。33.RAM的擴(kuò)展可分為 、 擴(kuò)展兩種。34.按照邏輯功能,觸發(fā)器可以分為 、 、 、T和T觸發(fā)器。35.若將JK觸發(fā)器轉(zhuǎn)換成T觸發(fā)器,則令 。36.JK觸發(fā)器的特性方程為 。37.D觸發(fā)器的特性方程為 。38.觸發(fā)器按動作特點可分為基本型、電平型、 型和 型。39.多諧振蕩器有 個

5、穩(wěn)定狀態(tài)。40.TTL門電路輸出高電平為 V,閾值電壓為 V。41.CMOS門電路輸出高電平為 V,閾值電壓為 V。42.按集成工藝,集成電路主要有 和CMOS集成。43.某8位D/A轉(zhuǎn)換器的分辨率為 。44.ADC和DAC最重要的兩個性能指標(biāo)是 和 。45.4位DAC的最大輸出電壓為5V,當(dāng)輸入數(shù)據(jù)為0101時,它的輸出電壓為 V。46.對8位D/A轉(zhuǎn)換器,若,當(dāng)輸入數(shù)字量為10000000時,輸出電壓為 V。47.八選一數(shù)據(jù)選擇器的數(shù)據(jù)線有 根,地址線有 根。48.若有3個邏輯變量,則可以得出 種不同取值的組合。49.若3位二進(jìn)制減法計數(shù)器正常工作時,由000狀態(tài)開始計,則經(jīng)過10個輸入計

6、數(shù)脈沖后,其狀態(tài)變?yōu)?。50.GAL是 可編程,EPROM是 可編程。51.單穩(wěn)態(tài)觸發(fā)器的主要用途是 。 52.已知,其反函數(shù)為 。53.3-8譯碼器的輸入線有 根,輸出線有 根。54.如圖2所示,A=1時,Y= ;A=0,B=1時,Y= ;55.如圖3所示為TTL的三態(tài)門電路,EN=0時,Y為 ,EN=1時,Y= 。 圖3 56.,Y的最簡與或式為 。57.單穩(wěn)態(tài)觸發(fā)器有 個穩(wěn)定狀態(tài),多諧振蕩器有 個穩(wěn)定狀態(tài)。二、單項選擇題:1.P型半導(dǎo)體是在本征半導(dǎo)體中加入以下哪種物質(zhì)形成的? A.電子 B.空穴 C.三價硼元素 D.五價磷元素 2.N型半導(dǎo)體是在本征半導(dǎo)體中加入以下哪種物質(zhì)形成的? A.

7、電子 B.空穴 C.三價硼元素 D.五價磷元素 3.晶體管工作于放大狀態(tài)時,下列哪種說法正確? A.發(fā)射結(jié)正偏、集電結(jié)反偏 B.發(fā)射結(jié)正偏、集電結(jié)正偏C.發(fā)射結(jié)反偏、集電結(jié)反偏 D.發(fā)射結(jié)反偏、集電結(jié)正偏4.晶體管工作于截止?fàn)顟B(tài)時,下列哪種說法正確。 A.發(fā)射結(jié)正偏、集電結(jié)反偏 B.發(fā)射結(jié)正偏、集電結(jié)正偏C.發(fā)射結(jié)反偏、集電結(jié)反偏 D.發(fā)射結(jié)反偏、集電結(jié)正偏5.測得工作在放大狀態(tài)的三極管三個電極電位 U1=4V、U2=3.3V、U3=9V,則可以斷定該管為 A.PNP型Ge管 B.PNP型Si管 C.NPN型Ge管 D.NPN型Si管6.測得工作在放大狀態(tài)的三極管三個電極電位U1=-6V、U2

8、=-2.3V、U3=-2V,則可以斷定該管為 A.PNP型Ge管 B.PNP型Si管 C.NPN型Ge管 D.NPN型Si管7.工作在放大區(qū)的某三極管,如果當(dāng)IB從10A增大到20A時,IC從1mA變?yōu)?mA,那么它的約為 A. 50 B. 200 C. 1008.UGS0V時,能夠工作在恒流區(qū)的場效應(yīng)管有 A.結(jié)型管 B.增強(qiáng)型MOS管 C.耗盡型MOS管9.直接耦合放大電路存在零點漂移的原因是 A.電阻阻值有誤差 B.晶體管參數(shù)的分散性C.晶體管參數(shù)受溫度影響 D.電源電壓不穩(wěn)定10.集成運放的輸入級采用差動放大電路是因為可以 A.減小溫漂 B.增大放大倍數(shù) C.提高輸入電阻11.的最簡與

9、或式為 A. B. C. D. 12.的最簡與或式為 A. B. C. D. 13.與 相等的表達(dá)式為 A. B. C. D. 14.與相等的表達(dá)式為 A. B. C. D. 15一個 TTL同或門(輸入端為A、B)當(dāng)作反相器使用,則A、B端應(yīng) A或B中有一個接1; A或B中有一個接0; A和B并聯(lián)使用16一個 TTL異或門(輸入端為A、B)當(dāng)作反相器使用,則A、B端應(yīng) A或B中有一個接1; A或B中有一個接0; A和B并聯(lián)使用;17.直流穩(wěn)壓電源中整流電路的目的是 A.將交流變?yōu)橹绷?B.將高頻變?yōu)榈皖lC.將交、直流混合量中的交流成分濾掉18.集成放大電路采用直接耦合方式的原因是 A.便于設(shè)

10、計 B.放大交流信號 C.不易制作大容量電容19.對于放大電路,所謂開環(huán)是指 A.無信號源 B.無反饋通路 C.無電源 D.無負(fù)載20.對于放大電路,所謂閉環(huán)是指 A考慮信號源內(nèi)阻 B.存在反饋通路 C.接入電源 D.接入負(fù)載21.功率放大電路的最大輸出功率是在輸入電壓為正弦波時,輸出基本不失真情況下,負(fù)載上可能獲得的最大 A.交流功率 B.直流功率 C.平均功率22.的反函數(shù)為 A. B. C. D. 23.的反函數(shù)為 A. B.C. D. 24.圖4電路中能夠?qū)崿F(xiàn)的電路為 圖425.圖5電路中能夠?qū)崿F(xiàn)的電路為 圖526.圖6電路中能夠?qū)崿F(xiàn)的電路為 圖627.邏輯符號如圖7所示,當(dāng)輸入A=0

11、 ,輸入B為方波時,則輸出F應(yīng)為 A. “1”B. “0” C. 方 波 圖728.邏輯符號如圖8所示, 當(dāng)輸入 A=1 ,輸入B為方波時,則輸出F 應(yīng)為 A. “1”B. “0” C. 方 波 圖829.邏輯圖和輸入A,B 的波形如圖9所示,分析在t1時刻輸出F為 A. “1”B. “0” C. 任 意 圖930.邏輯圖如圖10所示,電路的名稱為 A.與門 B.同或門 C.異或門圖1031.邏輯圖如圖11所示,電路的名稱為 A.與門 B.與非門 C.或門圖11三、判斷題:1.在N型半導(dǎo)體中如果摻入足夠量的三價元素,可將其改型為P型半導(dǎo)體。 2.在P型半導(dǎo)體中如果摻入足夠量的五價元素,可將其改

12、型為N型半導(dǎo)體。 3.阻容耦合多級放大電路各級的Q點相互影響。 4.直接耦合多級放大電路各級的Q點相互影響。 5.只要是共射放大電路,輸出電壓的頂部失真都是截止失真。 6.連續(xù)異或2013個“1”的結(jié)果仍然是“1”。 7.只有既放大電流又放大電壓的放大電路,才稱其有放大作用。 8.互補輸出級應(yīng)采用共集或共漏接法。 9.在功率放大電路中,輸出功率愈大,功放管的功耗愈大。 10.EPROM 是與陣列可編程。 11.EPROM 是或陣列可編程。 12.時序邏輯電路的輸出只與當(dāng)時的輸入狀態(tài)有關(guān)。 13.組合邏輯電路的輸出只與當(dāng)時的輸入狀態(tài)有關(guān)。 14.電路中各電量的直流成份是直流電源提供的。 15.現(xiàn)

13、測得兩個共射放大電路空載時的電壓放大倍數(shù)均為100,將它們連成兩級放大電路,其電壓放大倍數(shù)等于 10000。 16.凡是振蕩電路中的集成運放均工作在線性區(qū)。 17.凡是運算電路中的集成運放均工作在線性區(qū)。 18.555 定時器只能構(gòu)成定時器。 19.多諧振蕩器有無窮多個穩(wěn)定狀態(tài)。 20.由于放大的對象是變化量,所以當(dāng)輸入信號為直流信號時,任何放大電路的輸出都毫無變化。 21.若放大電路的放大倍數(shù)為正,則引入的反饋一定是正反饋。 四、簡答題:1.判斷圖12所示電路的反饋極性與反饋組態(tài)。 圖122.試分析如圖所示電路的反饋極性與反饋組態(tài)。圖 133.電路如圖14所示,所有二極管均為理想元件,分析D

14、1、D2、D3的工作狀態(tài)。 圖144.電路和uI 的波形如圖15所示,穩(wěn)壓管的穩(wěn)定電壓UZ3V,R 的取值合適。試畫出uO2 的波形。 圖155(1)為使電路產(chǎn)生正弦波振蕩,標(biāo)出圖16所示集成運放的“”和“”;并說明電路是哪種正弦波振蕩電路;(2)若R1斷路,則電路將產(chǎn)生什么現(xiàn)象? 圖16 6.求解圖17所示電路RW的下限值及振蕩頻率的調(diào)節(jié)范圍。圖177.試分析圖18示各電路是否能夠放大正弦交流信號,簡述理由(設(shè)圖中所有電容對交流信號均可視為短路) 圖188.測得放大電路中兩只晶體管的直流電位如圖19示。在圓圈中畫出管子,并分別說明它們是硅管還是鍺管。 圖199.試計算圖20所示電路的輸出電壓

15、值,設(shè)二極管導(dǎo)通電壓UD0.7V。 圖2010.已知電路如圖21,T1和T2管的飽和管壓降UCES3V,VCC15V, RL8。最大輸出功率POM,并指出D1和D2管的作用。 圖2111.電路如圖22,變壓器副邊電壓有效值為2U2。畫出u2、uO的波形,求出UO(AV)。 圖2212.分別判斷圖23所示各電路是否滿足正弦波振蕩的相位條件,不能的進(jìn)行改進(jìn)。 圖2213.指出圖23所示電路的名稱,畫出電壓傳輸特性。 圖2314.現(xiàn)測得晶體管放大電路中,晶體管兩個電極的電流如圖24所示。試求另一電極的電流;電流放大倍數(shù);并在圓圈中畫出晶體管。 圖 2415.化簡邏輯函數(shù)16.化簡邏輯函數(shù)17.用卡諾

16、圖化簡邏輯函數(shù)18.將邏輯函數(shù)展開成最小項之和的形式。19.寫出圖25所示TTL電路輸出邏輯表達(dá)式。 圖2520.寫出圖26所示CMOS電路輸出邏輯表達(dá)式。 圖2621.寫出圖27所示的CMOS電路輸出信號的邏輯表達(dá)式。 圖2722. 試寫出圖28所示電路Y的表達(dá)式。 圖2823. 試寫出圖29所示電路Y的表達(dá)式。 圖 2924.寫出圖30所示電路Y的邏輯表達(dá)式。 圖3025.寫出圖31 電路Y的邏輯表達(dá)式。 圖3126.某組合邏輯電路如圖32所示,試分析其邏輯功能。 圖3227. 圖33 CMOS門電路中,寫出Q 的表達(dá)式,并畫出對應(yīng)A、B、C的Q波形。 圖3328.分析圖34電路,寫出輸出

17、Z的邏輯函數(shù)式。74LS151為8選1數(shù)據(jù)選擇器。圖3429.試分析圖35的計數(shù)器在M=1和M=0時各為幾進(jìn)制。圖3530. 已知JK觸發(fā)器輸入端J、K和CP的電壓波形如圖36所示畫出Q端對應(yīng)的電壓波形(Q的初態(tài)為0)。 圖36五、綜合題:1.已知圖37所示電路中晶體管的 100,rbe=1k。(1)現(xiàn)已測得靜態(tài)管壓降UCEQ6V,估算Rb約為多少千歐;(2)若測得和的有效值分別為1mV和100mV,則負(fù)載電阻RL為多少千歐?(3)若用萬用表測量UCE=11V,問輸出波形將產(chǎn)生什么失真? 圖372.電路如圖38所示,晶體管的80,rbe=1k。 (1)求出Q點; (2)分別求出RL和RL3k時

18、電路的和ri; (3)求出ro。圖383.在圖38所示電路中,設(shè)某一參數(shù)變化時其余參數(shù)不變,在表中填入增大減小或基本不變。參數(shù)變化IBQUCEQRiRoRb增大Rc增大RL增大4.電路如圖39所示,集成運放輸出電壓的最大幅值為14V,填表。圖39uI/V0.10.51.01.5uO1/VuO2/V5.設(shè)計一個比例運算電路,要求輸入電阻Ri20k,比例系數(shù)為100。6.在圖40所示電路中,已知uI14V,uI21V?;卮鹣铝袉栴}:(1)當(dāng)開關(guān)S閉合時,分別求解A、B、C、D和uO的電位;(2)設(shè)t0時S打開,問經(jīng)過多長時間uO0?圖407.試求圖41所示各電路輸出電壓與輸入電壓的運算關(guān)系式。 圖

19、418.試求圖42所示各電路輸出電壓與輸入電壓的運算關(guān)系式。圖429.電路如圖43所示。(1)分別說明A1和A2各構(gòu)成哪種基本電路;(2)求出uO1與uO的關(guān)系曲線uO1f(uO);(3)求出uO與uO1的運算關(guān)系式uOf(uO1);(4)定性畫出uO1與uO的波形;(5)說明若要提高振蕩頻率,則可以改變哪些電路參數(shù),如何改變。圖4310.(1)試問圖44所示電路用兩片74160 接成了多少進(jìn)制計數(shù)器?(2)試用一片74160 接成一個6 進(jìn)制計數(shù)器。 圖4411.集成4位二進(jìn)制加法計數(shù)器74161的連接圖如圖45所示,試分析電路的功能。要求:(1)列出狀態(tài)轉(zhuǎn)換表; (2)檢驗自啟動能力; (

20、3)試畫出圖46在CP脈沖作用下Q1,Q2,Y對應(yīng)的電壓波形。(設(shè)觸發(fā)器的初態(tài)為0,畫6個完整的CP脈沖的波形) 圖45 圖4612.由四位并行進(jìn)位全加器74LS283構(gòu)成圖47所示: (1)當(dāng)A=0,X3X2X1X0=0011,Y3Y2Y1Y0=0100求Z3Z2Z1Z0=?,W=?(2)當(dāng)A=1,X3X2X1X0=1001,Y3Y2Y1Y0=0101求Z3Z2Z1Z0=?,W=?(3)指出電路的功能;(4)試用74LS161設(shè)計一計數(shù)器完成圖48所示計數(shù)循環(huán)。 圖47 圖4813.由同步十進(jìn)制加法計數(shù)器74LS160構(gòu)成一數(shù)字系統(tǒng)如圖49所示,假設(shè)計數(shù)器的初態(tài)為0,測得組合邏輯電路的真值表

21、如下所示:圖49(1)畫出74LS160的狀態(tài)轉(zhuǎn)換圖;(2)畫出整個數(shù)字系統(tǒng)的時序圖;(3)如果用同步四位二進(jìn)制加法計數(shù)器74LS161代替74LS160,試畫出其電路圖(要求采用置數(shù)法);(4)試用一片二進(jìn)制譯碼器74LS138輔助與非門實現(xiàn)該組合邏輯電路功能。14.用555定時器和同步四位二進(jìn)制加法計數(shù)器74LS161構(gòu)成的邏輯電路如圖50所示。(1)指出555組成什么功能的電路;(2)指出161組成什么功能的電路,畫出狀態(tài)轉(zhuǎn)換圖;(3)用74LS290的R01、R02端設(shè)計一個六進(jìn)制電路。 圖5015.電路如圖51所示,其中RA=RB=10k,C=0.1f,試問:(1)在Uk為高電平期間

22、,由555定時器構(gòu)成的是什么電路,其輸出U0的頻率f0=?(2)分析由JK觸發(fā)器FF1、FF2、FF3構(gòu)成的計數(shù)器電路,要求:寫出驅(qū)動方程和狀態(tài)方程,畫出完整的狀態(tài)轉(zhuǎn)換圖;(3)設(shè)Q3、Q2、Q1的初態(tài)為000,Uk所加正脈沖的寬度為Tw=6/f0,脈沖過后Q3、Q2、Q1將保持在哪個狀態(tài)? 圖5116.圖52電路中,CB555為555定時器,74LS194為四位雙向移位寄存器,74LS160為十進(jìn)制加法計數(shù)器(1)CB555構(gòu)成什么功能電路?(2)當(dāng)74LS194的狀態(tài)為0001,畫出74LS160的狀態(tài)轉(zhuǎn)換圖,說明它是幾進(jìn)制計數(shù)器;(3)已知74LS194工作在循環(huán)右移狀態(tài),當(dāng)它的狀態(tài)為0

23、001,畫出74LS194的狀態(tài)轉(zhuǎn)換圖.圖5217.由 555定時器、JK 觸發(fā)器及門電路構(gòu)成的電路如圖53所示。(1)計算555定時器構(gòu)成的多諧振蕩器的振蕩頻率f ;(2)畫出Vo及 Y的波形。 圖 5318.試分析如圖54所示的組合邏輯電路(1)寫出輸出邏輯表達(dá)式;(2)化為最簡與或式;(3)列出真值表;(4)說明邏輯功能。圖54參考答案一、填空題:1 N; P 2正,反3 正,正 4反;反5.反向擊穿 6.帶阻 7.帶通 8.低通9.低通;高通;帶通(三空答案可互換) 10.直流11.交流 12.電流13.串聯(lián) 14.電壓15. 16.負(fù)反饋17.開環(huán);正反饋 (兩空答案可互換) 18.

24、半波19.整流;濾波(兩空答案可互換) 20.基準(zhǔn)穩(wěn)壓;比較放大;調(diào)整管(三空答案可互換)21.T1; R1、R2、R3; R和DZ; T2組成的放大電路 22.積分23.RC 24. ;25. 交越 26.同相; 反相 27.截止 28.只讀 29.靜態(tài); 動態(tài) (兩空答案可互換) 30.地址譯碼;存儲矩陣;(兩空答案可互換)31. 13 32. 8; 3 33.字;位(兩空答案可互換) 34. RS;JK; D (三空答案可互換)35.J=K=T 36. 37 38.主從型; 邊沿型(兩空答案可互換)39. 0 40.1.4V; 3.4V 41. 42. TTL43. 44.精度;速度(兩

25、空答案可互換)45. 1.67V 46. -1.25V47. 8; 3 48. 849. 110 50.與; 或51.延時和整形 52. 53. 3; 8 54. 0;155.高阻; 56. 57 1; 0二、單項選擇題:1.C 2.D 3.A 4.C 5.D 6.A 7.C 8.C 9.C 10.A 11.B 12.B 13.C 14.C 15.16. 17.A 18.C 19.B 20.B 21.A 22.C 23.D 24. 25. 26. 27.C 28.A 29.A 30.C31.A三、判斷題:1. 2. 3. 4. 5. 6. 7. 8. 8. 9. 10. 11. 12.13.

26、14. 15. 16. 17. 18. 16. 17. 18. 19. 20. 21.四、簡答題:1.電流串聯(lián)負(fù)反饋2.電壓串聯(lián)負(fù)反饋3.D1導(dǎo)通,D2、D3截止4.uI3V,uo2 =3V5(1)下(+)上(-); RC正弦波振蕩 (2)不能起振 6(1)根據(jù)起振條件: k。故RW的下限值為2k。 (2)振蕩頻率的最大值和最小值分別為: 7.(a)不能;因為輸入信號被VBB短路。 (b)能。8. Ge管(2分) Si管 9.二極管截止,Uo=-2V10.POM=9W D1和D2管的作用:消除交越失真11. 12.左圖:不滿足; 將其中1個同名端交換 右圖:滿足 ;13.名稱:滯回比較器 電壓傳輸特性如圖: 14.=10015.16.17.填對卡諾圖 18.19.20.21.22.23.24.25.26.邏輯功能:異或門27.表達(dá)式 波形: 28.29.M=1:為6進(jìn)制 M=0:為8進(jìn)制 30. 五、綜合題:1.(1)求Rb: (2)求RL: (3)輸出波形將產(chǎn)生截止失真 2(1)求Q點: (2)求輸入電阻和電壓放大倍數(shù): RL時: RL3k時: (3)求輸出電阻: 3.答案如解表1所示。增大減小或基本不變。解表1參

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論