電工電子課件-第5部分數(shù)字電路_第1頁
電工電子課件-第5部分數(shù)字電路_第2頁
電工電子課件-第5部分數(shù)字電路_第3頁
免費預覽已結(jié)束,剩余7頁可下載查看

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

半導體半導體器是一種能大量二進制數(shù)據(jù)的半導體器件半導體器從存、取功能上可以分為只讀器ROM(Read-OnlyMemory)和隨機器RAM(randomAccessMemory)兩大類。只讀器ROM在正常工作狀態(tài)下只能從中讀數(shù)據(jù),不能快速的隨時修改或重新寫入數(shù)據(jù)。ROM的優(yōu)點是電路結(jié)構(gòu)簡單,而且在斷電后數(shù)據(jù)不會丟失。ROM常用于存放系統(tǒng)程序、數(shù)據(jù)表、字符代碼等現(xiàn)在出現(xiàn)的ROM(PROM)ROM的最初定義。PROM包括一次可編程ROM,光可檫除可編程ROM,電可檫除可編程ROM和閃爍器(flashMemory)。隨機器RAM正常工作時既可以隨時向器里寫入數(shù)據(jù),又可從中讀出數(shù)據(jù),斷電以后,RAM中的數(shù)據(jù)將全部丟失。ROM的電ROM一般有矩陣、地址譯和輸出控制電路三部分矩矩 控制信號輸,矩陣由許 單元排列而 單元可以用二極管、三極,地址譯將輸入的地址代碼譯成相應(yīng)的控制信號利用控制信號從輸出控制電路電平的高阻抗狀態(tài)。三種狀態(tài)的輸出受到使能輸入信號EN的控制,EN=0為低電平時,電路輸出端處于高電阻狀態(tài)。ROM根據(jù)寫入方式不同可分為掩膜ROM、可編程ROM等001000010100100010110001掩膜ROM的內(nèi)容由廠家按用戶要求制造,它一般不能改寫。如圖為具有兩位地址輸入代碼和四位數(shù)據(jù)輸出的二極管ROM電路。其中地址譯將兩位二進制地址代碼001000010100100010110001二極管構(gòu)成的掩膜U11111111

輸出控地址譯的邏輯圖如下11&11&&&& 地址譯邏輯式為:W0A1A0,W1A1A0,W2A1A0,W3A1矩陣是由4個二極管或門電路組成,其邏輯圖如 由矩陣的邏輯圖可知當W0~W3四根輸出線上的任一根輸出高電平時,都會在D0~D34根線上輸出一組二值(10)代碼。輸出控制器由4個三態(tài)門電路組成,在數(shù)據(jù)時,只要輸入指定的地址代碼,并令EN1,則指定地址對應(yīng)D3~D0輸出的一組二值代碼由D3~D0輸出;當EN0時,器輸出處于狀態(tài)??偨Y(jié):對應(yīng)于A1A0輸入一組地址代碼(如10,經(jīng)地址譯可譯出一對應(yīng)的高電平信(W0W1W2W30010則在矩陣中輸出一對應(yīng)0101,值代碼D3D2D1D00101W0交叉點的數(shù)目就是單元數(shù)習慣上用單元的數(shù)目表示器的(字數(shù))╳(位數(shù))位”的形式。如上面所討論地址數(shù)據(jù)00011001100110地址數(shù)據(jù)000110011001100101111110由二極管ROM電路和邏輯狀態(tài)表可知當字線和位線的交叉點處接有二極管時相當于存1,沒有接二極管時相當于存0。ROM的與-或矩陣除用二極管構(gòu)成外,還可以有三極管BJT等構(gòu)成??删幊蘎OM(PROM)的整體結(jié)構(gòu)與掩膜ROM類似,只是單元隨機器如下為RAM的結(jié)構(gòu)形式讀讀╱矩 矩 ╱ ╱入RAM的矩陣的結(jié)構(gòu)形式與ROM相似,但交叉點上的原件不是簡單的二極管或三極管而是具有功能的觸發(fā)器且每個交點上都有原件每個原件都可以一位二值數(shù)(0或1并讀出數(shù)據(jù),也可以隨時寫入新的數(shù)據(jù)。數(shù)-模轉(zhuǎn)換和模-模擬量擬量;數(shù)字量是隨時間不連續(xù)變化的量。量與數(shù)字量的相互轉(zhuǎn)換是很重要的。模擬量轉(zhuǎn)換為-數(shù)轉(zhuǎn)換(A╱D轉(zhuǎn)換),能夠?qū)崿F(xiàn)模-數(shù)轉(zhuǎn)(ADC數(shù)字量轉(zhuǎn)換為-模轉(zhuǎn)換(D╱A轉(zhuǎn)換),能夠?qū)崿F(xiàn)數(shù)-模轉(zhuǎn)(DAC倒T型電阻網(wǎng)絡(luò)數(shù)-ddd I+IoUoSS ddd I+IoUoSS RIUR圖中UR為參考電壓或基準電壓d3d2d1d0是輸入的四位二進制數(shù),d0最低位,d3為最。S3、S2、S2、S0是各位輸入二進制數(shù)的模擬開它們的工作受相應(yīng)的輸入二進制數(shù)碼控制二進制數(shù)碼為1開關(guān)接到運算放大器的反相輸入端,為0時接地求和放大器是反相輸入的運算放大輸出電壓Uo就是轉(zhuǎn)換后的模擬電壓。改變模擬電阻的大小,可以調(diào)節(jié)Uo的值。無論二進制數(shù)碼為1或者為0,對于UR來說網(wǎng)絡(luò)的等效電阻 R,所以電流 UR ,其等效電路如下圖所 IIII RIUR由等效電路可得各支路電流I1 2I1I

URRUR

I1I 2I1I

URRUR 2

R

2

R電阻網(wǎng)絡(luò)的輸出電流 322運算放大器輸出的模擬電壓UoIo1

R如果輸入的是n位二進制數(shù),則有URFUR R

當取RRF,則輸出的模擬電壓為UUR

2n1上式表明輸出模擬量U和數(shù)字量之間存在比例關(guān)系例系數(shù)為UR 如圖為5G7520十位集成數(shù)-模轉(zhuǎn)換器的外引線排列圖 U

UDD()

24IIIo地282726255G7520的電路圖采用的為上述倒T型電阻網(wǎng)絡(luò),模擬開關(guān)為型,同時集成在上5G7520共有16個引腳,各引腳功能如下4~13為十位數(shù)字量的輸入端1為模擬電流Io1的輸出端,接到外接運算放大器的反相2為模擬電流Io2輸出端,一般接地;3為接地端14為CMOS模擬開關(guān)的UDD()電源接線15為參考電源UR的接線端16為內(nèi)部一個電阻R的引出端該電阻作為運算放大器的反饋電阻RF,它的另一端在內(nèi)部接Io1端。模-數(shù)轉(zhuǎn)換模采樣電路將輸入模擬量轉(zhuǎn)換為在時間上離散的模擬量。如下圖為對輸入模擬信號ui采樣的示意圖,us為采樣后得到的在時上離散的模擬量,如實線所tttt取樣定理:為了由采樣信號真實的復現(xiàn)輸入的模擬信號,已知采樣fs

模擬信號的最高頻率分量的頻率fimaxTsT

fsfimax須滿足下面的fs2fimax樣值保持一段時間。tt一般情況下采樣和保持由采樣-保持電路同時完如上圖為采樣-保持電路的輸出波形圖,如實線所示必須把它化成最小單位Δ的整數(shù)倍,這個轉(zhuǎn)化過程成為量化。最后,把量化后的數(shù)值用二進制代碼表示出來,即編一般情

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論