康華光版數(shù)字電路試題總結(jié)_第1頁
康華光版數(shù)字電路試題總結(jié)_第2頁
康華光版數(shù)字電路試題總結(jié)_第3頁
康華光版數(shù)字電路試題總結(jié)_第4頁
康華光版數(shù)字電路試題總結(jié)_第5頁
已閱讀5頁,還剩5頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

本文格式為Word版,下載可任意編輯——康華光版數(shù)字電路試題總結(jié)

數(shù)電復(fù)習(xí)資料

1、L?AB?C的對(duì)偶式為:()

A、A?BCB、?A?B?CC、A?B?CD、ABC;

2、在四變量卡諾圖中,規(guī)律上不相鄰的一組最小項(xiàng)為:()

A、m1與m3B、m4與m6C、m5與m13D、m2與m8

3、欲表示十進(jìn)制數(shù)的十個(gè)數(shù)碼,需要二進(jìn)制數(shù)碼的位數(shù)是()

A、1位B、2位C、3位D、4位

4、三態(tài)門輸出高阻狀態(tài)時(shí),下面說法不正確的是()A、用電壓表測(cè)量指針不動(dòng)B、相當(dāng)于懸空

C、電壓不高不低D、測(cè)量電阻指針不動(dòng)

5、要用n位二進(jìn)制數(shù)為N個(gè)對(duì)象編碼,必需滿足()A、N=2nB、N≥2nC、N≤2nD、N=n

6、如圖1所示,用74LVC161構(gòu)成的計(jì)數(shù)器的模數(shù)是()A、模9

11010

B、模10

1CECRD0D1D2D31C、模111CETTC74LVC161D、模12

C>PCPQPEP0Q1Q2Q3

圖17、JK觸發(fā)器要實(shí)現(xiàn)Qn+1≡1時(shí),J、K端的取值為()

A、J=0,K=1B、J=0,K=0C、J=1,K=1D、J=1,K=08、在同步計(jì)數(shù)器中,各觸發(fā)器狀態(tài)改變時(shí)刻()A、一致B、不一致C、與觸發(fā)器有關(guān)D、與電平一致9、同步時(shí)序電路如圖2所示,當(dāng)A=1時(shí)其狀態(tài)方程Qn?1為()A、Qn?1?0B、Qn?1?1

A=1TQC、Qn?1?QnD、Qn?1?Qn

CPQ10、用555定時(shí)器構(gòu)成單穩(wěn)態(tài)觸發(fā)器,其輸出脈寬為圖2()A、0.7RCB、1.1RCC、1.4RCD、1.8Rc

1

任課教師學(xué)號(hào)姓名

?AB?C1、L的對(duì)偶式為:()

?A?BC?B?CA、A?BCB、?C、AD、ABC;

2、規(guī)律函數(shù)F和G=A⊙B相等,則F、G應(yīng)滿足關(guān)系()?A?BA.F?GB.F??GC.F?GD.F?G3、已知某電路的真值表如下表所示,則該電路的規(guī)律表達(dá)式為()

A.Y?CB.Y?ABC

?AB?CC.YC?CD.Y?B

A0000B0011C0101Y0101A1111B0011C0101Y01114、三態(tài)門輸出高阻狀態(tài)時(shí),下面說法不正確的是()A、用電壓表測(cè)量指針不動(dòng)B、相當(dāng)于懸空C、電壓不高不低D、測(cè)量電阻指針不動(dòng)

5、要用n位二進(jìn)制數(shù)為N個(gè)對(duì)象編碼,必需滿足()A、N=2nB、N≥2nC、N≤2nD、N=n6、同步計(jì)數(shù)器和異步計(jì)數(shù)器比較,同步計(jì)數(shù)器的顯著優(yōu)點(diǎn)是()A、工作速度高B、觸發(fā)器利用率高

C、電路簡(jiǎn)單D、不受時(shí)鐘CP控制

7、要求JK觸發(fā)器狀態(tài)由0→1,其鼓舞輸入端JK應(yīng)為()A、JK=0×B、JK=1×C、SR=×0D、SR=×1

8、以下規(guī)律電路中為時(shí)序規(guī)律電路的是()A、變量譯碼器B、加法器C、數(shù)碼寄放器D、數(shù)據(jù)選擇器9、單穩(wěn)態(tài)觸發(fā)器可實(shí)現(xiàn)()A、產(chǎn)生正弦波B、延時(shí)C、構(gòu)成D觸發(fā)器D、構(gòu)成JK觸發(fā)器10、用555定時(shí)器構(gòu)成單穩(wěn)態(tài)觸發(fā)器,其輸出脈寬為()A、0.7RCB、1.1RCC、1.4RCD、1.8RC1.在二進(jìn)制編碼中,若所需編碼的信息有N項(xiàng),則需要的二進(jìn)制數(shù)碼的位數(shù)n應(yīng)滿足的關(guān)系是。

2.在規(guī)律函數(shù)中,設(shè)有n個(gè)輸入變量,則對(duì)應(yīng)的最小項(xiàng)有。

2

3.TTL與非門的低門限電平為0.8V,高門限電平為2V,當(dāng)其輸入低電平為0.4V,高電平為3.2V時(shí),其輸入低電平噪聲容限UNL=;輸入高電平噪聲容限為UNH=。4.優(yōu)先編碼器74LS148輸入為I0~I(xiàn)7,輸出為Y2、Y1、Y0。當(dāng)使能輸入

S?0,,I1?I5?I6?0時(shí),輸出編碼Y2Y1Y0應(yīng)為_________________。

5.構(gòu)造一個(gè)模6計(jì)數(shù)器至少需要個(gè)觸發(fā)器;包含個(gè)有效狀態(tài)。6.組合規(guī)律電路中的競(jìng)爭(zhēng)冒險(xiǎn)是由于信號(hào)在門電路中傳輸時(shí)存在。7.JK觸發(fā)器,當(dāng)J=K=1時(shí),其輸出狀態(tài)方程是。

8.下圖中,輸入CP脈沖頻率為20KHz,則觸發(fā)器2Q2的輸出頻率為。

CP

“1〞

JCPKQ1JCPKQ2

9.若將一個(gè)正弦波電壓信號(hào)轉(zhuǎn)換成同一頻率的矩形波,應(yīng)采用電路。

K?4的ROM,則共有個(gè)存儲(chǔ)單元,根地址線,根10.一個(gè)容量為16數(shù)據(jù)線。

1.三態(tài)門輸出高阻狀態(tài)時(shí),下面說法不正確的是()

A.用電壓表測(cè)量指針不動(dòng)B.相當(dāng)于懸空C.電壓不高不低D.測(cè)量電阻指針不動(dòng)

?A?B2.規(guī)律函數(shù)F和G=A⊙B相等,則F、G應(yīng)滿足關(guān)系()

A.F?GB.F??GC.F?GD.F?G3.TTL集成電路74LS138是3線8線譯碼器,譯碼器為輸出低電平有效,若輸入為

AYYYYYYY2A1A0?101時(shí),輸出:Y76543210為

A00100000B11011111C11110111D000001004.半加器和的輸出端與輸入端的規(guī)律關(guān)系是()A、與非B、或非C、與或非D、異或

5.要求JK觸發(fā)器狀態(tài)由0→1,其鼓舞輸入端JK應(yīng)為()

A、JK=0×B、JK=1×C、SR=×0D、SR=×16、以下電路中能完成Q

n?1n?Q?A的電路是()

A&1DQCPQCP1JQA11KQ3A&1TQCPQCP1SQ1RQA

7.同步時(shí)序電路如下圖,當(dāng)A=1時(shí)其狀態(tài)方程QA、Qn?1n?1為()

ACP=1T?0B、Qn?1?1?QD、QnC、Qn?1n?1?Q

n8.以下電路中能夠把串行數(shù)據(jù)變成并行數(shù)據(jù)的電路應(yīng)當(dāng)是()

AJK觸發(fā)器B3線/8線譯碼器C移位寄放器D十進(jìn)制計(jì)數(shù)器

9.如下圖,用74LVC161構(gòu)成的計(jì)數(shù)器的模數(shù)是()

1011011CPCECRD0D1D2D3TCCE74LVC161PE>CQ0QQQ123P1

A、模9計(jì)數(shù)器B、模10計(jì)數(shù)器

C、模11計(jì)數(shù)器D、模12計(jì)數(shù)器

10.在ADC電路中,為保證轉(zhuǎn)換精度,其采樣信號(hào)的頻率fs與輸入信號(hào)中的最高頻率分

量fimax應(yīng)滿足

?2fsC、fs?2fimax()A、fs?fimaxB、fimaxD、fs?2fimax

1、8421BCD碼為1001,它代表的十進(jìn)制數(shù)是。

2、半導(dǎo)體數(shù)碼顯示器的內(nèi)部接法有共和共兩種接法。3、規(guī)律函數(shù)的三種表示方法分別是、和。4、漏極開路門在使用時(shí),必需要外接。

5、觸發(fā)器具有個(gè)穩(wěn)定狀態(tài),在輸入信號(hào)消失后,它能保持不變。6、構(gòu)造一個(gè)模6計(jì)數(shù)器至少需要個(gè)觸發(fā)器;包含個(gè)有效狀態(tài)。7、函數(shù)

的反函數(shù)=。

8、圖3所示電路的規(guī)律功能與某個(gè)門的功能一致,這個(gè)門是。9、TTL與非門的低門限電平為0.8V,高門限電平為2V,當(dāng)其輸入低電平為0.4V,高電平為3.2V時(shí),其輸入低電平噪聲容限UNL=;輸入高電平噪聲容限為UNH=。10、在圖4中,輸入CP脈沖頻率為20KHz,則觸發(fā)器2的輸出頻率為。

Q1

4Q2

CP

JCPKJCPK圖4

1、組合規(guī)律電路中的競(jìng)爭(zhēng)冒險(xiǎn)是由于信號(hào)在門電路中傳輸時(shí)存在。

2、.數(shù)字電子系統(tǒng)按組成方式可分

為、兩種。3、規(guī)律函數(shù)的三種表示方法分別是、和。4、漏極開路門在使用時(shí),必需要外接。

5、單穩(wěn)態(tài)電路有個(gè)穩(wěn)態(tài),施密特電路有個(gè)穩(wěn)態(tài)。6、構(gòu)造一個(gè)模6計(jì)數(shù)器至少需要個(gè)觸發(fā)器;包含個(gè)有效狀態(tài)。7、.n位二進(jìn)制代碼可以有個(gè)排列組合,可以表示個(gè)信息。

8、四位二進(jìn)制減法計(jì)數(shù)器的初始狀態(tài)為0011,四個(gè)CP脈沖后它的狀態(tài)為。

9、5個(gè)變量可構(gòu)成個(gè)最小項(xiàng),全體最小項(xiàng)之和為

10、串行進(jìn)位加法器的缺點(diǎn)是,要想速度較高時(shí)應(yīng)采用加法器。1、規(guī)律函數(shù)L?AB的反函數(shù)為,對(duì)偶函數(shù)?CD為。

2.規(guī)律函數(shù)L的卡諾圖如圖1所示,則L的最簡(jiǎn)與或表達(dá)式為。

L

BC

01

11

01

3.OD門或OC門的輸出端可以直接相連,以實(shí)現(xiàn)A0規(guī)律功能。

4.組合規(guī)律電路中的競(jìng)爭(zhēng)冒險(xiǎn)是由于信號(hào)在門電路中傳輸時(shí)存在

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論