華中科技大學數(shù)字電子技術試卷三_第1頁
華中科技大學數(shù)字電子技術試卷三_第2頁
華中科技大學數(shù)字電子技術試卷三_第3頁
華中科技大學數(shù)字電子技術試卷三_第4頁
華中科技大學數(shù)字電子技術試卷三_第5頁
已閱讀5頁,還剩1頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

試卷三及其參考答案試卷三一、(16分)1.(12分)邏輯電路如圖1-1a、b、c、d所示。試對應圖e所示輸入波形,分別畫出輸出端L1、L2、L3和L4的波形。(觸發(fā)器的初態(tài)為0圖1-12.(4分)用代數(shù)法化簡:二、(10分)已知邏輯函數(shù):畫出邏輯函數(shù)F1、F2和F的卡諾圖;用最少的與非門實現(xiàn)邏輯函數(shù)F,畫出邏輯圖。三、(8分)分析圖3所示邏輯電路,寫出輸出端的邏輯函數(shù)表達式,列出真值表,說明電路能實現(xiàn)什么邏輯功能。圖3四、(12分)用數(shù)據(jù)選擇器組成的多功能組合邏輯電路如圖4所示。圖中G1、G0為功能選擇輸入信號,X、Z為輸入邏輯變量,F(xiàn)為輸出邏輯函數(shù)。分析該電路在不同的選擇信號時,可獲得哪幾種邏輯功能,請將結果填入表4中。圖4表4G1G0F功能五、(12分)設計一個組合邏輯電路。電路輸入DCBA為8421BCD碼,當輸入代碼所對應的十進制數(shù)能被4整除時,輸出L為1,其他情況為0。1.用或非門實現(xiàn)。2.用3線-8線譯碼器74HC138和邏輯門實現(xiàn)。(0可被任何數(shù)整除,要求有設計過程,最后畫出電路圖)六、(14分)分析如圖6所示時序邏輯電路寫出各觸發(fā)器的激勵方程、輸出方程寫出各觸發(fā)器的狀態(tài)方程列出電路的狀態(tài)表并畫出狀態(tài)圖說明電路的邏輯功能。圖6七、(16分)用邊沿JK觸發(fā)器和最少的邏輯門設計一個同步可控2位二進制減法計數(shù)器。當控制信號X=0時,電路狀態(tài)不變;當X=1時,在時鐘脈沖作用下進行減1計數(shù)。要求計數(shù)器有一個輸出信號Z,當產(chǎn)生借位時Z為1,其他情況Z為0。八、(12分)時序信號產(chǎn)生電路如圖8所示,CP為1kHz正方波。1.說明74161和非門組成電路的邏輯功能;2.對應CP輸入波形,畫出電路中υO1、υO2的電壓波形。3.計算υO2的輸出脈寬tW;圖A7表A7X=0X=10000/111/10101/000/01010/001/01111/010/0激勵方程為:輸出方程為:邏輯圖及自啟動檢查略。八、1.74HC161和非門組成四進制計數(shù)器 2.υO1和υO2的波形如圖A8所示。圖A83.υO2的輸出脈寬tW≈1.1RC=1.2ms

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論