畢業(yè)設(shè)計(jì)論文答辯參考模板wm.ppt_第1頁(yè)
畢業(yè)設(shè)計(jì)論文答辯參考模板wm.ppt_第2頁(yè)
畢業(yè)設(shè)計(jì)論文答辯參考模板wm.ppt_第3頁(yè)
畢業(yè)設(shè)計(jì)論文答辯參考模板wm.ppt_第4頁(yè)
畢業(yè)設(shè)計(jì)論文答辯參考模板wm.ppt_第5頁(yè)
已閱讀5頁(yè),還剩11頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、基于FPGA的語(yǔ)音通信系統(tǒng)設(shè)計(jì),受訪者:王超指導(dǎo)教師:邱俊興2011年5月20日,主要內(nèi)容,主題研究背景主題研究的重要性主要工作內(nèi)容摘要,第一,主題研究背景,隨著電子技術(shù)的不斷發(fā)展,電子系統(tǒng)的設(shè)計(jì)方法也發(fā)生了很大變化,傳統(tǒng)的設(shè)計(jì)方法逐漸退出歷史舞臺(tái),基于EDA技術(shù)EDA技術(shù)可以使軟件硬化,特別是在高速數(shù)字語(yǔ)音通信系統(tǒng)中?;贔PGA/CPLD芯片的EDA技術(shù)廣泛應(yīng)用于通信領(lǐng)域。特別是在基帶信號(hào)處理和總體系統(tǒng)控制中,F(xiàn)PGA/CPLD可以顯著減少電路的體積,提高電路的穩(wěn)定性,同時(shí)通過(guò)高級(jí)開(kāi)發(fā)工具大大縮短整個(gè)系統(tǒng)的設(shè)計(jì)、調(diào)試周期。這就是基于此技術(shù)背景的數(shù)字語(yǔ)音通信系統(tǒng),它在一個(gè)FPGA芯片上實(shí)現(xiàn)了

2、語(yǔ)音采集、語(yǔ)音傳輸、語(yǔ)音接收和還原等系統(tǒng)的主要功能。其次,基于FPGA/CPLD芯片的EDA技術(shù)在通信領(lǐng)域得到了廣泛應(yīng)用,尤其是在基帶信號(hào)處理和總體系統(tǒng)控制中,F(xiàn)PGA/CPLD大大減少了電路的體積,提高了電路的穩(wěn)定性,并且通過(guò)高級(jí)開(kāi)發(fā)工具大大縮短了整個(gè)系統(tǒng)的設(shè)計(jì)、調(diào)試周期。開(kāi)發(fā)了一個(gè)數(shù)字語(yǔ)音通信系統(tǒng),該系統(tǒng)在一個(gè)FPGA芯片上實(shí)現(xiàn)了語(yǔ)音采樣、傳輸、過(guò)濾和數(shù)字模擬-數(shù)字模擬-數(shù)字轉(zhuǎn)換等系統(tǒng)的主要功能。第三,了解主要工作內(nèi)容、知識(shí)準(zhǔn)備語(yǔ)音通信電路構(gòu)成語(yǔ)音通信電路的主要技術(shù)指標(biāo)語(yǔ)音通信電路功能模塊、1.1知識(shí)準(zhǔn)備、1、熟悉硬件編程語(yǔ)言VHDL并了解可編程邏輯設(shè)備特性2、EDA工具Quartus軟件

3、3、了解語(yǔ)音通信電路原理和內(nèi)部結(jié)構(gòu)模塊、1.2 VHDL程序基本結(jié)構(gòu)、物理和結(jié)構(gòu)是最基本的,1.3語(yǔ)音通信技術(shù),語(yǔ)音通信網(wǎng)絡(luò)最重要的技術(shù)是信令技術(shù),尋址技術(shù),路由技術(shù)等。3.2根據(jù)語(yǔ)音通信電路的整體配置,本主題的語(yǔ)音通信系統(tǒng)想要實(shí)現(xiàn)的功能,語(yǔ)音通信平臺(tái)的配置包括傳輸模塊、接收模塊、顯示模塊。這個(gè)電路可以實(shí)現(xiàn)智能手機(jī)的功能,包括來(lái)電者打電話的鍵、來(lái)電者響的功能、按鍵連接的功能、顯示對(duì)方號(hào)碼的功能,以及一個(gè)人按鍵結(jié)束通話的功能。3.3語(yǔ)音通信電路的主要技術(shù)指標(biāo),通信電路中最重要的是包括以下方面的通信握手協(xié)議:(1)傳輸速率:雙方規(guī)定傳輸、接收模塊UART使用相同的傳輸速率,1.8432MHZ。(2

4、)雙方地址:規(guī)定a的地址,b的地址,進(jìn)行目的通信。(3)呼叫信號(hào):需要1字節(jié)、第4位區(qū)域、第4位相對(duì)地址。(4)確認(rèn)信號(hào):來(lái)電者接收呼叫信號(hào),發(fā)送確認(rèn)信號(hào)進(jìn)行通話。相應(yīng)的通信過(guò)程也分為調(diào)用的四個(gè)階段。確認(rèn)、合并呼叫結(jié)束等。3.4語(yǔ)音通信電路的功能模塊設(shè)計(jì),語(yǔ)音通信電路的主要功能模塊有9個(gè)。其中TXMIT串行通信傳輸模塊和RTCVER串行通信模塊都是快速邏輯IP核心中的發(fā)送和接收模塊UART。TXMIT:串行通信傳輸模塊RXCVER:串行通信接收模塊A/D接口:完成與A/D芯片的數(shù)據(jù)傳輸控制功能D/A接口:通過(guò)將直通式車站、D/A芯片數(shù)據(jù)連接到針腳來(lái)解碼控制器:解析本地地址,控制揚(yáng)聲器和過(guò)濾器的操作過(guò)濾器:在數(shù)據(jù)傳輸中篩選突變值多路復(fù)用器:傳輸完成BCD至7段LED解碼功能。消除電路模塊確保密鑰識(shí)別的準(zhǔn)確性,畢業(yè)設(shè)計(jì)經(jīng)驗(yàn),畢業(yè)設(shè)計(jì)經(jīng)驗(yàn)1,VHDL語(yǔ)言中語(yǔ)音通信電路設(shè)計(jì)簡(jiǎn)潔高效。2、程序代碼可移植性好,在Quatus軟件中模擬,在FPGA平臺(tái)上下載和測(cè)試比直接以硬件電路方式執(zhí)行更簡(jiǎn)單。深入了解EDA工具對(duì)產(chǎn)品開(kāi)發(fā)有多么有用。畢業(yè)項(xiàng)目問(wèn)題,畢業(yè)項(xiàng)目過(guò)程中出現(xiàn)了以下問(wèn)題:1、雖然實(shí)現(xiàn)了簡(jiǎn)單的電話功能,2、由于FPGA本身和外部干擾在通話中發(fā)出了大噪音;第四,工作總結(jié),通過(guò)這次畢業(yè)設(shè)計(jì)的制作,認(rèn)識(shí)到學(xué)習(xí)知識(shí)的重要性,獨(dú)立思考問(wèn)題,分析問(wèn)題,鍛煉解決問(wèn)題的能力。在畢業(yè)設(shè)計(jì)的過(guò)

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論